SU330510A1 - Устройство для уравнивания частот - Google Patents
Устройство для уравнивания частотInfo
- Publication number
- SU330510A1 SU330510A1 SU1451651A SU1451651A SU330510A1 SU 330510 A1 SU330510 A1 SU 330510A1 SU 1451651 A SU1451651 A SU 1451651A SU 1451651 A SU1451651 A SU 1451651A SU 330510 A1 SU330510 A1 SU 330510A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- output
- pulse
- frequencies
- equalization
- Prior art date
Links
- 238000010586 diagram Methods 0.000 description 2
- 230000036039 immunity Effects 0.000 description 2
- 230000000875 corresponding Effects 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
- 230000001360 synchronised Effects 0.000 description 1
Description
Известны устройства дл уравнивани частот ири синхронизации синхронных генераторов , содержащие формирователи пр моугольиых импульсов, входы которых включены на напр жение биеиий, схемы совпадени и симметричный триггер. Однако эти устройства недостаточно надежны и обладают низкой помехоустойчивостью , так как выполнены на импульсно-потенциальных элементах.
Предлагаемое устройство отличаетс от известных тем, что выходы формирователей подключены соответственно ко входам схем совпадени , установленным на выходе устройства, другие входы которых объединены и подключены к выходу симметричного триггера с раздельными входами. Один из этих входов соединен с выходом схемы совпадени , входы которой подсоединены к выходам формирователей импульсов, а другой - с выходом схемы совпадени , входы которой подсоединены к выходам формирователей импульсов через инверторы.
Такое выполиение устройства позвол ет повысить помехоустойчивость и надежность в работе .
На фиг. 1 представлена блок-схема описываемого устройства; на фиг. 2 - временные диаграммы, по сн ющие работу устройства.
Устройство содержит два входных формировател импульсов 1 и 2, соединенных непосредственно со схемой совпадени 3 и через инверторы 4 и 5 со схемой совпадени 6. Схемы совпадени 3кб соединены с соответствующими раздельными входами триггера 7, выход которого подключен ко входам схем совпадени 8 и 9. Другие входы схем совпадени S и Р соединены с формировател ми импульсов / и 2. Каналы 10 и 11 вл ютс выходами устройства.
При включении устройства в работу возможны два варианта - первый, когда напр жение биени (Уб1, подаваемое на вход формировател импульсов /, опережает иапр жение биени , подаваемое на вход формировател импульсов 2, и второй вариант, когда напр жение Uo2 опережает напр жение Lui. Каждому варианту соответствует временна диаграмма (см. фиг. 2).
Если устройство включаетс в мо.мент времени /I, то на выходе формирователей ,имиу.;;ьсов 1 и 2 по вл ютс сигналы, устанавливающие через схему совпадени 3 триггер 7 в такое положение, при котором на схемы совпадени 8 и 9 подаетс сигнал запрета и, следовательно , на выходах W и // сигналы отсутствуют . В момент времени /о сигналы на выходе формирователей импульсов 1 и 2 исчезают, а на выходе инверторов 4 и 5 по вл ютс . Эти сигналы подаютс на схему совпадени 6, устанавливающую триггер 7 в положение, при котором со схе.м совпадени 8 и 9 снимаетс сигнал запрета. Если нанр л ение биений t/oi one
Publications (1)
Publication Number | Publication Date |
---|---|
SU330510A1 true SU330510A1 (ru) |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4843263A (en) | Clock timing controller for a plurality of LSI chips | |
SU330510A1 (ru) | Устройство для уравнивания частот | |
SU674219A1 (ru) | Устройство дл разделени входных импульсов реверсивного счетчика | |
SU839040A2 (ru) | Устройство дл выделени импуль-COB | |
SU572640A1 (ru) | Устройство дл воспроизведени фазоманипулированного сигнала | |
SU330553A1 (ru) | ||
SU839034A1 (ru) | Формирователь импульсов | |
SU1431056A1 (ru) | Устройство дл выделени и вычитани импульсов из серии | |
SU1018212A1 (ru) | Формирователь импульсов | |
SU1552363A1 (ru) | Формирователь сигналов управлени | |
SU932602A1 (ru) | Генератор случайной импульсной последовательности | |
SU1170596A1 (ru) | Устройство дл синхронизации импульсов | |
SU917329A1 (ru) | Селектор пар импульсов | |
SU526003A1 (ru) | Устройство дл записи и воспроизведени информации | |
SU805499A1 (ru) | Распределитель импульсов | |
SU741441A1 (ru) | Устройство дл синхронизации импульсов | |
SU1043832A1 (ru) | Устройство тактовой синхронизации | |
JP2666579B2 (ja) | パッケージ実装状態監視回路 | |
SU678510A1 (ru) | Устройство дл воспроизведени | |
SU372706A1 (ru) | Декадное пересчетное устройство | |
SU1053146A1 (ru) | Устройство дл воспроизведени частотно-модулированных сигналов | |
SU892690A1 (ru) | Селектор импульсов | |
SU1401582A1 (ru) | Формирователь одиночного импульса | |
SU1309280A1 (ru) | Устройство дл временного разделени двух импульсов | |
SU511722A1 (ru) | Распределитель импульсов |