SU310253A1 - Устройство для накопления стационарных электрических сигналов - Google Patents

Устройство для накопления стационарных электрических сигналов

Info

Publication number
SU310253A1
SU310253A1 SU1259394A SU1259394A SU310253A1 SU 310253 A1 SU310253 A1 SU 310253A1 SU 1259394 A SU1259394 A SU 1259394A SU 1259394 A SU1259394 A SU 1259394A SU 310253 A1 SU310253 A1 SU 310253A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
register
address register
triggers
address
Prior art date
Application number
SU1259394A
Other languages
English (en)
Inventor
Ю. С. Винокуров Г. Н. Николаев А. Ф. Белов
Publication of SU310253A1 publication Critical patent/SU310253A1/ru

Links

Description

Изобретение относитс  к абласти устройств , используемых при регистрации стационарных , периодических закономерностей.
Устройства, исп-ользуемые дл  решени  этой задачи, известны.
Недостатком их  вл етс  то, что мин-имальное .рассго ние между двум  соседиими отсчетами определ етс  временем кодировани  аналоговой величины и .временем регистрации результата -в заданную  чей;Ку запоминающего блока. Лучшее -врем , которое достигнуто в известном устройстве, равно 30-40 мксек.
С целью (повышени  разрешаюш,ей способности , регистр адреса состоит из двух групп триггеров, причем счетный вход первого три|-гера первой группы регистра адреса соединен с выходом последнего триггера второй группы регистра адреса, потенциальные выходы триггеров первой группы регистра адреса соединены с соответствуюшими входами схемы сравнени .
Другие входы схемы сравнени  соединены с потенциальными выходами соответствующих разр дов счетчи1ка, счетный сход которого соединен с выходом задающего генератора. Имлульоный .выход схемы сравнени  сое.динен со входами блока кодировани  и 1Программ,ного блока, выход которого соединен со счетным входом первого триггера второй группы релист1ра адреса.
Цель изобретени  достигаетс  введением в устройство дополнительного регистра (счетчика ) и схемы сравнени .
По сравнению с известными устройствами накоплени  предлагаемое устройство может получить разрешающее врем  пор дка 0,1 мксек и менее.
На чертеже приведена блок-схема предложенного устройства, где:
/ - блок кодировани ; 2 - регистр числа; 3 - запоминающий блок; 4 - .перва  лрулпа триггеров адресного .регистра; 5 - втора  группа триггеров адресного регистра; 6 - программный блок; 7 - схема сравнени ; 8 - задающий генератор; 9 -- дополнительный регистр (счетчик); 10, 11 - блоки вывода информации .
Дл  по снени  работы устройства рассмотрим накопление сигнала (разр да конденсаTOipa ), который проходит в тепловых шумах и по амплитуде лежит ниже уровн  шума.
Разр д, т. е. закон разр да, периодически повтор етс  и оинхронизирован с началом отсчета . Врем  разр да равно 1 мсек, точность с которой нужно изме|рить, равна 1/1000, т. е. врем  отсчета равно 1 мксек. Синх|ронно с .началом разр .да запускаетс  программный блок 6, а регистры адреса 4, 5, числа 2 и дополнительный регистр 9 устанавливаютс  в нулевое состо ние. Программный блок открывает задающий генератор 8 и в дополнительный |репи€тр .поступают импульсы с частотой 1 мггц т. е. с периодом 1 мксекЕсли состо ние триргерол доиолнительного регистра 5 и первой лруопы триггеров регистра адреса 4 сонпадают, то схема сравнени  7 выдает имтульс, разрешающий блоку кодировани  1 (проанализировать амплитуду оигнала ,на входе и П|росумми1ровать ее двоичный аналог IB регистре числа 2.
Программный блок записывает результат суммы в  чейку запоминающего блока 3 и вырабатывает «оманду переключени  адреса второй груопы триггеров адресного регистра. Разбиение адресного регист1ра на ripynobi зависит от трех факторов:
а) от времени считывани  н заетиси информации;
i6) от времени кодировани ;
в) от частоты опроса точек по щкале времени .
Пусть врем  считывани  и записи равно 10 мксек, врем  кодировани  лри 128 уровн х квантавани  - 5 мксек, а частота 1 мксек. Следовательно «мертвое врем  системы равно 15 мксек, откуда следует, что переключать каналы можно не чаще чем через 16 мксек, т. е. число триггеров лервой группы триггеров адресного регистра и дополнительного регистра равно четырем.
После переключени  адреса произойдет считывание содержи.мого по заданному адресу и команда «Стоп. Теперь при совпадении кодов дополнительного регистра 9 и триггеров первой группы регистра адреса 4, а оно может произойти только иосле окончани  работы программного блока, произойдет отсчет в (п+1)-й  чейке, где п - число  чеек, определ емое переключением триггера второй группы адреслого регистра. В следующем ци1кле будет апрощена (2« + 1)-а   чейка « т. д., пока не будут опрошены все (/С«+1) точки. Затем импульс пербключени  второй группы триггеров адресного регистра переключит первый триггер адресного регистра пе|рвой лруппы.
Следовательно, лри новом цикле разр да емкости мы будем анализировать 2, n-f2, 2л + 2, К.п+2 точки и т. д. Когда произойдет переполнение триггеров лервой группы адресного регистра, (цикл повтор етс  и т. д.
Так как процесс разр да стационарный, т. е. в каждой точке мы будем иметь какой-то отсчет, то сигнал будет нака1пЛИватьс  пропорционально числу общих отсчетов, то есть числу накоплений Q. В то же врем  шум будет
урредн тьс  1ИЛИ его а 1тлитуда (среднее значение ) будет равна 1/Q.
Предмет изобретени 
Устройство дл  накоплени  стационарньгх электрических сигналов, содержащее запоминающий блок, регистр числа, регистр адреса, кодирующий блок, пропраммный блок, генератор , блоки Вывода, отличающеес  тем, что, с
целью повышени  разрешающей способности, регистр адреса состоит из двух групп триггеров , причем счетный вход первого триггера первой группы регистра адреса соединен с выходом последнего Т1риггера второй группы
регистра адреса, потенциальные выходы триггеров пе1рвой грушпы регистра адреса соединены с соответствующими входами схемы сравнени , дрзгие входы которой соединены с потенциальными выходами соответствующих
разр дов счетчика, счетный вход которого соединен с выходом задающего гене|ратора, импульсный выход схемы сра1внени  соединен со входами блока кодировани  и программного блока, выход которого соединен со счетным
входом первого TpHrreipa второй группы реTHCTipa адреса.
SU1259394A Устройство для накопления стационарных электрических сигналов SU310253A1 (ru)

Publications (1)

Publication Number Publication Date
SU310253A1 true SU310253A1 (ru)

Family

ID=

Similar Documents

Publication Publication Date Title
US4998109A (en) Analog to digital conversion device by charge integration using delay-line time measurement
SU310253A1 (ru) Устройство для накопления стационарных электрических сигналов
US3947673A (en) Apparatus for comparing two binary signals
SU1672475A1 (ru) Устройство дл определени экстремумов
SU1057891A2 (ru) Устройство дл измерени мощности потерь при коммутации тиристора
SU1661653A1 (ru) Измерительный прибор
SU959104A1 (ru) Устройство дл определени условного математического ожидани
SU1164549A1 (ru) Цифровой регистратор
SU1076913A1 (ru) Параллельный статистический анализатор отклонений и колебаний напр жени
SU399868A1 (ru) Статистический анализатор
SU1436113A1 (ru) Генератор случайного процесса
SU1307442A1 (ru) Устройство дл определени временного положени сигнала
SU1069152A1 (ru) Многоканальный измеритель аналоговых сигналов
SU1636800A1 (ru) Способ селективной записи импульсных процессов и устройство дл его осуществлени
SU1765831A1 (ru) Устройство дл определени плотности веро тности случайного процесса
SU1136182A1 (ru) Статистический анализатор
SU1174956A1 (ru) Устройство дл контрол и регистрации работы оборудовани
SU1345135A1 (ru) Цифровой преобразователь дл фазометра
RU2174706C1 (ru) Устройство для определения плотности распределения вероятностей случайного процесса
SU1111174A1 (ru) Устройство дл выделени экстремумов
SU1247894A1 (ru) Анализатор амплитудных распределений
SU970266A1 (ru) Цифровой регистратор формы однократных и редкоповтор ющихс сигналов
SU1550559A2 (ru) Устройство дл временного сжати входного сигнала
SU928422A1 (ru) Устройство дл контрол блоков пам ти
SU432512A1 (ru) Устройство для определения вероятностных характеристик случайных процессов