SU1800603A1 - Уctpoйctbo kohtpoля bpemehhыx иhtepbaлob - Google Patents
Уctpoйctbo kohtpoля bpemehhыx иhtepbaлob Download PDFInfo
- Publication number
- SU1800603A1 SU1800603A1 SU914925577A SU4925577A SU1800603A1 SU 1800603 A1 SU1800603 A1 SU 1800603A1 SU 914925577 A SU914925577 A SU 914925577A SU 4925577 A SU4925577 A SU 4925577A SU 1800603 A1 SU1800603 A1 SU 1800603A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- bus
- trigger
- output
- capacitor
- Prior art date
Links
Landscapes
- Measurement Of Unknown Time Intervals (AREA)
Description
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и контроля.
Цель изобретения - повышение надежности путем упрощения - достигается за счет сокращения числа радиоэлементов, входящих в состав устройства.
На фиг.1 представлена электрическая функциональная схема устройства; временные диаграммы, поясняющие работу устройства, приведены на фиг.2.
Устройство контроля временных интервалов содержит конденсатор 1, первая обкладка которого через первый резистор 2 соединена с шиной питания. Вторая обкладка конденсатора 1 соединена с общей шиной. Параллельно конденсатору 1 через второй резистор 3 подключен разрядный ключ 4. Установочный вход первого триггера 5 подключен к первой обкладке конденсатора 1, а информационный вход триггера соединен с шиной питания. Установочный вход второго'триггера 6 соединен с конденсатором 1 через делитель 7 напряжения, который выполнен, например, на резисторах, а информационный вход - с общей шиной. Тактовые входы триггеров 5 и 6 соединены с входной шиной 8. Управляющий вход ключа 4 через инвертор 9 подключен к шине 8. К выходам триггеров 5 и 6 подключен элемент ИЛИ-НЕ 10. Выходами устройства являются шины 11, 12, 13.
Для правильности работы устройства контроля необходимо, чтобы входное сопротивление делителя 7 было существенно больше сопротивления резистора 2, а триггеры 5 и 6 должны быть выполнены на цифровых КМОП-элементах, обеспечивающих большое входное сопротивление.
Работает устройство следующим образом.
На входную шину 8 поступает входной импульс, длительность Т которого контролируют (Us на фиг.2). Передним фронтом входного импульса в триггер 5 записывается 1, а в триггер 6 - 0. На время действия входного импульса ключ 4 размыкается и конденсатор 1 заряжается через резистор 2 (Ui на фиг.2).
Постоянная времени цепи из элементов 1 и 2 выбрана так, чтобы за время Тмин напряжение на конденсаторе 1 достигало напряжение срабатывания Ucp триггера 5 по установочному входу. Коэффициент деления делителя 7 выбран так, чтобы триггер срабатывания по установочному входу через время Тмакс от начала импульса (здесь Тмакс И Тмин _ максимально и минимально допустимые значения контролируемого временного интервала).
Если длительность контролируемого импульса Т больше Тмакс, то в момент времени / триггер 5 устанавливается в0, а в момент ΐ2 триггер 6 устанавливается в 1. После окончания входного импульса на шине 13 сохраняется 1, а на шинах 11 и 12 0 (Ui 1, U12, U13 на фиг.2), что указывает на ТО, ЧТО Т> Тмакс.
Если контролируемая длительность Т находится в заданном допуске, т.е. Тмин < Т < Тмакс, то по установочному входу срабатывает только триггер 5. В этом случае на шине 12 устанавливается 1, а на шинах 11 и 13 - 0, что указывает на то, что контролируемый интервал находится в допуске (U12 на фиг.2).
Если Т< Тмин, то ни один триггер не срабатывает по установочным входам за время действия входного, импульса. На выходной шине 11 сохраняется 1, а на шинах 12 и 13 - 0. Это указывает на то, что Т < Тмин·
Если контролируемый интервал задан паузой, то инвертор включают между входной шиной и тактовыми входами триггеров 5 и 6.
Рассматриваемое устройство может быть использовано и для контроля временных интервалов в периодической импульсной последовательности. В этом случае для правильной работы устройства необходимо выходные сигналы стробировать входными импульсами, применив известные устройства стробирования на логических элементах.
Claims (1)
- Формула изобретенияУстройство контроля временных интервалов, содержащее конденсатор, первая обкладка которого через первый резистор подключена к шине питания, а вторая обкладка - к общей шине, разрядный ключ, подключенный через второй резистор параллельно конденсатору, первый и второй триггеры и входную шину, соединенную с тактовым входом первого триггера, выход которого соединен с первой выходной шиной, вторую выходную шину, соединенную с выходом второго триггера, третью выходную шину, о т л и ч а ю ще е с я тем, что, с целью повышения надежности путем упрощения, в него введен делитель напряжения, инвертор и элемент ИЛИ-HE, входы которого соединены с выходами первого и второго триггеров, установочный вход первого триггера соединен с первой обкладкой конденсатора, а информационный вход - с шиной питания, тактовый вход второго триггера соединен с входной шиной, информационный вход - с общей шиной, а установочный вход второго триггера через делитель напряжения соединен с первой обкладкой конденсатора, при этом управляющий вход разрядного ключа а выход элемента ИЛИ-НЕ соединен с соединен с входной шиной через инвертор, третьей выходной шиной.иа $2.«п
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914925577A SU1800603A1 (ru) | 1991-04-05 | 1991-04-05 | Уctpoйctbo kohtpoля bpemehhыx иhtepbaлob |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914925577A SU1800603A1 (ru) | 1991-04-05 | 1991-04-05 | Уctpoйctbo kohtpoля bpemehhыx иhtepbaлob |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1800603A1 true SU1800603A1 (ru) | 1993-03-07 |
Family
ID=21568676
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU914925577A SU1800603A1 (ru) | 1991-04-05 | 1991-04-05 | Уctpoйctbo kohtpoля bpemehhыx иhtepbaлob |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1800603A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2693309C2 (ru) * | 2017-11-14 | 2019-07-02 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Импульсный селектор |
-
1991
- 1991-04-05 SU SU914925577A patent/SU1800603A1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2693309C2 (ru) * | 2017-11-14 | 2019-07-02 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Импульсный селектор |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1800603A1 (ru) | Уctpoйctbo kohtpoля bpemehhыx иhtepbaлob | |
US4379993A (en) | Pulse failure monitor circuit employing selectable frequency reference clock and counter pair to vary time period of pulse failure indication | |
RU2105357C1 (ru) | Сдвигающий регистр | |
RU2063658C1 (ru) | Счетчик импульсов в коде грея | |
SU1221732A2 (ru) | Устройство дл контрол последовательности импульсов | |
SU1157474A1 (ru) | Устройство контрол одиночного импульса | |
RU1798919C (ru) | Устройство дл контрол последовательности импульсов | |
SU1626339A1 (ru) | Ждущий мультивибратор | |
SU1149402A1 (ru) | Двоичный счетчик | |
GB2274032A (en) | Clock-sensitive processor reset circuit | |
US4041248A (en) | Tone detection synchronizer | |
SU1474653A1 (ru) | Устройство дл включени и перезапуска микропроцессора при сбо х питани | |
SU1366977A1 (ru) | Устройство дл контрол интегральных схем | |
SU1531100A1 (ru) | Устройство дл контрол радиоэлектронных блоков | |
SU1541764A1 (ru) | Многоканальный коммутатор | |
SU987613A1 (ru) | Устройство дл ввода информации | |
JPH0161255B2 (ru) | ||
SU1667235A2 (ru) | Селектор импульсов по длительности | |
RU2010330C1 (ru) | Устройство для проверки работоспособности электромагнитов телеграфного аппарата с индикацией неисправности | |
SU900355A1 (ru) | Устройство автоматического повторного включени | |
SU1069144A2 (ru) | Устройство дл синхронизации сигналов | |
SU1555858A1 (ru) | Управл емый делитель частоты | |
SU1046925A1 (ru) | Устройство дл обнаружени потери импульса | |
SU1309287A1 (ru) | Устройство дл контрол временных интервалов между импульсами | |
SU1226631A1 (ru) | Селектор импульсов по длительности |