SU1755289A1 - User-digital computer interface - Google Patents

User-digital computer interface Download PDF

Info

Publication number
SU1755289A1
SU1755289A1 SU904852197A SU4852197A SU1755289A1 SU 1755289 A1 SU1755289 A1 SU 1755289A1 SU 904852197 A SU904852197 A SU 904852197A SU 4852197 A SU4852197 A SU 4852197A SU 1755289 A1 SU1755289 A1 SU 1755289A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
information
block
Prior art date
Application number
SU904852197A
Other languages
Russian (ru)
Inventor
Лев Аполинарьевич Нивин
Вадим Евгеньевич Геништа
Ефим Матвеевич Гендельман
Борис Константинович Шевелев
Original Assignee
Научно-исследовательский институт автоматики и приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский институт автоматики и приборостроения filed Critical Научно-исследовательский институт автоматики и приборостроения
Priority to SU904852197A priority Critical patent/SU1755289A1/en
Application granted granted Critical
Publication of SU1755289A1 publication Critical patent/SU1755289A1/en

Links

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть ис- пользовзно в управл ющих вычислительных системах. Цель изобретени  сокращение аппаратурных затрат устройства . Уменьшение числа св зей достигаетс  разделением функций дешифратора адреса, т.е. дешифраци  номера абонента осуществл етс  непосредственно в устройстве, а режим работы абонента определ етс  в абоненте. Благодар  такой организации дешифрации адреса абонента, а также в результате преобразовани  последовательного числового слова в параллельный и на оборот в регистре св зи достигаетс  уменьшение аппаратурных затрат. Устройство содержит блок управлени , регистры сдвига и гв зи, счетчик адреса абонента, счетчик количества слов, элемент И, дешифратор абонентов, блоки дешифрации входных и выходных абонентов и группы блоков ключей. 1 з.п. ф-лы, 2 ил,The invention relates to automation and computing and can be used in control computing systems. The purpose of the invention is to reduce the hardware cost of the device. A decrease in the number of links is achieved by separating the functions of the address decoder, i.e. The subscriber number is decrypted directly in the device, and the subscriber's mode of operation is determined by the subscriber. Due to such an organization of the decryption of the subscriber's address, as well as by converting a serial number word into a parallel word and a turn in the communications register, a reduction in hardware costs is achieved. The device contains a control unit, shift registers and gzie, a subscriber address counter, a word count counter, an AND element, a subscriber descrambler, input and output subscriber decryption blocks, and groups of key blocks. 1 hp f-ly, 2 silt,

Description

Изобретение относитс  к вычислительной технике, в частности к устройствам со- пр жени  абонентов с цифровой вычислительной машиной (ЦВМ), и может быть использовано в управл ющих вычислительных системах.The invention relates to computing, in particular, to devices for coupling users with a digital computer, and can be used in control computing systems.

Известно многоканальное устройство дл  сопр жени  абонентов с ЦВМ, содержащее две группы рабочих регистров, три группы элементов И, регистр сдвига, дешифратор адресов абонентов, дешифратор кода операции, счетчик адресов абонентов, счетчик количества слов, элемент ИЛИ и блок управлени , первый вход которого соединен с входами последовательного кодаA multi-channel device for interfacing subscribers with a digital computer is known, which contains two groups of working registers, three groups of AND elements, a shift register, a decoder of subscriber addresses, a decoder of an operation code, a subscriber address counter, a word number counter, an OR element and a control unit whose first input is connected with serial code inputs

рабочих регистров первой группы и входами устройства, первый выход блока управлени  соединен с управл ющим входами регистра сдвига, а второй выход - с первыми входами элементов И первой и второй групп, вторые входы которых подключены соответственно к первой и второй группам выходов дешифратора адресов абонентов, первые входы элементов И третьей группы соединены с второй группой выходов дешифратора адресов абонентов, выходы эле- ментов И первой и второй групп подключены соответственно к управл ющим входам рабочих регистров первой и второй групп, информационные выходы рабочих регистров первой группы образуют информационный выход устройства, инфо- мационные входы рабочих регистров второй группы образуют информационный вход устройства, а выходы последовательного кода подключены к вторым входам элементов И третьей группы, выходы которых подключены к группе входов элемента ИЛИ, выход которого  вл етс  выходом последовательного кода устройства, причем тактовый вход регистра сдвига подключен к тактовому входу устройства, тактовым РХО- дам рабочих регистров первой и второй групп и второму входу блока управлени  вход последовательного кода регистра сдвига соединен с входом последовательного кода устройства, перва  и втора  группы разр дных выходов регистра сдвига св за ны соответственно с информационными входами счетчиков адресов абонентов и количества слоев, счетные входы и входы управлени  записью которых подключены соответственно к третьему и четвертому выходам блока управлени , выход счетчика адресов абонентов соединен с входом дешифратора адресов абонентов, выход счетчика количества слов соединен с третьим входом блока управлени , четвертый вход которого соединен с выходом дешифратора кода операции, информационный вход которого подключен к третьей гоуппе разр дных выходов регистра сдвига, а у равл ющий вход- к четвертому выходу блока управлени  п тый и шестой входы которого  вл -ютс  соответственно входом сигнала команды и входом сигнала начальной установки устройства, причем блок управлени  содержит три триггера, шесть элементов И, три элемента задержки, счетчик тактов и элемент ИЛИ, где первый единичный вход первого триггера  вп етс  первым входом блока пр мой выход соединен с вторым выходок блока и первым входом первого элемента И, выход которого соединен со счетчным входом счетчика тактов , а второй вход - с вторым входом блока и через последовательно включенные первый и второй элементы задержки с первым входом второго элемента И, примой выход второго триггера подключен к первым входам третьего и четвертого элементов И, выходы которых  вл ютс  соответственно первым и четвертым выходами блока, единичный и нулевой входы третьего триггера  вл ютс  соответственно четвертым и третьим входами блока, а пр мой выхсд соединен с первым входом п того элемента И, вторым входом подключенного через третий элемент задержки к выходу элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами шестого и третьего элементов И, единичный вход и инверсный выход второго триггера подключены соответственно к п тому входу блока иthe working registers of the first group and the device inputs, the first output of the control unit is connected to the control inputs of the shift register, and the second output - to the first inputs of the AND elements of the first and second groups, the second inputs of which are connected to the first and second groups of the addresses of the address decoder, the first the inputs of elements AND of the third group are connected to the second group of outputs of the decoder of the addresses of subscribers, the outputs of elements AND of the first and second groups are connected respectively to the control inputs of the working registers of the first and volts The group of information, the information outputs of the working registers of the first group form the information output of the device, the information inputs of the working registers of the second group form the information input of the device, and the outputs of the serial code are connected to the second inputs of the AND elements of the third group, the outputs of which are connected to the group of inputs of the OR element, output which is the output of the serial code of the device, moreover, the clock input of the shift register is connected to the clock input of the device, the clock RHO will give the working registers of the first and The second group and the second input of the control unit enter the serial code of the shift register connected to the input of the serial code of the device, the first and second groups of the bit outputs of the shift register are associated respectively with the information inputs of the subscriber address counters and the number of layers, the counting inputs and the write control inputs of which are connected respectively to the third and fourth outputs of the control unit; the output of the subscriber address counter is connected to the input of the address address decoder; the output of the counter of the number of is connected to the third input of the control unit, the fourth input of which is connected to the output of the operation code decoder, whose information input is connected to the third group of the bit outputs of the shift register, and the equalizing input to the fourth output of the control unit respectively, the input signal of the command and the input signal of the initial installation of the device, and the control unit contains three flip-flops, six AND elements, three delay elements, a clock counter and an OR element, where the first unit input is The first trigger of the block is connected to the second output of the block and the first input of the first element I, the output of which is connected to the counting input of the clock counter, and the second input to the second input of the block and the first and second delay elements the input of the second element And, the output of the second trigger is connected to the first inputs of the third and fourth elements AND whose outputs are the first and fourth outputs of the block, respectively, the unit and zero inputs of the third trigger in The fourth and third inputs of the block, respectively, and the direct output terminal are connected to the first input of the fifth AND element, the second input of the OR element connected through the third delay element, the first and second inputs of which are connected respectively to the sixth and third AND outputs, a single input and the inverse output of the second trigger are connected respectively to the fifth input of the block and

первому входу шестого элемента И, выход которого  вл етс  третьим выходом блока, вюрие входы третьего и шестого элемента И соединены с выходом первого элемента задержки, а третьи входы - с выходом счет0 чига тактов и вторым входом второго элемента И, первые нулевые входы перпого и второго триггеров соединены с шестым входом блока, вторые нулевые входы - с выходом второго элемента И,инверсный выход,the first input of the sixth And element, the output of which is the third output of the block, the entrances of the third and sixth And elements are connected to the output of the first delay element, and the third inputs are connected to the output of the second And element, the first zero inputs of the first and second the flip-flops are connected to the sixth input of the block, the second zero inputs are connected to the output of the second element I, the inverse output,

5 пр мой выходи второй единичный вход первого триггера соединены соответственно с установочным входом счетчика тактов, вто- рым входом четвертого элемента И и с выходом п того элемента И.5 direct outputs of the second unit input of the first trigger are connected respectively to the installation input of the clock counter, the second input of the fourth And element, and to the output of the fifth Element I.

0 Недостатками известного устройства  вл ютс  увеличенные аппаратурные затраты ,св занные с применением счетчика тактов блока управлени  дл  подсчета количества импульсов сдвлгэ, осущеггвл 5 юшмх подразр дмый прием последовательно о кода в регистр сдвига и рабочие регистры, а также с использованием дешиф- рагора кода операции дл  определени  всего двух режимов работы. К недостаткам0 The disadvantages of the known device are the increased hardware costs associated with the use of the clock counter of the control unit for counting the number of pulses of the slider, which is received sequentially about the code in the shift register and the work registers, as well as using the decryption code of the operation code for determine only two modes of operation. Disadvantages

0 известного устройства следует отнести нерациональное использование имеющихс  аппаратурных средств. Так регистр едв /га используетс  только дл  приема командного слова, а во врем  обмена числовы5 ми массивами данный регистр игнорируетс  устройствомAccording to the known device, the irrational use of the available hardware means should be attributed. Thus, the register unit ua / ha is used only to receive the control word, and during the exchange of numeric arrays this register is ignored by the device.

Наболев близким по технической сущности к предлагаемому  вл етс  устройство дл  сопр жени  ЦВМ с абонентами содер0 жзщее бло управлени , регистр сдвига, адресов абонентов, счетчик количества слов, дешифратор адресов абонентов, две группы рабочих регистров три группы элементов И, элемент ИЛИ, элемент И, при5 чем первый вход логического услови  и ус- тановпчный вход блока управлени   зп югс  входами устройства дл  подключени  соот ветственно к выходу сигнала Команда и к установочному выходу ЦВМ,Having a close technical essence to the present invention, there is a device for interfacing a digital computer with subscribers, containing the control block, shift register, subscriber addresses, word count counter, subscriber address decoder, two groups of working registers, three groups of AND elements, OR element, AND element, when the first input of the logic condition and the set input of the control unit zggs with the device inputs for connecting, respectively, to the signal output of the Command and to the installation output of the digital computer,

0 тактовый вход регистра сдвига соединен с тактовым входом блока управлени , с такто- пыми входами рабочих регистров первой, второй групп и  вл етс  входом устройства дл  подключени  к тактовому выходу ЦВМ,0 the clock input of the shift register is connected to the clock input of the control unit, with clock inputs of the working registers of the first, second groups and is the device input for connection to the clock output of the digital computer,

5 информационный вход регистра сдвига соединен с вторым входом логического услови  бпокз управлени , с информационными входами рабочих регистров первой группы и  вл етс  входом устройства дл  подключе- ни  к информационному выходу ЦВМ, выход элемента ИЛИ  вл етс  выходом устройства дл  подключени  к информационному входу ЦВМ, информационные выходы рабочих регистроз первой группы и информационные входы рабочих регистров вто- рой группы образуют группы выходов и входов устройства дл  подключени  соответственно к группам информационных входов и выходов абонентов, при этом первый выход блока управлени  соединен с ус- тановочным входом регистра сдвига, перва  и втора  группы информационных выходов которого соединены соединены соответственно с группами информационных входов счетчика адресов абонентов и счет- количества слов, счетные входы которых соединены с вторым выходом блока управлени , третий выход которого соединен с входом записи счетчика адресов або- неитов и с входом записи счетчика количества слов, выход которого соединен с третьим входом логического услови  блока управлени , четвертый выход которого соединен с первыми входами элементов И первой и второй групп, выходы которых соединены соответственно с входами записи рабочих регистров первой группы и с разрешающими входами рабочих регистров второй группы, вторые входы элементов И первой группы соединены с первой группой выходов дешифратора адресов абонентов, информационный вход и втора  группа выходов которого соединены соответственно о выходом счетчика адресов абонентов и вторыми входами элементов И второй труп- пы, соединенных с первыми входами элементов I/I третьей группы, вторые входы и выходы которых соединены соответственно с информационными выходами рабочих регистров второй группы и с группой входов элемента ИЛИ, первый вход одиночного элемента И устройства соединен с первым информационным выходом регистра сдвига , второй информационный выход которого соединен t четвертым входом логического услови  блока управлени , третий выход которого соединен с вторым входом одиночного элемента И, выход которого соединен с п тым входом логического услови  блока управлени , четвертый выход которого сое- динен с разрешающим входом регистра сдвига, причем блок управлени  содержит четыре триггера, п ть элементов И, два элемента ИЛИ, четыре элемента задержки, первый вход первого элемента ИЛИ соеди- нен с установочным входом первого триггера и  вл етс  первым входом логического услови  блока, первый установочный вход второго триггера  вл етс  вторым входом логического услови  блока, вход сброса5, the information input of the shift register is connected to the second input of the logical condition of the control loop, with the information inputs of the working registers of the first group and is the input of the device for connection to the information output of the digital computer, the output of the OR element is the output of the device for connection to the information input of the digital computer, information the outputs of the working registers of the first group and the information inputs of the working registers of the second group form groups of the outputs and inputs of the device for connecting respectively to the groups of information the first outputs of the control unit are connected to the set input of the shift register; the first and second groups of information outputs of which are connected respectively to the groups of information inputs of the subscriber address counter and the number of words whose counting inputs are connected to the second the output of the control unit, the third output of which is connected to the input of the record of the address counter of subscribers, and the input of the record of the counter of the number of words, the output of which is connected to the third input of the logical the conditions of the control unit, the fourth output of which is connected to the first inputs of the elements of the first and second groups, the outputs of which are connected respectively to the recording inputs of the working registers of the first group and to the enabling inputs of the working registers of the second group, the second inputs of the AND elements of the first group are connected to the first group of outputs of the decoder addresses of subscribers, information input and the second group of outputs of which are connected respectively about the output of the counter of addresses of subscribers and the second inputs of the elements of the second corpse, connected x with the first inputs of the I / I elements of the third group, the second inputs and outputs of which are connected respectively to the information outputs of the working registers of the second group and to the group of inputs of the OR element, the first input of a single AND element of the device is connected to the first information output of the shift register, the second information output of which connected by the fourth input of the logic condition of the control unit, the third output of which is connected to the second input of the single element AND whose output is connected to the fifth input of the logic condition of the block control, the fourth output of which is connected to the enable input of the shift register, and the control unit contains four triggers, five AND elements, two OR elements, four delay elements, the first input of the first OR element is connected to the installation input of the first trigger and the first input of the logic condition of the block, the first installation input of the second trigger is the second input of the logic condition of the block, the reset input

третьего триггера  вл етс  третьим входом логического услови  блока, первый вход первого элемента И  вл етс  четвертым входом логического услови  бпока, установочный вход третьего триггера  вл етс  п тым входом логического услови  блока, выход первого элемента ИЛИ  вл етс  первым выходом блока, выход второго элемента И, соединенный с первым входом второго элемента ИЛИ,  вл етс  вторым вторым выходом блока, выход третьего элемента И, соединенный с вторым входом второго элемента ИЛИ,  вл етс  третьим выходом блока, единичный выход второго триггера, соединенный с вторым входом первого элемента И,  вл етс  четвертым выходом блока, первый вход сброса первого триггера, соединенный с первым входом сброса второго триггера,  вл етс  установочным входом блока, вход первого элемен- тас задержки  вл етс  тактовым входом блока, при этом в блоке управлени  выход первого элемента И соединен с информационным входом четвертого триггера, синх- ровход которого соединен с выходом второго элемента задержки, вход которого соединен с первым входом четвертого элемента И и с выходом третьего элемента задержки , вход которого соединен с выходом первого элемента задержки, с первым входом второго элемента И и с первым входом третьего элемента И, второй вход которого соединен с единичным выходом первого триггера, нулевой выход которого соединен с вторым входом второго элемента И, третий вход которого соединен с третьим входом третьего элемента И, с единичным выходом четвертого триггера и вторым входом четвертого элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, с вторым входом сброса первого триггера и с вторым входом сброса второго триггера, второй установочный вход которого соединен с выходом п того элемента И, первый и второй входы которого соединены соответственно с единичным выходом третьего триггера и с выходом четвертого элемента задержки, вход которого соединен с выходом второго элемента ИЛИ.the third trigger is the third input of the logic condition of the block, the first input of the first element AND is the fourth input of the logic condition bpock, the installation input of the third trigger is the fifth input of the logic condition of the block, the output of the first element OR is the first output of the block, the output of the second element AND connected to the first input of the second OR element, is the second second output of the block, the output of the third AND element connected to the second input of the second OR element, is the third output of the block, single output v The first trigger connected to the second input of the first element I is the fourth output of the block, the first reset input of the first trigger connected to the first reset input of the second trigger is the setup input of the block, the input of the first delay element is the clock input of the block, In the control unit, the output of the first element I is connected to the information input of the fourth trigger, the synchronous input of which is connected to the output of the second delay element whose input is connected to the first input of the fourth element I and to the output the second delay element, the input of which is connected to the output of the first delay element, with the first input of the second element And, and with the first input of the third element And, the second input of which is connected to the single output of the first trigger, zero output of which is connected to the second input of the second element And, the third input which is connected to the third input of the third element And, with a single output of the fourth trigger and the second input of the fourth element And, the output of which is connected to the second input of the first element OR, with the second input of the reset of the first trigger EPA and a second reset input of the second flip-flop, a second adjusting input coupled to an output of the fifth AND gate, the first and second inputs connected respectively to a single output of the third flip-flop and the output of the fourth delay element having an input connected to the output of the second OR gate.

Недостатками устройства  вл ютс  увеличенные аппаратурные затраты, св занные с необходимостью установки рабочих регистров первой группы дл  приема информации , передаваемой из ЦВМ в абоненты в режиме вывода, и рабочих регистров второй группы дл  организации выдачи информации or абонентов в ЦВМ е режиме ввода.The drawbacks of the device are increased hardware costs associated with the need to set up working registers of the first group for receiving information transmitted from digital computers to subscribers in the output mode, and working registers of the second group for organizing the delivery of information or subscribers to digital computers in the input mode.

Целью изобретени   вл етс  сокращение аппаратурных затрат устройства.The aim of the invention is to reduce the hardware cost of the device.

Поставленна  цель достигаетс  тем, что в устройство, содержащее блок управлени , дешифратор абонентов, регистр сдвига, счетчик адресов абонентов, счетчик количества слов, элемент И, причем первый вход логического услови  и установочный вход блока управлени   вл ютс  входами устройства дл  подключени  соответственно к выходу сигнала Команда и к установочному выходу ЦВМ, тактовый вход регистра сдвига соединен с тактовым входом блока управлени  и  вл етс  входом устройства дл  подключени  к тактовому выходу ЦВМ, инфмационный вход регистра сдвига соединен с вторым входом логического услови  блока управлени  и  вл етс  входом устройства дл  подключени  к информационному выходу ЦВМ, первый выход блока управлени  соединен с установочным входом реги стра сдвига, перва  группа информационных выходов которого соединена с группой информационный входов счетчика адресов абонентов, а втора  группа информационных выходов регистра сдвига соединена с группой информационных входов счетчика количества слов, счетные входы которого и счетчика адресов асбонентов соединены с вторым выходом блока управлени , третьий выход которого соединен с входом записи счетчика адресов абонентов и с входом записи счетчика количества слов, выход которого соединен с третьим входом логического услови  блока управлени , четвертый выход которого соединен с разрешающим входом регистра сдвига, первый вход элемента И соединен с первым информационным выходом регистра сдвига, второй информационный выход которого соединен с четвертым входом логического услови  блока управлени , третий выход которого соединен с вторым входом элемента И, выход которого соединен с п тым входом логического услови  блока управлени , перва  группа выходовс счетчика количества слов соединена с группой выходов дешифратора абонентов, введены блок дешифрации режима работы выходных абонентов, блок ключей, группа блоков ключей , блок дешифрации режима работы входных абонентов регистр св зи и элемент НЕ, причем четвертый выход блока управлени  соединен с входом режима работы регистра св зи, группа информационных выходов параллельного кода которого соединена с группой информационных входов блока ключей, вход управлени  которого соединен с выходом элемента НЕ, перва  группа информационных входов блока дешифрации режима работы выходных абонентов соединена соответствено с первой группойThe goal is achieved in that a device comprising a control unit, a subscriber decoder, a shift register, a subscriber address counter, a word count counter, an AND element, the first input of the logic condition and the control input of the control unit are inputs to the signal The command and to the setup output of the digital computer, the clock input of the shift register is connected to the clock input of the control unit and is the device input for connection to the clock output of the digital computer, the information input regis the offset trap is connected to the second input of the logic condition of the control unit and is the input of the device for connection to the information output of the digital computer, the first output of the control unit is connected to the setup input of the register of the shift, the first group of information outputs of which is connected to the information input section of the subscriber address counter, and the second the group of information outputs of the shift register is connected to the group of information inputs of the word number counter, the counting inputs of which and the address counter of asbonents are connected to volts The output of the control unit, the third output of which is connected to the input of the record of the subscriber's address counter and the input of the record of the counter of the number of words, the output of which is connected to the third input of the logic condition of the control unit, the fourth output of which is connected to the enable input of the shift register, the first input of the And element is connected to the first information output of the shift register, the second information output of which is connected to the fourth input of the logic condition of the control unit, the third output of which is connected to the second input of the elec And, the output of which is connected to the fifth input of the logical condition of the control unit, the first group of outputs of the word number counter is connected to the output group of the subscriber decoder, the output subscriber operation mode decryption unit, key block group, key subscriber operation unit are entered communication element and NOT, with the fourth output of the control unit connected to the input of the operating mode of the communication register, the group of information outputs of the parallel code of which is connected to the group of information in odov key block, whose control input connected to the output of NOT circuit, a first group of information inputs of the block decoding mode subscribers connected to the output according to the first group

информационных входов блока дешифрации режима работы входных абонентов с второй группой информационных выходов счетчика адресов абонентов, перва  группаinformation inputs of the block of decoding the mode of operation of the input subscribers with the second group of information outputs of the counter of subscribers' addresses, the first group

информационных выходов дешифратора номера абонента соединена с второй группой информационных входов блока дешифрации режима работы выходных абонентов, втора  группа выходов дешифратора номе0 ра абонента соединена с второй группой информационных входов блока дешифрации режима работы входных абонентов, вход элемента НЕ соединен с п тым выходом блока управлени  и с управл ющимThe subscriber number decoder information outputs are connected to the second group of information inputs of the decoding module of the output subscriber's mode, the second group of subscriber number decoder outputs are connected to the second group of information inputs of the subscriber's mode decoder unit, the element input is NOT connected to the fifth output of the control unit and the manager

5 входом блока дешифрации режима работы входных абонентов, шестой выход блока управлени  соединен с входом записи параллельного кода регистра св зи, седьмой выход блок управлени  соединен с управл 0 ющим входом блока дешифрации режима работы выходных абонентов, информационный вход последовательного кода регистра св зи соединен с входом устройства дл  подключени  к информационному выходу5 input of the decryption unit of the input subscriber; the sixth output of the control unit is connected to the input of the parallel register register; the seventh output is connected to the control input of the output subscriber; the information input of the serial code of the register is connected to the input. devices for connecting to an information outlet

5 ЦВМ, а тактовый вход регистра св зи соединен с входом устройства дл  подключени  к тактовому выходу ЦВМ, выходы блока ключей и блока ключей группы соединены с группой информационных входов парал0 лельного кода регистра св зи и  вл ютс  группой выходов устройства дл  подключени  соответственно к группам информационных входов абонентов, информационные входы блоков ключей группы образуют груп5 пы входов устройства дл  подключени  соответственно информационных выходов абонентов,управл ющие входы блоков ключей группы соединены с группой выходов блока дешифрации режима работы входных5 a digital computer and a clock input of a communication register is connected to an input of a device for connecting to a clock output of a digital computer, the outputs of a key block and a key block of a group are connected to a group of information inputs of a parallel code of a communication register and are a group of outputs of a device for connecting respectively to groups of information subscriber inputs, information inputs of group key blocks form groups of device inputs to connect subscriber information outputs, respectively; control inputs of group key blocks are connected to ppoy decryption unit outputs the input mode

0 абонентов, группа выходов блока дешифрации режима работы выходных абонентов  вл ютс  выходами устройства дл  подключени  к управл ющим входам соответствующих выходных абонентов, а такжеThe 0 subscribers, the output group of the decryption unit of the operation mode of the output subscribers are the outputs of the device for connection to the control inputs of the respective output subscribers, and

5 тем, что блок управлени  содержит семь триггеров, дев ть элементов И, три элемента ИЛИ, п ть элементов задержки, причем первый вход первого элемента ИЛИ соединен с установочным входом первого тригге0 ра и  вл етс  первым входом логического услови  блока первый установочный вход второго триггера  вл етс  вторым входом логического услови  блока, первый вход сброса третьего триггера  вл етс  третьим5 in that the control unit contains seven triggers, nine AND elements, three OR elements, five delay elements, with the first input of the first OR element connected to the installation input of the first trigger and the first input of the second trigger condition of the block is the second input of the logic condition of the block, the first reset input of the third trigger is the third

5 входом логического услови  блока, первый вход первого элеменҐа И  вл етс  четвертым входом логического услови  блока, ус- танозочный вход третьего триггера  вл етс  п тым входом логического услови  блока, выход первого элемента ИЛИ  вл етс  первым выходом блока, выход второго элемента И соединен с первым входом второго элемента ИЛИ и с входом первого элемента задержки, выход третьего элемента ИЛИ  вл етс  вторым выходом блока, вы- ход третьего элемента И, соединенный с вторым входом второго элемента ИЛИ,  вл етс  третьим выходом блока, единичный выход второго триггера, соединенный с вторым входом первого элемента И,  вл етс  четвертым выходом блока, первый вход сброса первого триггера, соединенный с первым входом сброса второпэ триггера и с вторым входом сброса третьего триггера,  вл етс  установочным входом блока, вход второго элемента задержки  вл етс  тактовым входом блока, выход первого элемента И соединен с информационным входом четвертого триггера, синхровход которого соединен с выходом третьего элемента задержки, вход которого соединен с первым входом четвертого элемента И и с выходом четвертого элемента задержки, вход которого соединен с выходом второго элемента задержки, с первым входом второго элемен- та И и с первым входом третьего элемента И, второй вход которого соединен с единичным выходом первого триггера, нулевой выход которого соединен с вторым входом второго элемента И, третий вход которого соединен с третьим входом третьего элемента И, с единичным выходом четвертого триггера и с вторым входом четвертого элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, с вторым входов сброса первого триггера и с вторым входом сброса второго триггера, второй установочный вход которого соединен с выходом п того элемента И и с первым входом третьего элемента ИЛИ, первый и второй входы п того элемента И соединены соответственно с единичным выходом третьего триггера и с выходом п того элемента задержки , вход которого соединен с выходом второго элемента ИЛИ, при этом в блоке управлени  единичный выход п того триггера , соединенный с первым входом шестого элемента И,  вл етс  п тым выходом блока, выход шестого элемента И  вп етс  шестым выходом блока, второй вход шестого эле- мента И соединен с выходом третьего элемента задержки, синхровход шестого триггера соединен с тактовым входом блока , выход второго элемента задержки соединен с синхровходом п того триггера, информационный вход которого соединен с выходом седьмого элемента И, первый вход которого соединен с первым входом восьмого элемента И и с единичным выходом четвертого триггера, второй вход седьмого5 is the input of the logic condition of the block, the first input of the first element I is the fourth input of the logic condition of the block, the input input of the third trigger is the fifth input of the logic condition of the block, the output of the first element OR is the first output of the block, the output of the second element I is connected to the first input of the second OR element and with the input of the first delay element, the output of the third OR element is the second output of the block, the output of the third AND element connected to the second input of the second OR element, is the third output of the block a, the unit output of the second trigger connected to the second input of the first element I is the fourth output of the block, the first reset input of the first trigger connected to the first reset input of the vtorop flip-flop and the second reset input of the third trigger is the second input of the block the delay element is the clock input of the block, the output of the first element I is connected to the information input of the fourth trigger, the synchronous input of which is connected to the output of the third delay element whose input is connected to the first input of And with the output of the fourth delay element, the input of which is connected to the output of the second delay element, with the first input of the second element And, and with the first input of the third element And, the second input of which is connected to the single output of the first trigger, zero output of which is connected to the second input of the second element And, the third input of which is connected to the third input of the third element And, with a single output of the fourth trigger and with the second input of the fourth element And, the output of which is connected to the second input of the first IL element And, with the second reset inputs of the first trigger and with the second reset input of the second trigger, the second installation input of which is connected to the output of the fifth AND element and to the first input of the third OR element, the first and second inputs of the fifth And element are connected respectively to the single output of the third trigger and with the output of the fifth delay element, the input of which is connected to the output of the second OR element, wherein in the control unit a single output of the fifth trigger, connected to the first input of the sixth element AND, is the fifth output of the block, the output above the second input of the sixth element is connected to the output of the third delay element, the synchronous input of the sixth trigger is connected to the clock input of the block, the output of the second delay element is connected to the synchronous input of the fifth trigger, the information input of which is connected to the output of the seventh element And, the first input of which is connected to the first input of the eighth element And and with a single output of the fourth trigger, the second input of the seventh

элемента И соединен с единичным выходом третьего триггера, с нулевым выходом которого соединен второй вход восьмого элемента И и первый вход дев того элемента И, третий вход восьмого элемента И соединен с нулевым выходом первого триггера, выход восьмого эпемента И соединен с информационным входом шлестого триггера, единичный выход которого соединен с информационным входом седьмого триггера , синхровход которого соединен с выходом четвертого элемента задержки, выход седьмого триггера  вл етс  седьмым выходом блока, выход первого элемента задержки соединен с вторым входом дев того элемента И, выход которого соединен с вторым входом третьего элемента ИЛИ.element I is connected to a single output of the third trigger, with a zero output of which is connected the second input of the eighth element I and the first input of the ninth element I, the third input of the eighth element I is connected to the zero output of the first trigger, the output of the eighth E and I is connected to the information input of the bright trigger, the unit output of which is connected to the information input of the seventh trigger, the sync input of which is connected to the output of the fourth delay element, the output of the seventh trigger is the seventh output of the block, the output of the first el ment delay coupled to a second input of a ninth AND gate, whose output is connected to a second input of the third OR member.

. На фиг. 1 представлена структурна  схема устройства, на фиг. 2 - функциональна  схема блока управлени .. FIG. 1 shows a block diagram of the device; FIG. 2 - functional block diagram.

Устройство содержит блок 1 управлени , регистр 2 сдвига, счетчик 3 адресов абонентов, счетчик 4 количества слов, дешифратор 5 абонентов, элемент И б, блок 7 дешифрации выходных абонентов с группой выходов 8, блок 9 дешифрации входных абонентов с группой выходов 10, регистр 11 св зи, элемент НЕ 12, выход 13 последовательного кода устройства, группу информационных выходов 14 устройства, вход 15 последовательного кода устройства, тактовый вход 16 устройства, входы 17 и 18 сиг- насло  команды и начальной установки, группу информационных входов 19 устройства , группу управл ющих выходов 20 устройства , блок 21 ключей, группа блоков ключей 22 и 23.The device contains a control unit 1, a shift register 2, a subscriber address counter 3, a word count counter 4, a 5 subscriber decoder, an AND block, an output subscriber decoding block 7 with an output group 8, an input subscriber decoding unit 9 with an output group 10, a register 11 connection, element 12, output 13 of the serial code of the device, group of information outputs 14 of the device, input 15 of the serial code of the device, clock input 16 of the device, inputs 17 and 18 of the command signal and initial setting, group of information inputs of the device 19 , a group of control outputs 20 of the device, a block of 21 keys, a group of blocks of keys 22 and 23.

Блок 1 управлени  с первым 24, вторым 25, третьим 26, четвертым 27, п тым 28 входами , тактовым 29 и установочным 30 входами , а также с первым 31, вторым 32, третьим 33, четвертым 34, п тым 35, шестым 36, седьмым 37 выходами содержит первый 38 второй 39, третий 40, четвертый 41, п тый 42, шестой 43, седьмой 44 триггеры, с первого 45 по восьмой 52 элементы И, первый 53 и втооой 54 элементы ИЛИ, с первого 55 по п тый 59 элементы задержки, причем с 32 выходом соединен третий 60 элемент ИЛИ, к одному из входов которого подключен дев тый 61 элемент И.Control unit 1 with the first 24, second 25, third 26, fourth 27, fifth 28 inputs, clock 29 and installation 30 inputs, as well as the first 31, second 32, third 33, fourth 34, fifth 35, sixth 36, the seventh 37 outputs contains the first 38 second 39, third 40, fourth 41, fifth 42, sixth 43, seventh 44 triggers, from the first 45 to the eighth 52 AND elements, the first 53 and the second 54 OR elements, from the first 55 to the fifth 59 delay elements, and the third 60 OR element is connected to the 32 output, the ninth 61 I element is connected to one of the inputs of which

На фиг, 1 показаны также шины входов и выходов 62-70 элементов устройства. Блок 1 управлени  предназначен дл  выработки управл ющих сигналов, обеспечивающих обмен информацией с ЦВМ. Регистр 2 сдвига предназначен дл  приема из ЦВМ последовательного кода командного слова и дл  формировани  сигнала Конец слова в старшем разр де 62 регистра. КомандноеFig, 1 also shows the bus inputs and outputs 62-70 elements of the device. The control unit 1 is designed to generate control signals that exchange information with a digital computer. Shift register 2 is designed to receive from the serial computer a sequential code of the control word and to form a signal. End of word in the high order of the 62 register. Command

слово из ЦВМ содержит код операции, адрес абонента (Ан), количество обмениваемых слов (К). Код операции определ ет режим работы устройства: ввод информации в ЦВМ и вывод информации из ЦВМ в абонент. Адрес абонента - адрес первого абонента, с которым осуществл етс  обмен информацией. В соответствии с количеств- сом обмениваемых слов осуществл етс  последовательный обмен информацией с К абонентами, начина  с абонента с адресом АН и конча  абонентом с адресом (Ан + К).the word from the digital computer contains the operation code, the address of the subscriber (En), the number of words exchanged (K). The operation code determines the operation mode of the device: entering information into a digital computer and outputting information from a digital computer to a subscriber. Subscriber address - the address of the first subscriber with whom information is exchanged. In accordance with the number of exchanged words, the information is successively exchanged with K subscribers, starting with the subscriber with the address of the Academy of Sciences and ending with the subscriber with the address (AN + K).

В соответствии с содержимым команды регистр 2 имеет три группы разр дов. Количество разр дов командного и числового слов равное.In accordance with the contents of the command, register 2 has three groups of bits. The number of bits of the command and numeric words is equal.

Выходы 63 первой группы разр дов регистра 2 содержат адрес абонента и подключены к информационным входам счетчика 3, выходы 64 второй группы разр дов содержат количество обмениваемых слов и подключены к информационным входам счетчика 4, выход 65 - разр д кода операции , характеризующий режим работы, подключен к элементу 6.Outputs 63 of the first group of register bits 2 contain the address of the subscriber and are connected to the information inputs of counter 3, outputs 64 of the second group of bits contain the number of words exchanged and connected to the information inputs of counter 4, output 65 - the code of the operation code characterizing the mode of operation is connected to element 6.

Счетчик 3 служит дл  хранени  и моди- фикзсции адресов абонентов, с которыми ЦВМ осуществл ет обмен информацией. Дешифратор 5 осуществл ет выбор заданного абонента, причем осуществл етс  дешифраци  старших разр дов счетчика адресов абонентов и организуетс  выдача двух групп информационных выходов, В первую группу 66 сведены индивидуальные линии св зи,  вл ющиес  позиционным ходом номера выходных абонентов ЦВМ, а во вторую группу 67 сведены индивидуальные линии св зи,  вл ющиес  позиционным кодом номера входных абонентов ЦВМ. Число линий св зи, вход щих в состав первой и второй групп, зависит от количества соответственно выходных v входных абонентов ЦВМ.Counter 3 is used for storing and modifying the addresses of subscribers with whom the digital computer communicates with each other. The decoder 5 selects a given subscriber, decrypting the higher bits of the subscriber addresses counter and organizes the distribution of two groups of information outputs. The first group 66 reduces the individual communication lines, which are the positional move of the output number of the DVR subscribers, and the second group 67 individual lines of communication are compiled, which are the position code of the number of input subscribers of the digital computer. The number of communication lines that are part of the first and second groups depends on the number of, respectively, output v input subscribers of a digital computer.

Блок 7 дешифрации выходных абонентов включает в свой состав несколько деши- раторов режима работы выходных абонентов. Причем к каждому дешифратору подведены общие линии первой группы информационных выходов 68 счетчика адресов абонентов,  вл ющихс  выходами младших разр дов счетчика, и по одной индивидуальной линии из первой группы выходов 66 дешифратора 5. Кажда  индивидуальна  лини  подведена к старшему вему соответствующего дешифратора , территориально расположенного в абоненте. Следовательно, в состав группы дешифраторов 7 может входить от одного до п дешифраторов режима работы выходных абонентов, в соответствии с этим количество индивидуальных линий св зи, вход щихThe block 7 for decrypting the output subscribers includes several decoders of the operating mode of the output subscribers. Moreover, each decoder is connected to the common lines of the first group of information outputs 68 of the counter of addresses of subscribers, which are the outputs of the lower bits of the counter, and one individual line from the first group of outputs 66 of the decoder 5. Each individual line is connected to the high order of the corresponding decoder, geographically located in subscriber. Consequently, the group of decoders 7 can include from one to n decoders of the mode of operation of the output subscribers, in accordance with this number of individual communication lines included

в группу 66, составл ет от одной до п линий.into group 66, is from one to n lines.

Блок 9 дешифрации входных абонентовBlock 9 decryption of input subscribers

включает в свой состав несколько дешифратбров режима работы входных абонентов. Причем к каждому дешифратору подведены общие линии первой группы информационных выходов 68 счетчика адресов абонентов , а к старшему весу каждогоincludes in its structure several descramblers of the operating mode of the input subscribers. And to each decoder summed up the common lines of the first group of information outputs 68 of the counter of addresses of subscribers, and to the older weight of each

0 дешифратора режима работы подключена индивидуальна  лини  из второй группы выходов 67 дешифратора 5 номера абонента. Аналогично дешифраторам 7, блок 9 дешифраторов может включать в свой состав от0, an operation mode decoder is connected to an individual line from the second group of outputs 67 of the decoder of the subscriber number 5. Similar to the decoders 7, block 9 decoders may include in its composition from

5 одного до п дешифраторов режима работы и в соответствии с этим количество индивидуальных линий 67 св зи может быть от одной до п линий.5 one to n decoder mode of operation, and accordingly, the number of individual links 67 can be from one to n lines.

Регистр 11 используетс  дл  преобразо0 васни  последовательного кода, поступившего из ЦВМ на вход 15, в параллельный код и выдачи его через выход 14 устройства в выходные абоненты, а также дл  преобразовани  параллельного кода, поступившегоRegister 11 is used to convert a serial code received from a digital computer to input 15 into a parallel code and output it via device output 14 to output subscribers, as well as to convert a parallel code received

5 на вход 19 от входных абонентов, в последовательный код и выдачи его в ЦВМ.5 to the input 19 from the input subscribers in the serial code and issue it to the digital computer.

Блок ключей с высокоимпедансным состо нием на выходе используетс  дл  организации общей шины.A key block with a high impedance exit state is used to organize a common bus.

0Группа блоков ключей 22 и 23, а также0 group of key blocks 22 and 23, and

соответствующие им дешифраторы режима работы из блока дешифраторов 9 территориально расположены в соответствующих входных абонентах.the corresponding decoder mode of operation of the decoder unit 9 geographically located in the corresponding input subscribers.

5 Устройство работает следующим образом .5 The device operates as follows.

Устройство работает в двух режимах: вывода информации из ЦВМ в ввода ее в ЦВМ. В процессе работы устройства изThe device operates in two modes: output information from a digital computer to its input into a digital computer. In the process of the device from

0 ЦВМ через вход 16 поступают тактовые импульсы на тактовый вход регистра 2, на вход0 digital computers through the input 16 receives the clock pulses to the clock input of the register 2, to the input

29блока 1 и на тактовый вход регистра 11. Перед началом работы через вход 18 на вход29block 1 and the clock input of the register 11. Before starting work through the input 18 to the input

30подаетс  сигнал Начальна  установка, 5 по которому триггеры 38-40 блока 1 устанавливаютс  в нулевое состо ние и на выходах 33 и 34 блока 1 устанавливаетс  также нулевое состо ние, После прихода очередного тактового импульса на вход 29 блока 130 an initial setting signal is applied, 5 according to which the triggers 38-40 of block 1 are set to the zero state and the zero state is also set at the outputs 33 and 34 of block 1. After the next clock pulse arrives at the input 29 of block 1

0 триггера 41-44 устанавливаютс  в нулевое состо ние и, следовательно, на выходах 31 и 32, 35-37 устанавливаетс  также нулевое состо ние. Это исходное состо ние устройства . Работа устройства начинаетс  после0, the flip-flops 41-44 are set to the zero state and, therefore, at the outputs 31 and 32, 35-37, the zero state is also set. This is the initial state of the device. Operation starts after

5 прихода через вход 17 на вход 24 блока 1 сигнала Команда, который устанавливает триггер 38 в единичное состо ние Кроме этого, сигнал Команда, пройд  через элемент 53, по вл етс  на выходе 31 блока 1 и поступает на установочный вход регистра 2.5 arrivals via input 17 to input 24 of signal 1 block. A command that sets trigger 38 to one state. In addition, a command signal, passed through element 53, appears at output 31 of block 1 and is fed to the setup input of register 2.

По данному сигналу осуществл етс  установка младшего разр да регистра 2 в единичное состо ние, а также установка всех остальных разр дов регистра 2 в нулевое состо ние.This signal is used to set the low-order bit of register 2 to one state, as well as to set all other bits of register 2 to zero.

При по влении из ЦВМ на входе 15 устройства и входе 25 блока 1 последовательного кода командного слова блок 1 выдаетс  на выходе 34 сигнал Разрешение сдвига, разрешающий прием последовательного кода командного слова в регистр 2. Как в режиме вывода информации из ЦВМ после окончани  приема команды с выхода 33 блока 1 на вход управлени  записью счетчика 3 и счетчика 4, а также на вход элемента 6 выдаетс  сигнал Запись, по которому осуществл етс  запись адреса абонентов с выхода 63 регистра 2 в счетчик 3, количества обмениваемых слов с выхода 64 в счетчик 4 и режима работы с выхода 65 регистра 2 через элемент 6 в триггер 40 блока 1.When the device enters input 15 and unit 25 of unit 1 of the sequential code of the control word, unit 1 outputs a shift resolution signal 34 at 34 allowing the reception of the sequential code of the control word in register 2. As in the mode of outputting information from the digital computer, after receiving the command c output 33 of block 1 to the control input of the record of counter 3 and counter 4, as well as the input of element 6, a signal is output, which records the address of subscribers from the output 63 of register 2 to the counter 3, the number of exchanged words from output 64 into the counter IR 4 and the mode of operation from the output 65 of the register 2 through element 6 to the trigger 40 of the block 1.

С выходов счетчика 3 адрес абонента подаетс  в дешифраторы 5, 7 и 9 и в зависимости от номера абонента и режима его работы на одном из выходов 8 или 10 сответ- ственно группы дешифраторов 2 или 9 по вл етс  сигнал идентификации абонента. После запоминани  команды в счетчиках 3 и 4 и триггера 40, на выходе 31 -блока Т по вл ет  сигнал, поступающий на установочный вход регистра 2, по которому организуетс  установка младшего разр да регистра 2 в единичное состо ние и установка всех остальных разр дов в нулевое состо ние.From the outputs of counter 3, the subscriber's address is fed to decoders 5, 7, and 9, and depending on the subscriber number and mode of operation, a subscriber identification signal appears at one of outputs 8 or 10 respectively of the group of decoders 2 or 9. After the command is stored in the counters 3 and 4 and the trigger 40, the output of the 31-block T shows a signal arriving at the setup input of the register 2, which organizes the installation of the lower bit of the register 2 in the unit state and the installation of all other bits in zero state.

В режиме ввода информации в ЦВМ устройство работает следующим образом. После окончани  приема командного слова и выработки блоком 1 сигнала Запись с элемента 6 на вход 28 блока 1 подаетс  сигнал Ввод и если содержимое счетчика 4 не равно нулю, что определ етс  по сигналу , поступающему с выхоДа счетчика 4 на вход 26 блока 1, то триггер 40 устанавливаетс  в единичное состо ние. На выходе 35 блока 1 по вл етс  сигнал Разрешение обмена , поступающий на управл ющий вход группы дешифраторов 9. Одновременно осуществл етс  анализ адреса всходного абонента, по результатам которого возбуждаетс  один из выходов 10, принадлежащий дешифратору из группы 9. Номер дешифра- торас задан позиционным кодом второй группы выходов дешифратора 5. Сигнал Разрешение обмена  вл етс  стробирую- щим входом дешифраторов группы 9, т.е. возбуждение одного из выходов 10 организуетс  на врем  действи  сигнала Разрешение обмена. Сигнал с одного из выходов 10 выбранного дешифратора поступает наIn the mode of entering information into the digital computer, the device operates as follows. After the reception of the control word and the generation of a signal by the block 1 is written from element 6 to input 28 of block 1, an input signal is given and if the contents of counter 4 is not zero, which is determined by the signal from the output of counter 4 to input 26 of block 1, then the trigger 40 is set to one. At output 35 of block 1, a signal appears. Exchange enable arrives at the control input of a group of decoders 9. At the same time, the address of the incoming subscriber is analyzed, the results of which excite one of outputs 10 belonging to the decoder from group 9. The number of the decoder is set to positional code of the second group of outputs of the decoder 5. Signal Exchange Enable is the gate input of the decoders of group 9, i.e. the excitation of one of the outputs 10 is organized for the duration of the signal Allow exchange. The signal from one of the outputs 10 of the selected decoder is fed to

управл ющий вход соответствующей группы блоков ключей 22 или 23, кроме этого на управл ющий вход ключей 21 поступает инверси  сигнала Разрешение обмена. В результате действи  сигнала 35 с выходов одной выбранной группы блоков ключей 22 или 23 снимаетс  высокоимпедансное состо ние и ключи организуют подключение информации, поступившей на входы 69 отthe control input of the corresponding group of key blocks 22 or 23; besides, the inversion of the signal is enabled to the control input of the keys 21. As a result of the signal 35 from the outputs of one selected group of blocks of keys 22 or 23, the high-impedance state is removed and the keys organize the connection of information received at inputs 69 from

входного абонента, к информационным входам параллельного кода регистра 11, одновременно осуществл етс  перевод выходов блока ключей 21 в высокоимпедансное состо ние . После чего на выходе 36 блока 1the input subscriber, to the information inputs of the parallel register code 11, simultaneously performs the translation of the outputs of the key block 21 to a high-impedance state. Then at the exit 36 of the block 1

по вл етс  сигнал Строб записи, поступающий на вход записи параллельного кода регистра 11. Так как на выходе 34 блока 1 отсутствует сигнал Разрешение сдвига, то по сигналу Строб записи осуществл етс the recording strobe signal appears, which enters the recording input of the parallel register code 11. Since the output 34 of block 1 does not have a shift resolution signal, the recording strobe signal

запись информации, поступившей от адресованного входного абонента, в регистр 11. После сн ти  сигнала Разрешление обмена , Обща  шина- возвращаетс  в исходное состо ние, при котором ключи 21recording the information received from the addressed input subscriber into register 11. After the removal of the exchange enable signal, the common bus returns to the initial state, in which the keys 21

пропускают информацию, хран щуюс  в регистре 11, на свои выходы, а на выходах блоков ключей 22 и 23 - высокоимпедансное состо ние.The information stored in register 11 is passed to its outputs, and the outputs of the key blocks 22 and 23 are passed to a high-impedance state.

Сигнал Запись, последовательно пройд  через элементы 54, 59 и 49 блока 1, организует сигнал Разрешение сдвига на выходе 34 блока 1. Сигнал с выхода 34 поступает на вход разрешени  сдвига регистра 2 и вход режима работы регистра 11. Под действием тактовых импульсов организуетс  выдача информации, хран щейс  в регистре 11, в виде последовательного кода через выход 13 устройства в ЦВМ. ПослеSignal Record, successively passing through elements 54, 59 and 49 of block 1, organizes a signal. Allowing shift at output 34 of block 1. Signal from output 34 is fed to the shift register enable input 2 and the register mode operation input 11. Under the action of clock pulses, information is generated stored in register 11, in the form of a sequential code through the output 13 of the device in the digital computer. After

передачи последовательного кода с выхода 34 блока 1 сигнал Разрешение сдвига снимаетс . Если содержимое счетчика 4 не равно нулю, с выхода 32 блока 1 на счетчика 4 подаетс  сигнал, по которому содержимоеtransmission of the serial code from output 34 of block 1 signal. The resolution of the shift is removed. If the contents of counter 4 is not zero, output 32 of block 1 to counter 4 is given a signal, according to which the contents

счетчика 3 увеличиваетс , а содержимое счетчика 4 уменьшаетс  на единицу, т.е. устройство формирует адрес следующего входного абонента. После прихода сигнала Конец слова на вход 27 на выходе 35 блокаcounter 3 is increased, and the contents of counter 4 is decreased by one, i.e. the device generates the address of the next input subscriber. After the arrival of the signal End of the word at input 27 at output 35 of the block

1 по вл етс  сигнал Разрешение обмена и режим ввода информации в ЦВМ повтор етс . Если после передачи очередной числовой посылки в ЦВМ содержимое счетчика 4 станет равным нулю, то с выхода счетчика 41, the enable exchange signal appears and the information input mode in the digital computer is repeated. If after the transfer of the next numerical parcel to the digital computer, the contents of counter 4 will become zero, then from the output of counter 4

на вход 26 подаетс  сигнал, по которому в блоке 1 запрещаетс  формирование сигнала Разрешение сдвига, триггер 40 устанавливаетс  в нулевое состо ние и операци  ввода информации в ЦВМ заканчиваетс .A signal is sent to the input 26, which prevents the formation of a signal in block 1. The resolution of the shift, the trigger 40 is set to the zero state, and the information input operation in the digital computer is completed.

В режиме вывода после приема командного слова в регистр 2 на вход 15 поступает код числового слова, который подаетс  на входы последовательного кода регистра 11 и вход 25 блока 1. При этом с выхода 34 блока 1 на вход режима работы регистра 11 подаетс  сигнал Разрешение сдвига, длительность которого соответствует длительности последовательного кода. Одновременно на тактовый вход регистра 11 поступают тактовые сигналы. По окончанию приема последовательного кода числа в регистр 11с выхода 34 блока 1 снимаетс  сигнал Разрешение сдвига. Сигнал на выходе 35 блока 1 отсутствует, поэтому параллельный код числа, прин тый в регистр 11, пройдет через ключи 21 и поступит на информационные выходы 14 устройства и на информационные входы абонентов. На выходе 37 блока 1 вырабатываетс  сигнал Строб управлени , поступающий на уп- равл  ющий вход первой группы дешифраторов 7. Одновременно организуетс  анализ текущего адреса абонента, результате- которого  вл етс  возбуждение одного из выходов 8. Состо ние выбранного выхода передаетс  на соответствующий управ- л ющий выход 20 устройства и на управл ющий вход адресуемого абонента, Сигнал на одном из управл ющих выходах 20 устройства информирует соответствующий выходной абонент о адресованном ему числовом слове. На выходе 31 блока 1 по вл етс  сигнал, поступающий на установоч- ный вход регистра 2, по которому организуетс  установка младшего разр да регистра 2 в единичное состо ние и установка всех остальных разр дов в нулевое состо ние. Кроме этого, с выхода 32 блока 1 на счетный вход счетчика 3 и счетчика А подаетс  сигнал, по которому содержимое счетчика 3 увеличиваетс , а содержимое счетчика 4 уменьшаетс  на единицу . Причем временна  задержка данного сигнала на элементе 55 не менее двух периодов следовани  тактовых импульсов, но не более времени приема числового слова. После чего устройство готово к приему следующего числового слова,In the output mode, after receiving the command word, the register 2 at input 15 receives the code of a numeric word, which is fed to the inputs of the serial code of register 11 and input 25 of block 1. At the same time, from the output 34 of block 1 to the input of the operating mode of register 11, a shift resolution signal the duration of which corresponds to the duration of the sequential code. Simultaneously, the clock input of the register 11 receives the clock signals. At the end of the reception of the sequential code of the number into the register 11c of the output 34 of block 1, the signal of the shift resolution is recorded. The signal at output 35 of block 1 is absent; therefore, the parallel code of the number received in register 11 will pass through the keys 21 and arrive at the information outputs 14 of the device and at the information inputs of subscribers. At output 37 of block 1, a control strobe signal is generated, which arrives at the control input of the first group of decoders 7. At the same time, an analysis of the current subscriber address is organized, which results in the excitation of one of the outputs 8. The state of the selected output is transmitted to the corresponding control The device output 20 and the control input of the addressed subscriber. The signal at one of the device control outputs 20 informs the corresponding output subscriber of the numerical word addressed to it. At output 31 of block 1, a signal appears that arrives at the setup input of register 2, which organizes the installation of the lower bit of register 2 to the unit state and sets all other bits to the zero state. In addition, from output 32 of block 1 to the counting input of counter 3 and counter A, a signal is given, according to which the contents of counter 3 are increased, and the contents of counter 4 are reduced by one. Moreover, the time delay of this signal on the element 55 is at least two periods of the following clock pulses, but not more than the time of reception of a numerical word. After which the device is ready to receive the next numeric word,

Блок 1 управлени  работает следующим образом.The control unit 1 operates as follows.

В течение всей работы устройства через вход 29 блока 1 на вход элемента 56, задержки , через него на вход элемента 58 задержки и через него на вход элемента 57 по етуйают тактовые импульсы, Элементы задержки выбраны так, что вместе с внешним тактовым сигналом они образуют четы- рехтактную сетку сигналов, не перекрывающих друг друга,Throughout the operation of the device, through input 29 of block 1 to input of element 56, delays, through it to input of element 58 of delay and through it to input of element 57, clock pulses are received. Delay elements are chosen so that together with external clock signal they form four - the retracting grid of signals that do not overlap each other,

Перед началом работы через вход 30 блока 1 на входы триггеров 38-40 подаетс  сигнал Начальна  установка, по которому они устанавливаютс  в нулевое состо не,Before starting work, input 30 of block 1 is applied to the inputs of the flip-flops 38-40, the initial installation signal, according to which they are set to zero,

после чего организуетс  установка в нулев- сое состо ние триггеров 41-44, Иэ выходах 31-37 блока 1 по вл ютс  нулевые сигналы. Это - исходное состо ние блока 1,after which the setting to the zero state of the triggers 41-44 is organized, the zero signals appear in the outputs 31-37 of block 1. This is the initial state of block 1,

Прием командного слова осущестол ет0 с  блоком 1 следующим образом. Через вход 24 на вход триггера 38 и вход элемеи- тэс 53 подаетс  сигнал Команда который устанавливает триггер 38 в единичное состо ние и, пройд  через элемент 53, по вл 5 ет с  на выходе 31 блока 1.The reception of the command word is realized with unit 1 as follows. Through the input 24 to the input of the trigger 38 and the input of the element 53 the signal is sent. The command that sets the trigger 38 into one state and, having passed through the element 53, shows 5 seconds at the output 31 of block 1.

При по влении последовательного кода командного слова на входе 25 триггер 39 устанавливаетс  в единичное состо ние, при котором на выход 34 поступает единич0 ный сигнал Разрешение сдвига. Наличие сигнала Разрешение сдвига на входе 70 регистра 2 служит разрешением воздействи  тактовых сигналов с входа 16 устройства на регистр 2 сдвига. В результате чего осу5 ществл етс  поразр дна  запись последовательного кода в регистр 2, причем командному слову предшествует единичный разр д. После записи разр да, предшествующего младшему разр ду командногоWhen a sequential code of the control word appears at the input 25, the trigger 39 is set to one, in which the output 34 receives a single signal Shift resolution. Presence of a signal The resolution of the shift at the input 70 of register 2 serves as the resolution of the clock signals from the input 16 of the device to the register 2 of the shift. As a result, a sequential code is written to register 2 in a bitwise manner, with the command word being preceded by a single bit. After the bit preceding the least significant bit of the command word is written

0 слова в регистр 2, на выходе 62 старшего разр да регистра 2 по витс  единичный сигнал Конец гпова, поступающий через вход 27 блока 1 на элемент 45. После по влени  тактового сигнала на элементе 57 сиг5 нал Конец слова запоминаетс  в триггере 41 на врем , равное одному периоду следовани  тактового сигнала. В результате чего осуществл етс  запись младшего разр да командного слова в регистр 2 и замещение0 words to register 2, at output 62 of the highest bit of register 2, a single signal is received at the end of the signal. It comes through the input 27 of block 1 to the element 45. After the clock signal appears on the element 57, the end of the word is remembered in the trigger 41 for a time equal to one period of the clock signal. As a result, the low bit of the control word is written to register 2 and the

0 единичной (служебной) информации в старшем разр де регистра 2 на содержимое старшего разр да командного слова.0 single (service) information in the highest bit of de register 2 for the contents of the high bit of the control word.

После установки триггера 41 в единичное состо ние и по влени  тактового сигна5 ла на элементе 56 организуетс  выдача сигнала Запись на выход 33 блока 1, результатом чего  вл етс  сброс и в нулевое состо ние по входу 26(подтверждение нулевого состо ни ) или установка в единичноеAfter the trigger 41 is set to the unit state and the clock signal appears, the element 56 is set to issue a signal to the output 33 of block 1, which results in a reset and to the zero state on input 26 (confirmation of the zero state) or setting to single

0 состо ние по входу 28 триггера 40, а после по влени  тактового сигнала на элементе 58 организуетс  сброс триггеров 38 и 39 и выдача сигнала через элемент 53 на выход 31, 8 результате чего сигнал Разрешение0 state at the input 28 of the trigger 40, and after the clock signal appears at the element 58, the flip-flops 38 and 39 are reset and the signal is output through the element 53 to the output 31, 8 resulting in a signal

5 сдвига с выхода 34 снимаетс , осуществл етс  запоминание командного слова в счетчике 3, счетчике 4 и триггере 40, а также установка служебной единичной информации в младшем разр де регистра 2, На этом прием командного слова заканчиваетс .5, the shift from the output 34 is removed, the control word is memorized in the counter 3, the counter 4 and the trigger 40, as well as the installation of the service unit information in the lower order of the register 2. At that, the reception of the command word ends.

При выводе информации из ЦВМ блок 1 работает следующим образом,When outputting information from the digital computer, unit 1 works as follows,

После выдачи командного слова через вход 25 на вход триггера 39 из ЦВМ поступает последовательный код числового ело- ва, при по влении которого триггера 39 устанавливаетс  в единичное состо ние, и на выходе 34 по вл етс  сигнал Разрешение сдвига, разрешающий прохождение тактовых сигналов с входа 16 устройства на регистры 2 и 11. В результате чего осущест- всл етс  сдвиг единичной (служебной) информации младшего разр да регистра 2 в старший разр д ранного регистра и запись последосательного кода числового слова в регистр 11. В конце приема на выходе 62 регистра 2 по вл етс  сигнал Конец слова . В результате действи  данного сигнала осуа ествл етс  установка триггера 41 под соответствующий тактовый сигнал с эле- мента 57 в единичное состо ние. После установки триггера 41 в единичное состо ние и по вление тактового сигнала триггер 43, а затем триггер 44 устанавливаютс  в единичное состо ние (триггер 40 установлен в нулевое состо ние). В резупьтате чего на выходе 37 по вл етс  сигнал Строб управлени , длительность которого равна одному периоду следовани  тактовых сигналов. Одновременно осуществл етс  установка тршгеров 39 и 41 в нулевое состо ние, результатом чего  вл етс  сн тие сигнала Разрешение сдвига и выдачи сигнала на выход 31. Кроме зтого сигнап по вившийс  на на выходе элемента 46, последовательно пройд  элементы 55, 61 и 60 поступит на выход 32 и организует модификацию счетчика 3 м счетчика 4. Блок 1 готов к приему следующего числового слова из ЦВМ.After issuing the control word, input 25 enters trigger 39 from the digital computer and receives a sequential code of numerical value, when the trigger 39 is set to one, and the output 34 shows a shift resolution signal that permits the passage of clock signals from the input 16 devices for registers 2 and 11. As a result, the unit (service) information of the low-order bit of register 2 is shifted to the most significant bit of the register and the sequential code of the numeric word is written to the register 11. At the end of the reception, the output At 62 register 2, the end of word signal appears. As a result of the action of this signal, the trigger 41 is set to the corresponding clock signal from element 57 to the unit state. After the trigger 41 is set to one state and the clock signal appears, the trigger 43, and then the trigger 44 are set to one (trigger 40 is set to the zero state). In the result of which, at output 37, a control strobe signal appears, the duration of which is equal to one period of the clock signals. At the same time, the installation of the triggers 39 and 41 is set to the zero state, which results in the removal of the signal. The resolution of the shift and output of the signal to the output 31. In addition to this signal that occurred on the output of the element 46, the elements 55, 61 and 60 are passed on output 32 and organizes the modification of the counter 3 m counter 4. Block 1 is ready to receive the next numeric word from the digital computer.

При вводе информации в ЦВМ блок 1 работает следующим образом Из ЦВМ на вход 25 поступает командное слово и устанавливает триггер 39 в единичное состо ние . В результате чего сигнал Разрешение сдвига разрешает прохождение тактовых сигналов на регистр 2 и организуетс  сдвиг слух ебной информаии от младшего разр да регистра 2 к старшему разр ду регистра 2. По сигналу Конец слова, пришедшему на вход 27 и тактовому сигналу элемента 57, организуетс  установка триггера 41 в единичное состо ние. После установки триггера 41 в единичное состо ние и по влени  тактового сигнала на элементе 56 организуетс  выдача сигнала на выход 33, по которо- му триггер 40 по сигналу Ввод устанавливаетс  ЕС единичное состо ние. После установки триггера 41 в единичное состо ние и по влени  тактового сигнала на элементе 58 организуетс  сброс триггеровWhen entering information into the digital computer, unit 1 operates as follows. From the digital computer, input command word to input 25 sets the trigger 39 to one state. As a result, the Shift Resolution signal allows the passage of the clock signals to register 2 and the hearing information is organized from the lower bit of register 2 to the higher bit of register 2. At the end of a word signal that came to input 27 and the clock signal of element 57, the trigger is set 41 in one state. After the flip-flop 41 is set to one and the clock signal appears, element 56 organizes a signal to output 33, according to which the flip-flop 40, by the Input signal, sets the EU single state. After the flip-flop 41 is set to one and the clock signal appears, element 58 is set to reset the flip-flops.

38 и 39 и выдача сигнала на выход 31, но предварительно триггер 42 устанавливаетс  в единичное состо ние, в результате чего формируетс  сигнал Разрешение обмена на выходе 35. При по влении тактового сигнала на элементе 57 на выходе 36 по вл етс  сигнал Строб записи. Длительность сигнала Разрешение обмена равна периоду следовани  тактовых сигналов. Сигнал с выхода элемента 47, пройд  через элемент 54, поступает на элемент 59 задержки. Задержка элемента 59 определ етс  временем начала ввода информации в ЦВМ и зависит от примененной ЦВМ, но временна  задержка элемента 59 всегда больше одного периода тактового сигнала. Сигнал с выхода элемента 59 проходит элемент 49 (триггер 40 находитс  в единичном состо нии ), устанавливает триггер 39 в единичное состо ние и поступает на выход 32. На выходе 34 по вл етс  сигнал Разрешение сдвига, который организует сдвиг служебной информации от младшего разр да регистра 2 к старшему разр ду, а также выдачу последовательного кода из регистра 11 в ЦВМ. По сигналу Конец слова, пришлед- шему на вход 27 и тактовому сигналу элемента 57, организуетс  установка триггера 41 в единичное состо ние, сн тие сигнала Разрешение сдвига, установка триггеров 38 и 39 в нулевое состо ние, выдача сигнала на выход 31. После установки триггера 41 в единичное состо ние осуществл етс  формирование сигналов; Разрешение обмена , Строб записи и сигнала на выходе 32, по которому организуетс  модификас- ци  абонента Далее блок работает аналогично описанному. После того, как закончитс  ввод заданного в командном слове количества слов, через вход 26 поступает сигнал, устанавливающий триггер 40 в нулевое состо ние,38 and 39 and outputting a signal to the output 31, but preliminarily the trigger 42 is set to one, as a result of which the exchange enable signal at the output 35 is generated. When a clock signal appears on the element 57, the recording gate signal appears at the output 36. Duration of the signal The exchange resolution is equal to the period of the clock signals. The signal from the output of the element 47, having passed through the element 54, is fed to the element 59 of the delay. The delay of element 59 is determined by the start time of entering information into the digital computer and depends on the applied digital computer, but the time delay of element 59 is always more than one clock period. The signal from the output of element 59 passes element 49 (trigger 40 is in the one state), sets trigger 39 to one, and enters output 32. At output 34, the Shift resolution signal appears, which organizes the overhead information from the low-order bit. register 2 to the high bit, as well as issuing a sequential code from register 11 to the digital computer. The end of the word, next to input 27 and the clock signal of element 57, is set to trigger one, to clear the signal, to enable the shift, to set triggers 38 and 39 to zero, to output output 31. the flip-flop 41 in the single state is the formation of signals; The exchange resolution, the recording strobe and the signal at output 32, according to which the subscriber's modifications are organized. Then the block works in the same way as described. After the input of the word word set in the command word is completed, input 26 receives a signal that sets the trigger 40 to the zero state,

Уменьшение аппаратурных затрат осуществл етс  за счет изъ ти  рабочих регистров из известного устройства и введени  одного регистра св зи и блока ключей с вы- сокоимпеданснЫм состо нием на выходах, то есть организации общей шины в предлагаемом устройстве. Причем к каждому выходному абон енту подведены только необходимые разр ды общей шины, а каждый входной абонент занимает также только необходимые разр ды общей шины . При этом группы блоков ключей устройства территориально располагаютс  у абонентов, где каждый входной абонент выходит в общую шину через ключи с высо- коимпедансным состо нием, Кроме этого, предлагаема  организаций передачи адреса абонентам приводит к уменьшению аппаратурных затрат за счет изъ ти  в известном устройстве двух групп элементов И и введени  в предлагаемом устройстве индивидуальных линий номера абонента, стро- бированиых управл ющих входом дешифраторов режима рабо гы Причем в известном устройстве возникала необходимость дешифрации всего адреса абонента, в предлагаемом устройстве количество дешифраторов режима работы зависит от функций решаемых вычислительной СИСТСРЮЙ, что практически также приводит к уменьшению аппаратурных затрат.The hardware costs are reduced by removing the working registers from the known device and introducing one communications register and a key block with a high impedance state at the outputs, i.e., organizing a common bus in the proposed device. Moreover, only the necessary bits of the common bus are connected to each output subscriber, and each input subscriber also occupies only the necessary bits of the common bus. At the same time, groups of device key blocks are geographically located at subscribers, where each input subscriber enters the common bus through keys with a high impedance state. In addition, the proposed organizations transmitting addresses to subscribers reduce hardware costs by eliminating two groups of devices elements And and the introduction in the proposed device of individual lines the subscriber number, the construction of the control mode of the input of the decoder of the work mode. Moreover, in the known device the necessary st decoding all local addresses in the proposed device the number of decoders operating mode depends on the computational functions solved SISTSRYUY that practically also reduces the hardware amount.

Claims (2)

Формула изобретени  1. Устройство дл  сопр жени  абонентов с ЦВМ, содержащее блок управлени , дешифратор абонентов, регистр сдвига, счетчик адресов абонентов, счетчик количества слов, элемент И, причем первый вход логического услови  и установочный вход блока управлени   вл ютс  входами устройства дл  подключени  соответственно к выходу сигнала Команда и к установочному выходу ЦВМ, тактовый вход регистра сдвига соединен с тактовым входом блока управлени  и  вл етс  входом устройпва дл  подключени  к тактовому выходу ЦВМ, информационный вход регистра сдвига соединен с вторым входом логического услови  блока управлени  и чвл етс  входом устройства дл  подключени  к информационно у выходу ЦВМ, первый выход бпок  управлени  соединен с установочным входом регистра сдвига, первач группа информационных выходов которого соединена с группой информационных входов счетчика адресов абонентов, а втора  гоуп- па информационных выходов регистра сдвига соединена с группой информационных входов счетчика количества слов, сметные входы которого и счетчика адресов абонентов соединены с вторым выходам блока управлени , третий выход которого соединен с входом записи счетчика адресов абонентов и с входом записи счетчика количества слов, выход которого соединен с третьим входом логического услови  бпока управлени , четвертый выход которого соединен с разрешающим входом регистра сдвига, первый вход элемента И соединен с первым информационным выходом рож- стра сдвига, второй информационный выход которого соединен с четвертым входом логического услови  блока управлени , третий выход которого соединен с вторым входом элемента И, выход которого соедине с п тым входом логического услови  блока управлений, перва  группа выходов счетчика количества слов соединена с группой выходов дешифратора абонентов, отличающеес  тем, что, с целью сокращени  аппаратурных затрат устройства, в него введены блок дешифрации режима работы выходных абонентов, блок ключей, группа блоков ключей, блок дешифрации режима работы входных абонентов, регистр св зи и элемент НЕ, причем четвертый выход блока управлени  соединен с входом режима ра0 боты регистра св зи, группа информационных гы/одов параллельного кода которого соединена с группой информационных входа о Опока ключей, вход управлени  которо го соединен с выходом элемент НЕ, перва Claim 1. A device for interfacing subscribers with a digital computer comprising a control unit, a subscriber decoder, a shift register, a subscriber address counter, a word count, an AND element, the first input of the logic condition and the control input of the control unit being inputs for connecting to the output signal of the command and to the setup output of the digital computer, the clock input of the shift register is connected to the clock input of the control unit and is an input of the device for connection to the clock output of the digital computer, The input of the shift register is connected to the second input of the logic condition of the control unit and is connected to the information input of the digital computer, the first output of the control box is connected to the setup input of the shift register, the perch group of information outputs of the subscriber’s address counter, and the second group of information outputs of the shift register is connected to a group of information inputs of the word count counter, whose estimated inputs and the address counter of subscribers with Connected to the second outputs of the control unit, the third output of which is connected to the input of the record of the subscriber's address counter and to the input of the record of the counter of the number of words whose output is connected to the third input of the logical control condition, the fourth output of which is connected to the enable input of the shift register, the first input of the AND element is connected to the first information output of the shift shift, the second information output of which is connected to the fourth input of the logic condition of the control unit, the third output of which is connected to the second input element I, the output of which is connected to the fifth input of the logic condition of the control unit, the first group of outputs of the word number counter is connected to the group of outputs of the subscriber decoder, characterized in that, in order to reduce the hardware costs of the device, the subscriber operation decoding unit is entered into it , a key block, a group of key blocks, a decryption block of the input subscriber operation mode, a communications register and an NOT item, with the fourth output of the control block connected to the work mode input of the communications register, groups and informational gees / ods of the parallel code of which is connected to a group of informational inputs on the Opoka of keys, the control input of which is connected to the output element NOT, the first 5 группа информационных входов бпока дешифрации режима работы выходных або- ненюз соединена соответственно с первой группой информационных входов блока де шифрации режима работы входных збонен0 тов и с второй группой информационных выходов счетчика адресов абоненте, перва  группа информационных выходов дешифратора номера абонеио соединена с второй фуппой информационных входов5 the group of information inputs for decoding the operation mode of the output autonell is connected respectively to the first group of information inputs of the deciphering unit of the operating mode of the input zbonates and the second group of information outputs of the subscriber address counter, the first group of information outputs of the abonio number decoder is connected to the second information input 5 блока дешифрации режима работы выходных абонентов втора  ipynna выходов де шифратора номера абонента соединена с етооой группой информационных входов блока дешифрации режима работы входных5 of the decryption unit of the operation mode of the output subscribers of the second ipynna outputs of the decoder of the subscriber number is connected to this group of information inputs of the decryption unit of the operation mode of the input 0 абонентов, вход элемента НЕ соединен с п тым выходом блока управлени  и с ул-рав- л ющим входом блока дешифрации режима работ1- входных абонентов, шестой выход блока управлени  соединен с входом запи5 си параллельного кода регистра св зи, седьмой выход блока управлени  соединен с управл ющим входом блока дешифрации режима работы выходных абонентов, информационных вход последовательного ко0 да регистра св зи соединен с входом устройства дл  подключени  к информаци одному выходу ЦВМ, тактовый вход решет ра св зи соединен с входом устройства дл  подключени  к тактовому выходу ЦВМ, ин0 subscribers, the input of the element is NOT connected to the fifth output of the control unit and to the street-equalizing input of the operation mode decryption unit1- input subscribers, the sixth output of the control unit is connected to the recording input of the parallel code of the communication register, the seventh output of the control unit is connected with the control input of the decoding unit of the operation mode of the output subscribers, the information input of the serial code of the communication register is connected to the device input for connecting information to one output of the digital computer, the clock input of the communication grid is connected to the input of the device Properties for connecting to the digital clock output 5 формационкый выход последовательного кодл регистра св зи  вл етс  выходом устройства дл  подключени  к информационному входу ЦВМ, выходы блока ключей и блоков ключей группы соединены с фуппой5 The serial output of the serial register of the communications register is the output of the device for connection to the information input of the digital computer, the outputs of the key block and key blocks of the group are connected to fuppa. 0 информационных входов параллельного кода регистра гз зм и  вл ютс  группой выходов устройства дл  подключени  соответственно к группам информационных входов абонентов, информационные входы0 information inputs of a parallel code register gz zm and are a group of device outputs for connecting respectively to groups of information inputs of subscribers, information inputs 5 блоков ключей группы образуют группы вхо доз устройства дл  подключени  соотвегст- веино информационных выходов абонентов,управл ющие входы блоков ключей группы соединены с группой выходов болка дешифрации режима работы входных5 group key blocks form input groups of the device for connecting the corresponding information outputs of subscribers, the control inputs of group key blocks are connected to the group of outputs of the decoding mode of the input абонентов, группа выходов блока дешифрации режима работы выходных абонентов  вл ютс  выходами устройства дл  подключени  к управл ющим входам соответствующих выходных абонентов.The subscribers, the group of outputs of the decryption mode of the output subscribers are the outputs of the device for connection to the control inputs of the respective output subscribers. 2. Устройство поп. 1,отличающев- с   тем, что блок управлени  содержит семь триггеров, дев ть элементов И, три элемента ИЛИ, п ть элементов задержки, причем первый вход первого элемента ИЛИ соеди- нен с установочным входом первого триггера и  вл етс  первым входом логического услови  блока, первый установочный вход второго триггера  вл етс  вторым входом логического услови  блока, первый вход сброса третьего триггера  вл етс  третьим входом логического услови  блока, первый вход первого элемента И  вл етс  четвертым входом логического услови  блока, установочный вход третьего триггера  вл етс  п тым входом логического услови  блока, выход первого элемента ИЛИ  вл етс  пер вым выходом блока, выход второго элемента И соединен с первым входом второго здемента ИЛИ и с входом первого эле- мента задержки, выход третьего элемента ИЛИ  вл етс  вторым выходом блока, выход третьего элемента И, соединенный с вторым входом всторого элемента ИЛИ,  вл етс  третьим выходом блока, единич- кый выход второго триггера, соединенный свторым входом первого элемента И,  вл етс  четвертым выходом блока, первый вход сброса первого триггера, соединенный с первым входом сброса второго триггера и с вторым входом сброса третьего триггера,  вл етс  установочным входом блока, вход второго элемента задержки  вл етс  тактовым входом блока, выход первого элемента И соединен с информационным входом чет- вертого триггера, синхровход которого сое- динен с выходом третьего элемента задержки, вход которого соединен с первым входом четвертого элемента И и с выходом четвертого элемента задержки, аход кото- рого соединен с выходом второго элемента задержки, с первым входом второго элемента И и с первым входом третьего элемента И, второй вход которо о соединен с единичным выходом первого триггера, нулевой выход которого соединен с вторым входом второго элемента И, третий вход которого соединен с третьим входом третьего элемента И, с единичным выходом четвертого триггера и с вторым входом четвертого элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, с вторым входом сброса первого триггера и с вторым входом сброса второго триггера, второй установочный вход которого соединен с выходом п того элемента И и с первым входом третьего элемента ИЛИ, первый и второй входы п того элемента И соединены соответственно с единичным выходом третьего триггера и с выходом п того элемента задержки , вход которого соединен с выходом второго элемента ИЛИ, единичный выход п того триггера, соединенный с первым входом шестого элемента И,  вл етс  п тым выходом блока, выход шестого элемента И  вл етс  шестым выходом блока, второй вход шестого элемента И соединен с выходом третьего элемента задержки, синхров- ход шестого триггера соединен с тактовым входом блока, выход второго элемента задержки соединен с синхровходом п того триггера, информационный вход которого соединен с выходом седьмого элемента И, первый вход которого соединен с первым входом восьмого элемента И и с единичным выходом четвертого триггера, второй вход седьмого элемента И соединен с единичным выходом третьего триггера, с нулевым выходом которого соединен второй вход восьмого элемента И и первый вход дев того элемента И, третий вход восьмого элемента И соединен с нулевым выходом первого триггера, выход восьмого элемента И соединен с информационным входом шестого триггера, единичный выход которого соединен с информационным входом седьмого триггера, синхровход которого соединен с выходом четвертого элемента задержки, выход седьмого триггера  вл етс  седьмым выходом блока, выход первого элемента задержки соединен с вторым входом дев того элемента И, выход которого соединен с вторым входом третьего элемента ИЛИ.2. Device pop. 1, characterized in that the control unit contains seven flip-flops, nine AND elements, three OR elements, five delay elements, the first input of the first OR element being connected to the installation input of the first trigger and , the first setup input of the second trigger is the second input of the logic condition of the block, the first reset input of the third trigger is the third input of the logic condition of the block, the first input of the first And element is the fourth input of the logic condition of the block The new input of the third trigger is the fifth input of the logic condition of the block, the output of the first element OR is the first output of the block, the output of the second element AND is connected to the first input of the second detector OR, and to the input of the first delay element, the output of the third element OR is the second output of the block, the output of the third element And, connected to the second input of the cost element OR, is the third output of the block, the unit output of the second trigger, connected by the second input of the first element And, is the fourth output of the block The reset input of the first trigger connected to the first reset input of the second trigger and the second reset input of the third trigger is the setup input of the block, the input of the second delay element is the clock input of the block, the output of the first And item is connected to the information input of the fourth trigger, the synchronous input of which is connected to the output of the third delay element, the input of which is connected to the first input of the fourth And element and to the output of the fourth delaying element, the output of which is connected to the output of the second delay element with the first input of the second element I and with the first input of the third element I, the second input of which is connected to the single output of the first trigger, the zero output of which is connected to the second input of the second element I, the third input of which is connected to the third input of the third element I, with a single output the fourth trigger and the second input of the fourth element AND, the output of which is connected to the second input of the first OR element, to the second reset input of the first trigger and to the second reset input of the second trigger, the second installation input of which dinene with the output of the fifth element And with the first input of the third element OR, the first and second inputs of the fifth element And connected respectively with the unit output of the third trigger and with the output of the fifth delay element whose input is connected to the output of the second element OR, the unit output n the same trigger, connected to the first input of the sixth element And, is the fifth output of the block, the output of the sixth element And is the sixth output of the block, the second input of the sixth element And is connected to the output of the third delay element, synchronizing the sixth trig gera is connected to the clock input of the block, the output of the second delay element is connected to the synchronous input of the fifth trigger, whose information input is connected to the output of the seventh And element, the first input of which is connected to the first input of the eighth And element, and the single output of the fourth And trigger connected to a single output of the third trigger, with a zero output of which is connected the second input of the eighth element And the first input of the ninth element And, the third input of the eighth element And connected to the zero output of the first the trigger, the output of the eighth element And is connected to the information input of the sixth trigger, the single output of which is connected to the information input of the seventh trigger, the synchronous input of which is connected to the output of the fourth delay element, the output of the seventh trigger is the seventh output of the block, the output of the first delay element is connected to the second input of the nine the element And, the output of which is connected to the second input of the third element OR. Фиг 2.Fig 2. Редактор Ю.СередаEditor Y. Sereda Составитель Л. Техред М.МоргентзлCompiled by L. Techred M. Morgentzl Корректор Н.МилюковаProofreader N.Milyukova
SU904852197A 1990-07-17 1990-07-17 User-digital computer interface SU1755289A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904852197A SU1755289A1 (en) 1990-07-17 1990-07-17 User-digital computer interface

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904852197A SU1755289A1 (en) 1990-07-17 1990-07-17 User-digital computer interface

Publications (1)

Publication Number Publication Date
SU1755289A1 true SU1755289A1 (en) 1992-08-15

Family

ID=21528142

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904852197A SU1755289A1 (en) 1990-07-17 1990-07-17 User-digital computer interface

Country Status (1)

Country Link
SU (1) SU1755289A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 101812,С 06 F13/00, 1983, Авторское свидетельство СССР № 1679495 по за вке Мг 4737230/24, G 06 F ;3/00, 1989 (прототип). *

Similar Documents

Publication Publication Date Title
US4602283A (en) System for spatially and temporally transposing data words arrayed in periodically recurring patterns
US4564936A (en) Time division switching network
US3555184A (en) Data character assembler
SU1755289A1 (en) User-digital computer interface
US5764642A (en) System for combining data packets from multiple serial data streams to provide a single serial data output and method therefor
RU2018942C1 (en) Device for interfacing users with computer
SU1363227A2 (en) Device for interfacing sources and receivers with trunk line
SU1305700A1 (en) Interface for linking the using equipment with digital computer
SU1104500A1 (en) Multichannel firmware input-output device
SU1751859A1 (en) Multichannel converter of series-to-parallel code
SU1681394A1 (en) Automatic switching and interfacing unit
RU1809441C (en) Multichannel priority device
RU2178584C1 (en) Communication network module for message transmission, message exchange, and organization of broadcasting modes for message exchange
SU1718257A1 (en) Device for switching channels of data transmission of monitor automatic-control system
SU1679495A1 (en) Hoist-to-subscriber communication interface unit
SU1325546A1 (en) Adaptive device for reception of information from remote dispersed objects
SU1116423A1 (en) Multichannel interface for linking data sources with computer
SU1277123A1 (en) Interface for linking the using equipment with digital computer
SU1180905A1 (en) Information exchange device
SU1721631A1 (en) Multichannel buffer memory
SU942560A1 (en) Time interval-to-code converter
SU1269274A1 (en) Digital compensator of losses of television brightness signal
SU1425696A1 (en) Device for interfacing input/output channels with users
SU1432534A1 (en) Device for interfacing subscribers with digital computer
SU924694A1 (en) Communication device for computing system