SU1739486A1 - Ждущий мультивибратор - Google Patents
Ждущий мультивибратор Download PDFInfo
- Publication number
- SU1739486A1 SU1739486A1 SU904865870A SU4865870A SU1739486A1 SU 1739486 A1 SU1739486 A1 SU 1739486A1 SU 904865870 A SU904865870 A SU 904865870A SU 4865870 A SU4865870 A SU 4865870A SU 1739486 A1 SU1739486 A1 SU 1739486A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- key
- pulse
- bus
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Использование: в импульсной технике, в устройствах автоматики и вычислительной техники. Сущность изобретени : за счет компенсации напр жени насыщени разр дного ключа 4 и отключени источника 6 тока в процессе разр да врем задающего конденсатора 2 обеспечиваетс повышени стабильности длительности формируемого импульса. 1 ил.
Description
Изобретение относится к импульсной технике, может быть использовано в схемах автоматики и вычислительной техники и является усовершенствованием изобретения по авт. св. № 1290494. 5
Цель изобретения - повышение стабильности длительности формируемого импульса.
На чертеже приведена электрическая принципиальная схема ждущего мультивиб- 10 ратора.
Мультивибратор содержит RS-триггер 1, S-вход которого соединен с входной шиной мультивибратора, а прямой выход - с выходной шиной мультивибратора, время- 15 задающий конденсатор 2, подключенный выводами к информационным входам управляемых ключей 3 и 4, выходы которых соединены с общей шиной, управляющий вход ключа 3 подсоединен к шине источника 20 напряжения, управляющий вход ключа 4 соединен с инверсным выходом ключа RSтриггера 1, прямой вход которого соединен с управляющим входом ключа 5, подключенным информационным входом к выходу ис- 25 точника 6 тока, выход ключа 5 подсоединен к выводу опорного резистора 7 и первому входу дифференциального усилителя 8, подключенного выходом к первому входу компаратора 9, второй вход которого объе- 30 динен с вторым входом дифференциального усилителя 8, информационным входом ключа 4, выход компаратора 9 подключен к R-входу триггера 1.
Устройство работает следующим обра- 35 зом.
В исходном состоянии триггер 1 находится в сброшенном состоянии, на его первом выходе действует сигнал логического О’1, а на втором выходе - сигнал 40 логической 1.
При этом открыт управляемый ключ 4, который с постоянно открытым ключом 3 образует цепь разряда времязадающего конденсатора 2. Остаточное напряжение. 45 до значения которого разряжается конденсатор 2, определяется разностью падений напряжений на открытых ключах 3 и 4 (Uoct=U5-U4 =0) и приближается к нулю при идентичности ключей. 50
Источник 6 тока отключен в процессе разряда.
При поступлении импульса на S-вход триггера 1, последний перебрасывается в состояние логической ’’ 1 на первом выходе, ключ 5 открывается и от источника 6 тока через опорный резистор 7, времязадающий конденсатор и ключ 3 протекает ток 1зар заряда. На опорном резисторе 7 возникает падение напряжения U7=l3ap-R7. На времязадающем конденсаторе 2 напря жение линейно возрастает во времени заряда: U2 = —- · На первом выходе
С2 дифференциального усилителя 8 действует сумма напряжений U2+U7, а на втором входе -U2· Усилитель 8 с коэффициентом усиления, практически равным 1, выделяет разность напряжений, действующих на его входах, т.е. падение напряжения U? на опорном резисторе R7.
При достижении на времязадающем конденсаторе 2 напряжения, равного опорному U7, компаратор 9 выдает импульс, изменяющий состояние триггера 1.
Длительность выходного импульса мультивибратора при этом определяется из равенства напряжений U2=U7:
!зар ' τ с2 где τ~ R7 · С2.
Таким образом, за счет компенсации напряжения насыщения разрядного ключа и отключению источника тока в процессе разряда времязадающего конденсатора обеспечивается повышение стабильности длительности формируемого импульса.
Claims (1)
- Формула изобретенияЖдущий мультивибратор по авт. св. № 1290494, отличающийся тем, что, с целью повышения стабильности длительности формируемого импульса, в него введены второй и третий управляемые ключи, управляющие входы которых соединены соответственно с выходной шиной устройства и шиной источника питания, при этом второй управляемый ключ включен между выходом источника тока и первым входом дифференциального усилителя, а третий управляемый ключ - между времязадающим конденсатором и общей шиной устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904865870A SU1739486A1 (ru) | 1990-09-12 | 1990-09-12 | Ждущий мультивибратор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904865870A SU1739486A1 (ru) | 1990-09-12 | 1990-09-12 | Ждущий мультивибратор |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1290494 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1739486A1 true SU1739486A1 (ru) | 1992-06-07 |
Family
ID=21535853
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904865870A SU1739486A1 (ru) | 1990-09-12 | 1990-09-12 | Ждущий мультивибратор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1739486A1 (ru) |
-
1990
- 1990-09-12 SU SU904865870A patent/SU1739486A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1290494, кл. Н 03 К 3/284, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4716322A (en) | Power-up control circuit including a comparator, Schmitt trigger, and latch | |
US4952863A (en) | Voltage regulator with power boost system | |
KR950003648Y1 (ko) | 파워 온 리세트 회로 | |
SU1175367A3 (ru) | Блок питани дл доменной пам ти | |
SU1739486A1 (ru) | Ждущий мультивибратор | |
JPS6333734B2 (ru) | ||
US5258663A (en) | Reference voltage generating circuit having reduced power consumption | |
JP2788684B2 (ja) | サンプルホールド回路 | |
SU1739485A1 (ru) | Ждущий мультивибратор | |
KR920003600A (ko) | 저온에서의 저속충전모드를 가지는 급속충전기 | |
US5874842A (en) | Sample and hold circuit having quick resetting function | |
JPS63305755A (ja) | スイッチング電源制御回路 | |
JP2585554B2 (ja) | 電源装置 | |
JP2897540B2 (ja) | 半導体集積回路 | |
JPH0229117A (ja) | リセット回路 | |
SU1175027A1 (ru) | Транзисторный ключ | |
JP2644556B2 (ja) | 外部制御分周器 | |
SU1305721A1 (ru) | Множительное устройство | |
SU832601A1 (ru) | Аналоговое запоминающее устройство | |
SU739557A1 (ru) | Устройство дл возведени в степень | |
SU523517A1 (ru) | Ждущий генератор импульсов треугольной формы | |
JP2547791B2 (ja) | 電圧比較回路 | |
SU1582340A1 (ru) | Устройство формировани одиночного импульса | |
JPS5516540A (en) | Pulse detection circuit | |
JP2507965B2 (ja) | サンプルホ―ルド回路 |