SU1706028A1 - Частотный селектор - Google Patents
Частотный селектор Download PDFInfo
- Publication number
- SU1706028A1 SU1706028A1 SU894739975A SU4739975A SU1706028A1 SU 1706028 A1 SU1706028 A1 SU 1706028A1 SU 894739975 A SU894739975 A SU 894739975A SU 4739975 A SU4739975 A SU 4739975A SU 1706028 A1 SU1706028 A1 SU 1706028A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- signal
- threshold
- trigger
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в вычислительной и измерительной технике, а также в приемной аппаратуре св зи. Цель изобретени - расширение функциональных возможностей за счет обеспечени не только селекции импульсов с определенным периодом, но и селекции информационной посылки. Дл достижени цели в устройство , содержащее формирователь 1 импульсов , интегратор 2, пороговые элементы 3,4, триггер 5. блок 6 управлени , содержащий источник 7 порогового напр жени , введены пороговые элементы 12,13 и формирователь 14 сигнала готовности приема данных, содержащий коммутатор 15 и триггер 16. Информационна посылка содержит синхронизирующий импульс старт-импульс и информационные импульсы нулей и единиц. Все эти импульсы имеют различные периоды . Устройство формирует сигнал 1 на выходе формировател 14 после прихода синхронизирующего импульса, а за ним старт-импульса. После этого сигнала 1 на выходе формировател 14 поддерживаетс все врем , пока идут информационные импульсы . Случайные сбои привод т к сн тию сигнала 1 на выходе формировател 14. 1 з.п. ф-лы, 2 ил.
Description
if
ъ,+
Claims (2)
- Формула изобретения1. Частотный селектор, содержащий формирователь импульсов, интегратор, первый и второй пороговые элементы, триггер и блок управления состоящий из последовательно соединенных источника порогового напряжения и делителя напря жения на резисторах, выходы которого являются соответствующими выходами блока управления, причем входная шина через формирователь импульсов подключена к входу сброса интегратора и С-входу триггера, выход интегратора соединен с первыми входами первого и второго пороговых элементов, вторые входы которых подключены соответственно к первому и второму выходам блока управления, выход первого порогового элемента подключен к D-входу триггера, отличающийся тем, что. с целью расширения функциональных возможностей путем обеспечения не только селекции импульсов с определенным периодом, но и селекции информационной посылки, в него введены третий и четвертый пороговые элементы и формирователь сигнала готовности приема данных, причем выход первого порогового элемента подключен к первому входу формирователя сигнала готовности приема данных, выход второго порогового элемента соединен с первой выходной шиной, выход третьего порогового элемента подключен к второму входу формирователя сигнала готовности приема данных, выход четвертого порогового элемента соединен с третьим входом формирователя сигнала готовности приема данных, четвертый вход которого соединен с выходом триггера, пятый вход подключен к выходу формирователя импульсов и второй выходной шине сигнала готовности приема данных, а выход формирователя соединен с третцдй выходной шиной, при этом первые входы третьего и четвертого пороговых элементов соединены с выходом интегратора, а вторые входы третьего и четвертого пороговых элементов подключены соответственно к третьему и четвертому выходам блока управления.
- 2. Селектор по п.1,отличающийся тем, что формирователь сигнала готовности приема данных содержит коммутатор сигналов и триггер, причем коммутатор сигналов содержит первый и второй логические элементы ЗИ. выходы которых объединены по ИЛИ, причем первый вход первого элемента ЗИ является первым входом формирователя сигнала готовности приема данных, второй вход первого элемента ЗИ соединен с первым входом второго элемента ЗИ и является вторым входом формирователя сигнала готовности приема данных, третий вход первого элемента ЗИ подключен к выходу триггера, являющегося выходом формирователя сигнала готовности приема данных, второй и третий входы второго элемента ЗИ являются соответственно третьим и четвертым входами формирователя сигнала готов ности приема данных, а выход коммутатора сигналов подключен к D-входу триггера, Свход которого является пятым входом фор мирователя сигнала готовности приема данных, причем первые выходы элементов ЗИ являются инверсными.
Составитель А.Смирнов Редактор М.Келемеш Техред М.Моргентал Корректор Т.Палий Заказ 204 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж-35, Раушская наб., 4/5Производственно-издательский комбинат Патент”, г. Ужгород, ул.Гагарина. 101
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894739975A SU1706028A1 (ru) | 1989-09-25 | 1989-09-25 | Частотный селектор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894739975A SU1706028A1 (ru) | 1989-09-25 | 1989-09-25 | Частотный селектор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1706028A1 true SU1706028A1 (ru) | 1992-01-15 |
Family
ID=21471006
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894739975A SU1706028A1 (ru) | 1989-09-25 | 1989-09-25 | Частотный селектор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1706028A1 (ru) |
-
1989
- 1989-09-25 SU SU894739975A patent/SU1706028A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР N: 1010720. кл. Н 03 К 5/26. 1981. Авторское свидетельство СССР № 1198745, кл. Н 03 К 5/26, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930000965B1 (ko) | 프로그래머블 구형파 발생기 | |
SU1706028A1 (ru) | Частотный селектор | |
US4379993A (en) | Pulse failure monitor circuit employing selectable frequency reference clock and counter pair to vary time period of pulse failure indication | |
JPS57203298A (en) | Semiconductor storage device | |
JPS5640325A (en) | Pcm decoder | |
US4517473A (en) | Solid-state automatic injection control device | |
JPH06232699A (ja) | パルス発生装置 | |
SU591956A1 (ru) | Элемент пам ти | |
SU1010717A1 (ru) | Генератор псевдослучайных последовательностей | |
SU1108453A1 (ru) | Устройство дл функционально-динамического контрол логических схем | |
JPS6222874Y2 (ru) | ||
SU886299A1 (ru) | Устройство дл преобразовани входных двоичных сигналов | |
SU1322219A1 (ru) | Селектор сигналов проверки времени | |
SU1040526A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1674132A1 (ru) | Устройство дл контрол логических блоков | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций | |
SU1238233A1 (ru) | Управл емый делитель частоты | |
SU613326A1 (ru) | Устройство дл обработки цифровых данных | |
SU1619210A1 (ru) | Устройство дл контрол интегральных микросхем | |
SU532870A1 (ru) | Устройство дл отображени информации | |
SU985758A1 (ru) | Устройство обработки радиолокационных сигналов | |
SU1280600A1 (ru) | Устройство дл ввода информации | |
SU1226661A1 (ru) | Счетчик в коде "2 из @ | |
SU907809A1 (ru) | Устройство дл контрол работы синхронного автомата | |
SU530467A1 (ru) | Делитель частоты на 2,5 |