SU1674330A1 - Генератор опорного кода вентильного преобразовател - Google Patents

Генератор опорного кода вентильного преобразовател Download PDF

Info

Publication number
SU1674330A1
SU1674330A1 SU894689635A SU4689635A SU1674330A1 SU 1674330 A1 SU1674330 A1 SU 1674330A1 SU 894689635 A SU894689635 A SU 894689635A SU 4689635 A SU4689635 A SU 4689635A SU 1674330 A1 SU1674330 A1 SU 1674330A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
conjunctor
counting
Prior art date
Application number
SU894689635A
Other languages
English (en)
Inventor
Евгений Евгеньевич Чаплыгин
Original Assignee
Московский энергетический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский энергетический институт filed Critical Московский энергетический институт
Priority to SU894689635A priority Critical patent/SU1674330A1/ru
Application granted granted Critical
Publication of SU1674330A1 publication Critical patent/SU1674330A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Устройство относитс  к области преобразовательной техники и предназначено дл  использовани  в микропроцессорных устройствах фазового управлени  ведомыми сетью вентильными преобразовател ми. Целью изобретени   вл етс  стабилизаци  опорного кода при изменени х частоты сети. Источник 1 тактовых импульсов через оба делител  2 и 3 частоты св зан с входами первого конъюнктора 4, выход которого через счетный триггер 5 св зан со счетным входом счетчика 6, компаратор 7 напр жени  сети св зан с первым входом второго конъюнктора 8, установочным входом дополнительного счетчика 9 и тактовым входом вычислительного узла 10, выход которого св зан с управл ющим входом управл емого делител  2 частоты, а вход - с выходом дополнительного счетчика 9, счетный вход которого св зан с выходом второго конъюнктора 8, второй вход которого подключен к выходу первого конъюнктора 4. 2 ил.

Description

1
(21)4689635/07
(22) 10.05.89
(46)30.08.91. Бюл. №32
(71)Московский энергетический институт
(72) Е.Е.Чаплыгин
(53)621.316.727(088.8)
(56)Горбачев Г.Н. Промышленна  электроника . Учебник дл  ВУЗов, М. Энергоато- миздат. 1988, с 293-295
(54) ГЕНЕРАТОР ОПОРНОГО КОДА ВЕНТИЛЬНОГО ПРЕОБРАЗОВАТЕЛЯ
(57)Устройство относитс  к области преобразовательной техники и предназначено дл  использовани  в микропроцессорных устройствах фазового управлени  ведомыми сетью вентильными преобразовател ми.
Целью изобретени   вл етс  стабилизаци  опорного кода при изменени х частоты сети Источник 1 тактовых импульсов через оба делител  2 и 3 частоты св зан с входами первого коньюнктора 4, выход которого через счетный триггер 5 св зан со счетным входом счетчика 6, компаратор 7 напр жени  сети св зан с первым входом второго коныонктора 8, установочным входом дополнительного счетчика 9 и тактовым входом вычислительного узла 10, выход которого св зан с управл ющим входом управл емого делител  2 частоты, а вход - с выходом дополнительного счетчика 9, счетный вход которого св зан с выходом второго конъюнктора 8, второй вход которого подключен к выходу первого коньюнктора 4 2 ил.
Изобретение относитс  к области преобразовательной техники и предназначено дл  использовани  в микропроцессорных устройствах управлени  ведомыми сетью вентильными преобразовател ми.
Целью изобретени   вл етс  стабилизаци  опорного кода при изменении частоты сети.
На фиг. 1 показана структурна  схема генератора; на фиг. 2 - диаграммы сигналов.
Источник 1 тактовых импульсов через управл емый делитель 2 частоты и неуправл емый делитель 3 частоты св зан с входами первого коньюнктора 4, выход которого через счетный триггер 5 подключен к счетчику 6, установочный вход которого св зан с выходом компаратора 7 напр жени  сети, подключенным также к второму конъюнкто- ру 8, дополнительному счетчику 9 и оычис- лительному узлу 10, выход которого св зан с управл ющим входом управл емого делисо
С
тел  2 частоты. Выход первого коньюнктора 4 св зан с входом второго коньюнктора 8, выход которого через дополнительный счетчик 9 подключен к вычислительному узлу 10.
На фиг. 2 приведены временные диаграммы сигналов: опорный код 11 (дискретизаци  кода не показана), идеальный опорный код 12, выходной сигнал 13 компаратора 7 напр жени  сети, момент 14 положительного фронта сигнала 13, сигнал 15 на идеализированном дополнительном счетчике 9 с неограниченным форматом, сигнал 16 на дополнительном счетчике 9 (дискретизаци  кода не показана).
Принцип действи  генератора заключаетс  в следующем. Опорный код 11 формируетс  на выходе счетчика 6 под действием импульсов с выхода счетного триггера 5. В момент естественной коммутации (передний фронт компаратора напр жени  сети 7. импульс 14) на счетчике 6 устанавливаетО
VI
v Сл)
со о
с  максимальный код Кт. Если частота импульсов на выходе счетного триггера 5 выше требуемой, то опорный код 11 достигает нул  раньше момента следующей естественной коммутации (момент 01 ), при отсутствии погрешности в формировании опорного кода он должен был бы соответствовать кривой 12, т.е. частота на выходе счетного триггера 5 должна быть ниже.
Поскольку в микропроцессорных системах выход счетчика 6 доступен только программно , фиксаци  рассогласовани  опорного кода 11 в конце периода неприменима , это потребовало бы прерывани  работы системы фазового управлени . Поэтому дл  фиксации рассогласовани  служит дополнительный счетчик 9, частота переключений которого вдвое меньше, чем у счетчика 6. При отсутствии рассогласовани  в счетчике 9 с неограниченным числом разр дов за половину периода был бы записан код Кт. В рассматриваемом режиме код 15 больше на величину рассогласовани  Крае. При ограничении, наложенном на изменени  частоты сети, ограничен формат рассогласовани  Крас, поэтому разр дность дополнительного счетчика 9 может быть ограничена (сигнал 16 на его выходе не содержит старших разр дов). Благодар  второму коныонктору 8 накопление сигнала в дополнительном счетчике происходит в течение первой половины периода, в различие частот , заполн ющих счетчики 6 и 9, в два раза за счет работы счетноготриггера 5 приводит к тому, что с выхода дополнительного счетчика на второй половине периода можно сн ть сигнал Крас. (16 на фиг. 2). Отрицательные значени  представлены в дополнительном коде, обычном дл  представлени  отрицательных чисел в ЭВМ, старший разр д - знаковый: при О частота на входе счетчика 6 больше требуемой, при 1 - меньше требуемой,
Втора  половина периода - это интервал работы вычислительного узла, в результате его работы Ко, управл ющий работой делител  2 частоты, увеличиваетс  таким образом, что недостаток или избыток импульсов , заполн ющих счетчик 6 на предыдущем периоде, устран етс . В качестве вычислительного узла используетс  микро- ЭВМ, в режиме разделени  времени (после выработки управл ющего импульса) эту функцию выполн ет микро-ЭВМ фазового управлени  системы. Дл  ускорени  расчета может использоватьс  табулирование решение с записью в ПЗУ.
Источник 1 тактовых импульсов имеет ограниченную сверху частоту, поэтому деление его частоты в целое число раз не позвол ет регулировать число импульсов на входе
счетчика 6 с требуемой точностью. Примененный принцип: неуправл емый делитель 3 частоты формирует минимально необходимую последовательность импульсов, а управл емый вычислительным узлом 10
делитель 2 частоты добавл ет в нее дополнительные импульсы. Суммирование импульсов осуществл ет первый коньюнктор 4. Сигнал управлени  на выходе узла 10 увеличивает или уменьшает число дополнительных импульсов, полностью компенсиру  ошибку формировани  опорного сигнала на предыдущем периоде. Неравномерность следовани  импульсов на выходе коньюнктора 4 при малом интервале квантовани  угла управлени  не оказывает заметного вли ни  на точность формировани  опорного кода.

Claims (1)

  1. Формула изобреини  Генератор опорного кода вентильного
    преобразовател , содержащий источник тактовых импульсов и счетчик, вход установки числа Кт которого св зан с компаратором напр жени  сети, первый коньюнктор и счетный триггер, отличающийс  тем,
    что, с целью стабилизации опорного кода при изменении частоты сети, введены неуправл емый делитель частоты в D раз, управ- л емый делитель частоты в Ко раз, дополнительный счетчик, второй конъюнктор и вычислительный узел, причем источник тактовых импульсов через делители частоты св зан с входами первого коньюнктора , выход которого через счетный триггер св зан со счетным входом счетчика и непосредственно с вторым входом второго конъ- юнктора, компаратор напр жени  сети св зан с первым входом второго коньюнктора , установочным входом дополнительного счетчика и тактовым входом вычислительного узла, выход которого св зан с управл ющим входом управл емого делител  частоты, а вход - с выходом дополнительного счетчика, счетный вход которого подключен к выходу второго конъюнктора, а
    вычислительный узел выполнен вычисл ющим в п такте код
    Ко
    55
    v L Кр. п -1 v
    , п - . п - 1 1J7-К- К-рас .
    где Крас - код на выходе дополнительного счетчика,
SU894689635A 1989-05-10 1989-05-10 Генератор опорного кода вентильного преобразовател SU1674330A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894689635A SU1674330A1 (ru) 1989-05-10 1989-05-10 Генератор опорного кода вентильного преобразовател

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894689635A SU1674330A1 (ru) 1989-05-10 1989-05-10 Генератор опорного кода вентильного преобразовател

Publications (1)

Publication Number Publication Date
SU1674330A1 true SU1674330A1 (ru) 1991-08-30

Family

ID=21446771

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894689635A SU1674330A1 (ru) 1989-05-10 1989-05-10 Генератор опорного кода вентильного преобразовател

Country Status (1)

Country Link
SU (1) SU1674330A1 (ru)

Similar Documents

Publication Publication Date Title
CA1124869A (en) Control unit for a converter
GB1294759A (en) Variable frequency oscillator control systems
US4166247A (en) Control systems for pulse width control type inverter
US4443842A (en) Inverter firing control with compensation for variable switching delay
SU1674330A1 (ru) Генератор опорного кода вентильного преобразовател
SE449544B (sv) Fasavstemningsanordning
SU1698943A1 (ru) Устройство дл управлени вентильным преобразователем
SU851731A1 (ru) Устройство дл управлени вентильнымпРЕОбРАзОВАТЕлЕМ
SU1100693A1 (ru) Устройство импульсного регулировани мощности переменного тока
SU851732A1 (ru) Устройство дл управлени вентильнымпРЕОбРАзОВАТЕлЕМ
SU826551A1 (ru) Устройство для импульсно-фазового управления тиристорным преобразователем
SU1576944A1 (ru) Цифровое устройство дл управлени трехфазным широтно-импульсным инвертором
SU1476584A1 (ru) Электропривод
SU1347112A1 (ru) Устройство дл управлени регул тором переменного напр жени со звеном повышенной частоты
KR0183747B1 (ko) 클럭 펄스의 주파수 변환방법 및 회로
SU1467690A1 (ru) Устройство дл управлени многофазным тиристорным преобразователем
GB1582400A (en) Control systems for pulse with control type inverter
SU1225034A1 (ru) Цифровое устройство фазовой синхронизации
SU744569A1 (ru) Умножитель частоты
RU2074512C1 (ru) Формирователь импульсной последовательности
SU1127070A1 (ru) Устройство дл управлени преобразователем частоты с непосредственной св зью
KR0135204B1 (ko) 교환기의 동기장치
RU1818666C (ru) Генератор опорного кода вентильного преобразовател
SU1522176A1 (ru) Дискретный пропорционально-интегральный регул тор скорости вращени
SU1072237A1 (ru) Устройство дл управлени циклоконвертором