SU1660135A1 - Триггер - Google Patents

Триггер Download PDF

Info

Publication number
SU1660135A1
SU1660135A1 SU884616604A SU4616604A SU1660135A1 SU 1660135 A1 SU1660135 A1 SU 1660135A1 SU 884616604 A SU884616604 A SU 884616604A SU 4616604 A SU4616604 A SU 4616604A SU 1660135 A1 SU1660135 A1 SU 1660135A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
emitter
bus
inverter
output
Prior art date
Application number
SU884616604A
Other languages
English (en)
Inventor
Mikhail I Bogdanovich
Aleksandr S Tyulmenkov
Original Assignee
Kustovoj Vychislitelnyj Ts Bru
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kustovoj Vychislitelnyj Ts Bru filed Critical Kustovoj Vychislitelnyj Ts Bru
Priority to SU884616604A priority Critical patent/SU1660135A1/ru
Application granted granted Critical
Publication of SU1660135A1 publication Critical patent/SU1660135A1/ru

Links

Landscapes

  • Logic Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике, а именно к устройствам с несколькими устойчивыми состояниями. Цель изобретения - упрощение триггера. Триггер содержит три многоэмиттерных транзистора, три резистора, два транзистора и два усилителя-инвертора. Введение новых связей позволяет упростить триггер при сохранении его функциональных возможностей. 1 ил.
Изобретение относится к импульсной технике, а именно к устройствам с несколькими устойчивыми состояниями.
Цель изобретения - упрощение триггера.
На чертеже представлена принципиальная электрическая схема триггера.
Триггер содержит первый, второй и третий многоэмиттерные транзисторы 1-3, у которых базы через первый, второй и третий резисторы 4-6 соединены с шиной 7 питания, коллекторы транзисторов 1 и 3 соединены соответственно с входами усилителей-инверторов 8, 9 и с коллекторами четвертого и пятого транзисторов 10, 1! эмиттеры которых соединены с общей шиной 12, коллектор транзистора 2 соединен с базой транзисторов 10, 1! первый эмиттер транзистора 1 соединен с первым эмиттером транзистора 3 и с первой входной шиной 13, первый эмиттер транзистора 2 соединен с вторым эмиттером транзистора 3 и с второй входной шиной 14, второй эмиттер транзистора 1 соединен с четвертым эмиттером транзистора 2 и с третьей входной шиной 15, выход усилителя-инвертора 8
соединен с выходной шиной 16, с вторым эмиттером транзистора 2 и с третьим эмиттером транзистора 3, выход усилителя-инвертора 9 соединен с выходной шиной 17, с третьим эмиттером транзистора 2 и с третьим эмиттером транзистора !
Триггер работает следующим образом.
В исходном состоянии при высоких уровнях напряжения на входных шинах 1315, транзисторы 10, 11 находятся в насыщенном состоянии за счет тока прямого смещения транзистора 2, на входах усилителей-инверторов 8,9- логические нули, на выходных шинах 16.17-логические единицы.
При поступлении на входную шину 15 низкого уровня напряжения (положительный импульс) транзисторы 1 и 2 переключаются из инверсного состояния в насыщенное, прекращается поступление тока на базы транзисторов 10, 11, которые закрываются. На входе усилителя-инвертора 8 низкий уровень напряжения, так как транзистор 1 находится в насыщенном состоянии. На выходе усилителя-инвертора 8 установится, высокий уровень напряжения. На вход усилителя-инвертора 9 подается ток
ιν ςε10991 (Тс
1660135
через смещенный в прямом направлении коллекторный переход транзистора 3, который ранее шунтировался открытым транзистором 11. Поэтому на выходе усилителя-инвертора 9 установится низкий уровень напряжения, который будет удерживать транзисторы 1 и 2 в насыщенном состоянии после окончания входного импульса на входной шине 15. Таким образом триггер переключается из первого устойчивого состояния во второе устойчивое состояние, при котором на выходной шине 16 высокий уровень напряжения (логическая единица), на выходной шине 17 низкий уровень напряжения (логический нуль).
Если триггер находится в первом устойчивом состоянии и на входную шину 14 поступает низкий уровень напряжения, то аналогичным образом триггер переключится и будет сохранять третье устойчивое состояние в силу симметрии схемы.
3 третьем устойчивом состоянии на выходной шине 16 - уровень логического нуля, на выходной шине 17 -- уровень логической единицы.
Если триггер находится во втором устойчивом состоянии и на входную шину 14 поступает низкий уровень напряжения, транзистор 3 насыщается. Транзистор 2 остается в насыщении, транзисторы 10 и 11 закрыты. За счет насыщения транзистора 3 прекращается входной ток усилителя-инвертора 9. На выходе усилителя-инвертора устанавливается высокий уровень напряжения. Поэтому транзистор 1 переключается в инверсный режим и на вход усилителя-инвертора 8 подается высокий уровень напряжения, через смещенный в прямом направлении коллекторный переход транзистора 1, На выходе усилителя-инвертора 8 установится низкий уровень напряжения, который будет удерживать транзисторы 2 и 3 в насыщенном состоянии после окончания входного импульса на входной шине 14. Таким образом триггер переключится.в третье устойчивое состояние.
Если триггер находится о третьем устойчивом состоянии и на входную шину 15 поступает низкий уровень напряжения, транзистор 1 насыщается. Прекращается входной ток усилителя-инвертора 8, на выходе которого появляется высокий уровень напряжения. Поэтому транзистор 3 переключится в инверсный режим и через смещенный з прямом направлении его коллекторный переход высокий уровень напряжения на вход усилителя-инвертора 9. На выходе усилителя-инвертора 9 устанавливается низкий уровень напряжения, который будет удерживать транзисторы 1 и 2 в
насыщенном состоянии после окончания
входного импульса на входной шине 14.
Триггер переключается во второе устойчивое состояние.
Если триггер находится во втором устойчивом состоянии и на входную шину 13 поступает низкий уровень напряжения, транзистор 3 насыщается и транзистор 1 остается в насыщенном состоянии. Прекращается входной ток усилителя-инвертора 9, на выходе которого появляется высокий уровень напряжения. Транзистор 2 переключается в инверсный режим и через его коллекторный переход, смещенный в прямом направлении, высокий уровень напряжения подается на базы транзисторов 10 и 11, которые открываются и подключают к нулевому потенциалу входы усилителей-инверторов 8 и 9. На выходных шинах 16, 17 появляются высокие уровни, которые будут поддерживать транзистор 2 в инверсном режиме. Таким образом триггер переключается в первое устойчивое состояние.
Если триггер находится в третьем устойчивом состоянии и на входную шину 13 поступает низкий уровень напряжения, то аналогичным образом триггер переключится и будет сохранять первое устойчивое состояние в силу симметрии схемы.
Таким образом, низким уровнем напряжения, подаваемым ра одну из трех входных шин 13, 14 или 15 триггер может быть переключен в одно из трех устойчивых состояний независимо от предыдущих.

Claims (1)

  1. Формула изобретения
    Триггер, содержащий первый, второй и третий многоэмитт;ерные транзисторы,, базы которых соответственно через первый, второй и третий резисторы соединены с шиной питания, коллекторы первого и третьего транзисторов соединены соответственно с входами первого и второго усилителей-инверторов и с коллекторами четвертого и пятого транзисторов, эмиттеры которых соединены с общей шиной, коллектор второго транзистора соединен с базой четвертого транзистора, первый эмиттер первого транзистора соединен с первым эмиттером третьего транзистора и с первой входной шиной, первый эмиттер второго транзистора соединен с зторым эмиттером третьего транзистора и с второй входной шиной, второй эмиттер первого транзистора соединен с третьей входной шиной, выход первого усилителя-инвертора соединен с первой выходной шиной, с вторым эмиттером второго транзистора и с третьим эмиттером третьего транзистора, выход второго усилителя1660135
    инвертора соединен с второй выходной шиной, с третьим эмиттером второго транзистора и с третьим эмиттером первого транзистора, отличающийся тем, что, с целью упрощения, четвертый эмиттер второго транзистора соединен с вторым эмиттером первого транзистора, база пятого транзистора соединена с коллектором второго транзистора.
SU884616604A 1988-12-06 1988-12-06 Триггер SU1660135A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884616604A SU1660135A1 (ru) 1988-12-06 1988-12-06 Триггер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884616604A SU1660135A1 (ru) 1988-12-06 1988-12-06 Триггер

Publications (1)

Publication Number Publication Date
SU1660135A1 true SU1660135A1 (ru) 1991-06-30

Family

ID=21413540

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884616604A SU1660135A1 (ru) 1988-12-06 1988-12-06 Триггер

Country Status (1)

Country Link
SU (1) SU1660135A1 (ru)

Similar Documents

Publication Publication Date Title
US4560888A (en) High-speed ECL synchronous logic circuit with an input logic circuit
US4754430A (en) Memory cell with dual collector, active load transistors
JPH0249024B2 (ru)
SU1660135A1 (ru) Триггер
SU1626341A1 (ru) RS-триггер
US2892100A (en) Power transistor switching circuits
US4614885A (en) Phase splitter with latch
DE3574543D1 (de) Bipolare verstaerkerschaltung.
SU617844A1 (ru) Тлэс-ттл преобразователь
JPH0758617A (ja) ディジタルスイッチング段
SU1378049A1 (ru) Мажоритарный элемент
SU1150734A1 (ru) Триггер
SU1517120A1 (ru) Триггер
SU1695293A1 (ru) Блок переноса сумматора
SU1014129A1 (ru) Триггер
SU1262719A1 (ru) Согласующее устройство
SU1637003A1 (ru) Формирователь импульсов
SU1325668A1 (ru) Триггер
SU900412A1 (ru) Токовый элемент с триггером-защелкой
JPS5487160A (en) Logic circuit
SU801226A1 (ru) Двухтактный усилитель мощности
SU1368954A1 (ru) Троичный мостовой триггер
SU1691931A1 (ru) Триггер
SU1543538A1 (ru) Усилитель мощности
SU1541767A1 (ru) Транзисторный ключ