SU1649614A1 - Self-monitoring memory unit - Google Patents

Self-monitoring memory unit Download PDF

Info

Publication number
SU1649614A1
SU1649614A1 SU884465454A SU4465454A SU1649614A1 SU 1649614 A1 SU1649614 A1 SU 1649614A1 SU 884465454 A SU884465454 A SU 884465454A SU 4465454 A SU4465454 A SU 4465454A SU 1649614 A1 SU1649614 A1 SU 1649614A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
register
control
information
Prior art date
Application number
SU884465454A
Other languages
Russian (ru)
Inventor
Владислав Иванович Косов
Александр Дмитриевич Жучков
Олег Григорьевич Кирпаль
Борис Борисович Кугутов
Олег Владимирович Росницкий
Анатолий Иванович Савельев
Вильсон Нельсонович Степанян
Original Assignee
Предприятие П/Я Г-4677
Московский Текстильный Институт Им.А.Н.Косыгина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677, Московский Текстильный Институт Им.А.Н.Косыгина filed Critical Предприятие П/Я Г-4677
Priority to SU884465454A priority Critical patent/SU1649614A1/en
Application granted granted Critical
Publication of SU1649614A1 publication Critical patent/SU1649614A1/en

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Detection And Correction Of Errors (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в запоминающих устройствах электронных вычислительных машин.Целью изобретени   вл етс  повышение надежности устройства . Устройство содержит блок пам ти 1cm накопител ми 2, регистр адреса 3, входной 4 и выходной 5 регистры числа, три регистра 6, 7, 8, два блока контрол  9, 10, блок кодировани  11, блок декодировани  12, блок коррекции 13 и мультиплексор 14. Надежность работы устройства повышаетс  за счет обеспечени  контрол  адреса и входного числа по модулю 3, исправлени  одиночной ошибки и фиксации многократных ошибок дл  каждого из накопителей блока пам ти, а также за счет возможности проверки блоков устройства. 1 ил.The invention relates to computing and can be used in memory devices of electronic computers. The purpose of the invention is to increase the reliability of the device. The device contains a 1cm memory block with accumulators 2, address register 3, input 4 and output 5 number registers, three registers 6, 7, 8, two control units 9, 10, a coding block 11, a decoding block 12, a correction block 13 and a multiplexer 14. The reliability of the device is increased by providing control of the address and modulo 3 input number, correcting a single error and fixing multiple errors for each of the memories of the memory block, as well as by the possibility of checking the device blocks. 1 il.

Description

(L

СWITH

Изобретение относитс  к вычислительной технике и может быть использовано в запоминающих устройствах электронных вычислительных машин.The invention relates to computing and can be used in memory devices of electronic computers.

Целью изобретени   вл етс  повышение надежности устройства.The aim of the invention is to increase the reliability of the device.

На чертеже показана функциональна  схема устройства.The drawing shows the functional diagram of the device.

Запоминающее устройство с самоконтролем содержит блок пам ти 1cm накопител ми 2, регистр адреса 3, входной регистр числа 4, выходной регистр числа 5, регистр состо ни , включающий первый регистр 6, второй регистр 7, третий регистр 8, первый блок контрол  9, второй блок контрол  10, блок кодировани  11, блок декодировани  12, блок коррекции 13 и мультиплексор 14. Блок пам ти 1 содержит m накопителей 2. .Число разр дов каждого накопител  определ етс  требуемым количеством разр дов примен емого кода Хэмминга.The self-monitoring memory device contains a memory block 1cm by storage devices 2, address register 3, input register of number 4, output register of number 5, status register including the first register 6, second register 7, third register 8, first control unit 9, second the control unit 10, the coding unit 11, the decoding unit 12, the correction unit 13 and the multiplexer 14. The memory unit 1 contains m drives 2. The number of bits of each drive is determined by the required number of bits of the Hamming code used.

Устройство работает в трех режимах: записи, считывани  информации и контрол  работоспособности блоков устройства. Перед началом каждого режима все блоки и узлы запоминающего устройства с самоконтролем устанавливаютс  в исходное состо ние сигналом Установка.The device operates in three modes: write, read information and monitor the health of the device blocks. Before the start of each mode, all the blocks and nodes of the self-monitoring memory device are reset to the initial state by the Installation signal.

В режиме записи информации на регистр адреса 3 поступает код адреса, который передаетс  на второй блок контрол  10, где производитс  контроль по модулю 3, если нет сигнала Блокировка контрол . Контроль производитс  сравнением приход щих вместе с кодом адреса контрольных разр дов с кодом, вырабатываемым вторым блоком контрол  10. В случае не совпадени  этих кодов в первый регистр 6 выдаетс  сигнал ошибки адреса. Код числа с входногоIn the information recording mode, the address code 3 is sent to the address register, which is transmitted to the second control unit 10, where it is monitored modulo 3 if there is no control lock signal. The control is made by comparing the check bits that come along with the address code with the code generated by the second control unit 10. In case these codes do not match, an address error signal is output to the first register 6. Code number with input

о N о оabout n o

ЈJ

регистра числа 4 контролируетс  первым блоком контрол  9. Информаци  о наличии неисправности передаетс  в другой разр д первого регистра 6, Одновременно код числа подаетс  на блок кодировани  11, где формируютс  контрольные разр ды кода Хэмминга, и в накопитель осуществл етс  запись поступившего кода числа вместе с сформированными разр дами кода Хэмминга и контрольными разр дами по модулю 3. Контрольные разр ды кода Хэмминга при этом фиксируютс  в третьем регистре 8, откуда они переписываютс  во второй регистр 7 в ту часть, котора  отведена дл  разр дов данного накопител  2 блока пам ти 1. Информаци  из первого регистра 6 также передаетс  во второй регистр 7. По сигналу Чтение слова состо ни  информаци  о состо нии запоминающего устройства из второго регистра передаетс  через мультиплексор 14 на информационные выходы устройстёа дл  контрол  процессором или вычислительным устройством.register number 4 is monitored by the first control unit 9. Information on the presence of a fault is transmitted to another bit of the first register 6, simultaneously the code number is fed to the coding block 11, where the check bits of the Hamming code are formed, and the received code of the number is recorded together with the formed bits of the Hamming code and the control bits of modulo 3. The test bits of the Hamming code are fixed in the third register 8, from where they are copied to the second register 7 to the part that is For the bits of this accumulator 2 of memory 1, information is also transmitted from the first register 6 to the second register 7. By reading the status word, the memory information from the second register is transmitted through multiplexer 14 to the information outputs of the device for control by the processor or a computing device.

В режиме считывани  код адреса контролируетс  по модулю как и в режиме записи . Считываемое число из блока пам ти 1 поступает в выходной регистр 5 и осуществл етс  декодирование разр дов кода Хэмминга с помощью блока декодировани  12. В случае возникновени  одиночной ошибки в блоке коррекции 13 производитс  ее корректировка . В блоке декодировани , кроме того, формируютс  сигналы Корректируема  ошибка или Некорректируема  ошибка дл  каждого из накопителей 2 блока пам ти 1. которые передаютс  в соответствующие разр ды первого регистра 6.In read mode, the address code is monitored modulo the write mode. The read number from memory 1 goes to output register 5, and the bits of the Hamming code are decoded using decoding unit 12. If a single error occurs in the correction block 13, it is corrected. In the decoding unit, in addition, signals are generated Correctable error or Uncorrected error for each of the drives 2 memory blocks 1. which are transmitted to the corresponding bits of the first register 6.

После этого, откорректированное число через мультиплексор 14 по сигналу Чтение корректируемого числа передаетс  на информационные выходы устройства. Код числа непосредственно с выходного регистра 5 по сигналу Чтение некорректируемого числа поступает через мультиплексор 14 на информационные выходы устройства.After that, the corrected number is transmitted via the multiplexer 14 by the signal. The reading of the corrected number is transmitted to the information outputs of the device. The code of the number directly from the output register 5 by the signal. The reading of the uncorrectable number goes through multiplexer 14 to the information outputs of the device.

В режиме контрол  блоков и узлов запоминающего устройства контролируетс  работа блоков контрол  9 и 10, блока кодировани  11, блока декодировани  12 и блока коррекции 13. Контроль работы блоков контрол  производитс  по правильности сформированных сигналов неисправности, записываемых в первый регистр б. Контроль работы блока кодировани  осуществл етс  передачей в слове состо ни  с третьего регистра 8 через второй регистр 7 контрольных разр дов кода Хэмминга. Контроль блока декодировани  12 и блока коррекции 13 осуществл етс  передачей корректируемого и некорректируемого чиселIn the control mode, the blocks and nodes of the memory device control the operation of the control units 9 and 10, the coding unit 11, the decoding unit 12 and the correction unit 13. The control of the control units is performed according to the correctness of the generated fault signals recorded in the first register B. The control of the operation of the coding block is carried out by transmitting in the status word from the third register 8 through the second register 7 check bits of the Hamming code. The control of the decoding block 12 and the correction block 13 is carried out by transmitting the corrected and uncorrectable numbers

через мультиплексор 14 непосредственно с выходного регистра 5 и блока коррекции 13. При контроле работоспособности накопителей 2 блока пам ти возможна фиксаци through the multiplexer 14 directly from the output register 5 and the correction block 13. When monitoring the performance of the drives 2 of the memory block, latching is possible

ошибок в каждом из m накопителей 2, так как контрольные разр ды дл  каждого накопител  2 записываютс  отдельно во второй регистр 7 и информаци  о корректируемых и некорректируемых ошибках выдаетс  вerrors in each of m drives 2, since the check bits for each drive 2 are written separately to the second register 7, and information about correctable and uncorrectable errors is given in

первый регистр 6 неисправности также отдельно дл  каждого накопител  2.The first fault register 6 is also separately for each accumulator 2.

Claims (1)

Формула изобретени  Запоминающее устройство с самоконтролем , содержащее блок пам ти, регистр адреса, входной и выходной регистры числа, блок кодировани , блок декодировани  и блок коррекции, входы первой группы которого соединены с выходами блока декодировани , входы которого соединены с выходами информационных и контрольных разр дов выходного регистра числа, входы второй группы блока коррекции соединены с выходами информационных разр дов выходного регистра числа, входы информационных и контрольных разр дов которого соединены с соответствующими выходами блока пам ти, входы информационных и контрольных разр дов которого соединены соответственно с выходами входного регистра числа и с выходами блока кодировани , входы которого соединены с выходами входного регистра числа, входы которого  вл ютс  информационными входами устройства, адресные входы блока пам ти соединены с информационными выходами регистра адреса, входы которого  вл ютс  адресными входами устройства, о т- личающеес  тем, что, с цельюThe invention includes a self-monitoring storage device containing a memory block, an address register, input and output number registers, a coding block, a decoding block and a correction block, the inputs of the first group of which are connected to the outputs of the decoding block, whose inputs are connected to the outputs of data and control bits the output register of the number, the inputs of the second group of the correction block are connected to the outputs of the information bits of the output register of the number, the inputs of the information and control bits of which are connected to The corresponding outputs of the memory block, the information and check bits inputs of which are connected respectively to the outputs of the input number register and the outputs of the coding block whose inputs are connected to the outputs of the input number register whose inputs are information inputs of the device, the address inputs of the memory block are connected to the information outputs of the address register, whose inputs are the address inputs of the device, due to the fact that повышени  надежности устройства, в него введены первый и второй блоки контрол , регистр состо ни , мультиплексор, выходы которого  вл ютс  информационными выходам и устройства, выходы информационных и контрольных разр дов входного регистра числа соединены с соответствующими входами первого блока контрол , выход которого соединен с входом разр да контрол  регистра состо ни , входыincreasing the reliability of the device, the first and second control units are entered into it, the status register, the multiplexer, the outputs of which are information outputs and devices, the information and control bits of the input number register are connected to the corresponding inputs of the first control unit whose output is connected to the input state register control, inputs контрольных разр дов кода которого соединены с выходами блока кодировани , выходы информационных и контрольных разр дов регистра адреса соединены с соответствующими входами второго блокаthe control bits of the code of which are connected to the outputs of the coding block, the outputs of the information and control bits of the address register are connected to the corresponding inputs of the second block контрол , выход которого соединен с входом разр да контрол  адреса регистра состо ни , выходы которого соединены с информационными входами первой группы мультиплексора, информационные входы второй группы которого соединены сcontrol, the output of which is connected to the input of the control of the address of the register of the state, the outputs of which are connected to the information inputs of the first group of the multiplexer, the information inputs of the second group of which are connected to выходами информационных разр дов выходного регистра числа, информационные входы третьей группы мультиплексора соединены с выходами блока коррекции, конт- рольные выходы блока декодировани  соединены с соответствующими входами разр дов контрол  числа по коду, входами регистра состо ни , входы разр дов контрол  по модулю три которого соединены с соответствующими выходами блока пам ти,outputs of information bits of the output register of the number, information inputs of the third group of the multiplexer are connected to the outputs of the correction unit, the control outputs of the decoding unit are connected to the corresponding inputs of the control bits of the number by code, the inputs of the state register, the inputs of the control bits modulo three with the corresponding outputs of the memory block, управл ющие входы первого и второго блоков контрол  объединены и  вл ютс  входом блокировки контрол  устройства, вход разрешени  мультиплексора  вл етс  входом блокировки чтени  устройства, первый, второй и третий управл ющие входы мультиплексора  вл ютс  входами чтени  устройства соответственно корректируемого числа, некорректируемого числа и слова состо ни .The control inputs of the first and second control units are combined and are the control lock input of the device; neither
SU884465454A 1988-07-26 1988-07-26 Self-monitoring memory unit SU1649614A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884465454A SU1649614A1 (en) 1988-07-26 1988-07-26 Self-monitoring memory unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884465454A SU1649614A1 (en) 1988-07-26 1988-07-26 Self-monitoring memory unit

Publications (1)

Publication Number Publication Date
SU1649614A1 true SU1649614A1 (en) 1991-05-15

Family

ID=21391885

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884465454A SU1649614A1 (en) 1988-07-26 1988-07-26 Self-monitoring memory unit

Country Status (1)

Country Link
SU (1) SU1649614A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1446656, кл. G 11 С 29/00, 1987. Авторское свидетельство СССР № 1471225 ,кл.G 11 С 29/00,1987, *

Similar Documents

Publication Publication Date Title
US6018817A (en) Error correcting code retrofit method and apparatus for multiple memory configurations
US4827478A (en) Data integrity checking with fault tolerance
US4926426A (en) Error correction check during write cycles
SU1649614A1 (en) Self-monitoring memory unit
SU1367046A1 (en) Memory device with monitoring of error detection circuits
SU1167659A1 (en) Storage with self-check
SU1104588A1 (en) Storage with self-check
SU1483494A2 (en) Memory with error detection
SU1392595A1 (en) Storage with error correction
SU964736A1 (en) Error-correcting storage
SU1075312A1 (en) Storage with error correction
SU855730A1 (en) Self-checking storage device
SU1081669A1 (en) Storage with self-check
SU890441A1 (en) Error-correcting storage device
SU767845A1 (en) Self-test memory
SU452860A1 (en) Autonomous control storage device
SU736177A1 (en) Self-checking storage
SU1249592A1 (en) Storage with self-checking
SU1251188A1 (en) Storage with self-checking
SU1065888A1 (en) Buffer storage
SU746744A1 (en) Self-checking storage
SU951406A1 (en) Memory device with self-check capability
SU1539843A1 (en) Single-digit direct-access storage with error correction
SU1003089A1 (en) Device for testing memory monitoring units
SU1073799A1 (en) Storage with single error correction