SU1631510A2 - Recirculating time-to-number converter for conversion of short single pulses - Google Patents
Recirculating time-to-number converter for conversion of short single pulses Download PDFInfo
- Publication number
- SU1631510A2 SU1631510A2 SU884447066A SU4447066A SU1631510A2 SU 1631510 A2 SU1631510 A2 SU 1631510A2 SU 884447066 A SU884447066 A SU 884447066A SU 4447066 A SU4447066 A SU 4447066A SU 1631510 A2 SU1631510 A2 SU 1631510A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- delay
- converter
- counter
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к измерительной технике и может быть использовано в системах преобразовани временных интервалов . Цель изобретени - расширение Области применени -достигаетс введением в рециркул ционный преобразователь врем - код коротких одиночных импульсов элемента И 11, элемента 12 задержки, D- триггера 13, элемента И 14 и элемента ИЛИ 16. Устройство содержит также элемент ИЛИ 1, элемент 2 задержки, элемент И 3, элементы 4 и 5 задержки, элемент И 6, счетчик 7, блок 8 сравнени кодов, счетчик 9, элемент 10 задержки и элемент И 15. 1 ил.The invention relates to a measurement technique and can be used in time domain conversion systems. The purpose of the invention is to expand the Application Area — achieved by introducing a time into the recirculation converter — a code of short single pulses of an AND 11 element, a delay element 12, a D-trigger 13, an AND element 14, and an OR 16 element. The device also contains an OR 1 element, a delay element 2 , Element 3, delay elements 4 and 5, Element 6, counter 7, code comparison block 8, counter 9, delay element 10 and Element 15. 15 Il.
Description
Изобретение относится к измерительной технике и может быть использовано в системах преобразования временных интервалов.The invention relates to measuring equipment and can be used in systems for converting time intervals.
Цель изобретения - расширение области применения.The purpose of the invention is the expansion of the scope.
На чертеже представлена функциональная схема рециркуляционного преобразователя время - код коротких одиночных импульсов.The drawing shows a functional diagram of a recirculating time converter - code of short single pulses.
Преобразователь содержит элемент ИЛИ 1, элемент 2 задержки, элемент И 3, элементы 4 и 5 задержки, элемент И 6, счетчик 7, блок 8 сравнения кодов, счетчик 9, элемент 10 задержки, элемент И 11, элемент 12 задержки, D-триггер 13, элементы И 14 и 15. элемент ИЛИ 16, входная 17 и выходная 18 шины и шина Уст.О. Входная шина 17 преобразователя соединена с Dвходом D-триггера 13, с вторым входом элемента И 11 и первым входом элемента ИЛИ 1, второй вход которого через элемент 4 задержки подключен к выходу элемента И 3, первый вход которого соединен с выходом элемента ИЛИ 1, первым входом элемента И 15 и входом элемента 2 задержки, выход которого подключен к второму входу элемента И 3 и через элемент 12 задержки к второму входу элемента И 14 и к первому входу элемента И 11, выход которого соединен с С-входом D-триггера 13, инверсный выход которого подключен к первому входу элемента И 14, выход которого соединен с первым входом элемента ИЛИ 16, выход которого подключен к выходной шине 18 преобразователя, а второй вход соединен с выходом элемента И 15, второй вход которого подключен к выходу блока 8 сравнения кодов, первая группа информационных входов которого соединена с информационными выходами счетчика 9, счетный вход которого через элемент 10 задержки подключен к выходу элемента И 3 и первому входу элемента И 6 напрямую и через элемент 5 задержки - к второму входу элемен та И 6, выход которого соединен со счетным входом счетчика 7, информационные выходы которого подключены к второй группе информационных входов блока 8 сравнения кодов, вход Уст.О соединен с R-входом Dтриггера 13 й входом обнуления счетчика 9 и входом предустановки счетчика 7.The converter contains an OR element 1, a delay element 2, an AND 3 element, a delay element 4 and 5, an AND 6 element, a counter 7, a code comparison unit 8, a counter 9, a delay element 10, an And 11 element, a delay element 12, a D-trigger 13, elements AND 14 and 15. element OR 16, input 17 and output 18 of the bus and bus Set.O. The input bus 17 of the Converter is connected to the D input of the D-flip-flop 13, with the second input of the AND element 11 and the first input of the OR element 1, the second input of which through the delay element 4 is connected to the output of the And 3 element, the first input of which is connected to the output of the OR element 1, the first the input of the element And 15 and the input of the element 2 delay, the output of which is connected to the second input of the element And 3 and through the element 12 of the delay to the second input of the element And 14 and to the first input of the element And 11, the output of which is connected to the C-input of the D-trigger 13, whose inverse output is connected to the first input an ode to the And 14 element, the output of which is connected to the first input of the OR element 16, whose output is connected to the output bus 18 of the converter, and the second input is connected to the output of the And 15 element, the second input of which is connected to the output of the code comparison unit 8, the first group of information inputs of which connected to the information outputs of the counter 9, the counting input of which through the delay element 10 is connected to the output of the And 3 element and the first input of the And 6 element and directly through the delay element 5 to the second input of the And 6 element, the output of which is connected to the count the input of the counter 7, the information outputs of which are connected to the second group of information inputs of the code comparison unit 8, the input Set U is connected to the R-input D of the trigger 13 by the input of zeroing the counter 9 and the preset input of the counter 7.
Преобразователь работает следующим образом.The converter operates as follows.
Перед началом преобразования сигналом Уст.О в счетчик 7 записывается код единицы, счетчик 9 обнуляется, а D-триггер 13 устанавливается в нулевое состояние.Before the conversion starts, the signal Set.On the counter 7 is written the unit code, the counter 9 is reset, and the D-trigger 13 is set to zero.
При поступлении на входную шину 17 преобразователя исследуемых импульсов длительностью tx > τпоследние через элемент ИЛИ 1 поступают на первый вход элемента И 3, на выходе которого за счет задержки в элементе 2 задержки формируется импульс длительностьюUpon receipt of the studied pulses with a duration of tx> τ on the input bus 17 of the converter, the last ones through the OR 1 element go to the first input of the And 3 element, the output of which is generated by a delay in the delay element 2 with a duration of
Atxi = tx - τ, где τ - время задержки в элементах 2 и 5 задержки, определяющее величину дискрета преобразования.Atxi = t x - τ, where τ is the delay time in delay elements 2 and 5, which determines the value of the conversion discrete.
При длительности входного импульса tx > τ импульс с выхода элемента ИЛИ 1, задержанный в элементе 2 задержки, через отпертый элемент И 11 переключает D-триг-. гер 13 в единичное состояние и запирает элемент И 14 для прохождения импульсов с выхода элемента ИЛИ 1 на шину 18 преобразователя. Импульс длительностью Δίχΐ с выхода элемента И 3 через элемент 4 задержки поступает на второй вход элемента ИЛИ 1.When the input pulse duration is tx> τ, the pulse from the output of the OR element 1, delayed in the delay element 2, switches the D-trigger through the unlocked element And 11. Ger 13 in a single state and locks the AND element 14 for the passage of pulses from the output of the OR element 1 to the converter bus 18. A pulse of duration Δίχΐ from the output of the AND 3 element through the delay element 4 is fed to the second input of the OR element 1.
Время задержки элемента 4 задержки определяется максимальной длительностью преобразуемых импульсов. Кроме того, импульсе выхода элемента И 3 поступает на первый вход элемента Иби через элемент 5 задержки - на второй вход элемента И 6, на выходе которого формируется импульс длительностьюThe delay time of the delay element 4 is determined by the maximum duration of the converted pulses. In addition, the output pulse of the And 3 element is supplied to the first input of the Ibi element through the delay element 5 - to the second input of the And 6 element, at the output of which an pulse of duration
Atxi* = Δΐχΐ - τ .Atxi * = Δΐχΐ - τ.
Этот импульс фиксируется счетчиком 7. Одновременно импульс длительностью Δ ΐχΐ после задержки в элементе 10 задержки на время taaft ~ X + tcc6, где кеб - время задержки в элементе И 6, фиксируется счетчиком 9. После задержки в элементе 4 задержки импульс длительностью Δ ΐχΐ через элемент ИЛИ 1 поступает на первый вход элемента И 3, на выходе которого формируется второй импульс длительностьюThis pulse is recorded by counter 7. At the same time, a pulse of duration Δ ΐχостью after a delay in the delay element 10 for the time taaft ~ X + tcc6, where keb is the delay time in element And 6, is recorded by the counter 9. After a delay in the delay element 4, a pulse of duration Δ ΐχΐ through the OR element 1 enters the first input of the And 3 element, the output of which forms a second pulse of duration
Δΐχ2 = Δίχΐ -r=tx-2r, который также фиксируется счетчиком 9. Счетчик 7 фиксирует импульс с выхода элемента И 6 в случае, если длительность выходного импульсаΔΐχ2 = Δίχΐ -r = tx-2r, which is also fixed by counter 9. Counter 7 captures the pulse from the output of element And 6 if the duration of the output pulse
Δΐχ2* = Atx2-r превышает величину разрешающей способности счетчика 7.Δΐχ2 * = Atx2-r exceeds the resolution of the counter 7.
Указанный процесс продолжается до тех пор, пока код, зафиксированный в счетчике 7, не станет равным коду, зафиксированному в счетчике 9,The specified process continues until the code recorded in the counter 7 becomes equal to the code recorded in the counter 9,
В момент равенства кодов на выходе блока 8 сравнения кодов формируется единичный уровень, который отпирает элемент И 15, и импульс остаточной длительностью 0 < Δ txn < τ с выхода элемента ИЛИ 1 через элементы И 15 и ИЛИ 16 поступает на шину: 18 преобразователя. Цифровой ре5 зультат преобразования может быть считан с информационных выходов любого из счетчиков 7 или 9.At the moment of equality of the codes, a unit level is formed at the output of the code comparison unit 8, which unlocks the And 15 element, and a pulse with a residual duration of 0 <Δ txn <τ from the output of the OR 1 element through the And 15 and OR 16 elements goes to the converter bus 18. The digital conversion result can be read from the information outputs of any of the counters 7 or 9.
В случае преобразования импульсов с текущим значением длительности tx < г на выходе элемента И 3 выходной импульс не может быть сформирован. D-триггер 13 остается в нулевом состоянии и единичным уровнем с инверсного выхода поддерживает отпертым элемент И 14. При этом импульс длительностью tx < г с выхода элемента ИЛИ 1, задержанный в элементах 2 и 12 задержки, через отпертый элемент И 14 и элемент ИЛИ 16 поступает на шину 18 п реобразователя.In the case of conversion of pulses with a current value of duration t x <g at the output of AND element 3, an output pulse cannot be generated. The D-flip-flop 13 remains in the zero state and, with a single level from the inverse output, supports the AND element 14 unlocked. Moreover, a pulse of duration t x <r from the output of the OR element 1, delayed in the delay elements 2 and 12, through the unlocked AND element 14 and the OR element 16 enters the bus 18 p of the Converter.
Таким образом, на шине 18 преобразователя формируется выходной импульс, длительность которого меньше величины т дискрета преобразования преобразователя и определяется либо длительностью входного импульса, если последняя меньше величины г, либо некратность длительности входного сигнала и величины дискрета преобразования.Thus, an output pulse is generated on the converter bus 18, the duration of which is less than the value m of the converter conversion discrete and is determined either by the duration of the input pulse, if the latter is less than r, or the non-multiplicity of the duration of the input signal and the conversion discrete.
Изобретение позволяет расширить область применения преобразователя за счет вывода на выход преобразователя импульсов, длительность которых меньше величины дискрета преобразования.The invention allows to expand the scope of the converter due to the output to the output of the pulse converter, the duration of which is less than the value of the conversion discrete.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884447066A SU1631510A2 (en) | 1988-06-23 | 1988-06-23 | Recirculating time-to-number converter for conversion of short single pulses |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884447066A SU1631510A2 (en) | 1988-06-23 | 1988-06-23 | Recirculating time-to-number converter for conversion of short single pulses |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1018101 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1631510A2 true SU1631510A2 (en) | 1991-02-28 |
Family
ID=21384081
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884447066A SU1631510A2 (en) | 1988-06-23 | 1988-06-23 | Recirculating time-to-number converter for conversion of short single pulses |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1631510A2 (en) |
-
1988
- 1988-06-23 SU SU884447066A patent/SU1631510A2/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1018101,кл. G 04 F10/04, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1631510A2 (en) | Recirculating time-to-number converter for conversion of short single pulses | |
US3643169A (en) | Waveform sensing and tracking system | |
SU1539684A1 (en) | Meter of transient characteristic of four-terminal network | |
SU1659894A1 (en) | Device for comparing frequencies by a standard | |
SU1636828A1 (en) | Recirculating measuring time to number converter | |
SU1283976A1 (en) | Number-to-pulse repetition period converter | |
US4517473A (en) | Solid-state automatic injection control device | |
SU1476403A2 (en) | Phase-difference-to-voltage converter | |
SU1368961A1 (en) | Pulse number to time interval converter | |
SU1183910A1 (en) | Digital peak detector | |
SU1196908A1 (en) | Device for determining average value | |
SU1115225A1 (en) | Code-to-time interval converter | |
SU1765892A1 (en) | Recirculation code-to-number converter of single pulses | |
SU1386952A1 (en) | Device for measuring time intervals | |
SU1674364A1 (en) | Analog-to-digital converter | |
SU1571753A1 (en) | Pulse repetition period-voltage converter | |
SU1566317A1 (en) | Apparatus for phase correction of sequence of time signals | |
SU1179370A1 (en) | Device for estimating amplitude of narrow-band random process | |
SU1649465A1 (en) | Frequency deviation meter | |
SU1287025A1 (en) | Automatic meter of pulse power of microwave frequency radio signals | |
SU1453414A1 (en) | Digital correlator for detecting an echo signal | |
SU1026115A1 (en) | Time interval meter | |
SU1386934A1 (en) | Periodometer | |
SU1691957A1 (en) | Frequency divider | |
SU1674374A1 (en) | Analog-to-digital temperature converter |