SU1624665A1 - Имитатор нестабилизации напр жени сети переменного тока - Google Patents

Имитатор нестабилизации напр жени сети переменного тока Download PDF

Info

Publication number
SU1624665A1
SU1624665A1 SU874373626A SU4373626A SU1624665A1 SU 1624665 A1 SU1624665 A1 SU 1624665A1 SU 874373626 A SU874373626 A SU 874373626A SU 4373626 A SU4373626 A SU 4373626A SU 1624665 A1 SU1624665 A1 SU 1624665A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
programmer
trigger
driver
Prior art date
Application number
SU874373626A
Other languages
English (en)
Inventor
Александр Владимирович Савоськин
Игорь Иванович Мурашов
Алексей Александрович Мицуро
Original Assignee
Всесоюзный научно-исследовательский институт противопожарной обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт противопожарной обороны filed Critical Всесоюзный научно-исследовательский институт противопожарной обороны
Priority to SU874373626A priority Critical patent/SU1624665A1/ru
Application granted granted Critical
Publication of SU1624665A1 publication Critical patent/SU1624665A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в системах дл  испытаний аппаратуры . Цель изобретени  - расширение функциональных возможностей за счет обеспечени  задержки переднего и заднего фронтов и синхронизации импульсами тока нагрузки. Дл  достижени  цели в устройстве, содержащее входную шину 1, регулируе гый источник 2, ключи 3, 4, впходную шину 6, программатор 7, нуль-орган 8 напр жени , триггеры 9,10, элементы И 12, 13, тактовый генератор 16, введены нуль- орган 5 тока, триггер 11, элемент И 14, запускающий кпюч 15. Программатор 7 содержит формирователи 17...21, регистры 22,..26. Работа имитатора начинаетс  замыканием ключа 15. После задержки, определ емой формирователем 18, переключаетс  триггер 10 и на выходную шину 6 поступает увеллQ SS С

Description

ченное или уменьшенное напр жение сети. Длительность выброса ( провала) задаетс  формирователем 21, период
повторени  - формирователем 20, количество - формирователем 21. 1 з.п. ф-лы, 2 ил.
Изобретение относитс  к импульс- ной технике и может быть использовано в системах дл  испытаний аппаратуры .
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  установки задержки переднего и заднего фронтов генерируемого импульса и синхронизации импульсами тока нагрузки,
На фиг.1 изображена структурна  схема устройства; на фиг. 2 - временные диаграммы работы устройства.
Имитатор содержит входную шину 1, регулируемый источник 2 напр жени ,первый 3 и второй 4 ключи, нуль-орган 5 тока, выходную шину 6, программатор 7, нуль-орган 8 напр жени , первый 9 второй 10 и третий 11 триггеры, первы 12, второй 13 и третий 14 элементы И, запускающий ключ 15, тактовый генератор 16 импульсов.
Входна  шина I соединена с входами нуль-органа 8, первого ключа 3 и через регулируемый источник 2-е входом второго ключа 4, выход которого соединен с выходом первого клю ча 3 и входом нуль-органа 5. Первый вход пр ограмматора 7 соединен с выходом тактового генератора 16, второй, третий и четвертый входы - с выходами соответственно первого 12, второго 13 и третьего 14 элементов И, п тый вход - с инверсным выходом третьего триггера 11, первый выход - с входом сброса первого триггера 9, вто рой и третий выходы соединены с входами установки и сброса третьего тригге.ра 11 соответственно, четвертый выход соединен с входом сброса второго триггера 10, вход установки ко- торого соединен с пр мым выходом третьего триггера 11, пр мой и инверсный выходы соединены с управл ющими входами соответственно первого и второго ключей 3,4. Выход нуль-органа 8 соединен с первыми входами первого 12 и второго 13 элементов И, вторые входы которых соединены с инверсными выходами соответственно второго 10 и третьего 11
r
п
5 п
0
триггеров. Выход запускающего ключа 15 соединен с входом установки первого триггера 9, выход которого соединен с первым входом третьего элемента И 14| второй вход которого соединен с первым выходом нуль-органа 6, выход которого соединен с выходной шиной 6.
Программатор 7 содержит с первого по п тый формирователи 17...21 и с первого по п тый регистры 22...26, выходы которых соединены с первыми входами с первого по п тый формирователей 17...21 соответственно. Вторые входы второго и третьего формирователей 18, 19 объединены и  вл ютс  первым входом программатора 7, второй вход первого формировател  17  вл етс  п тым входом программатора 7, а выход - первым выходом программатора 7 Выход п того формировател  21 соединен с третьим входом третьего формировател  19, выход которого  вл етс  третьим выходом программатора 7. Вторым , третьим и четвертым входами программатора 7  вл ютс  соответственно второй вход п того формировател  21, второй вход четвертого формировател  20 и третий вход второго формировател  18. Выходы четвертого и второго формирователей 20, 18  вл ютс  соответственно вторым и четвертым выходами программатора 7.
Регулируемый источник 2 может быть выполнен в виде автотрансформатора, ключи 3 и 4 - в виде мощных высоковольтных транзисторов.
Нуль-орган 5 содержит токосъемный элемент,вход и выход которого соединены с входами компаратора напр жени , выход которого через гальваническую разв зку соединен с первым выходом нуль-органа 5.
Формирователи 17,20,21 представл ют собой пересчетные схемы с задаваемым по их первым входам коэффициентом пересчета. Формирователи 18, 19 представл ют собой пересчетные схемы с задаваемым по их первым входам коэффициентом пересчета и схемой управлени  разрешением счета, включающей
триггер, вход установки которого  вл етс  третьим входом формировател , и элемент И, один из входов которого  вл етс  входом формировател  другой вход соединен с выходом триггера , а выход содеинен с входом пересчетной схемы, причем сброс триггера осуществл етс  импульсом с выхода пересчетной схемы.
Второй триггер 10 по входу устаноки устанавливаетс  и поддерживаетс  в единичном состо нии логическим уронем , а сбрасываетс  в нуль фронтом импульса на входе сброса. Он может быть реализован на D-триггере, D-вхо которого соединен с общей шиной, а С-вход используетс  как вход сброса.
Имитатор работает следующим образом .
Напр жение сети (фиг.2а) переменного тока поступает на вход нуль-органа 8, на вход открытого первого ключа 3 и через нуль-орган 5 на выходную шину б (к нагрузке), одновременно напр жение сети переменного тока поступает на вход регулируемого иточника 2, с выхода которого более низкое /в случае формировани  провала ) более высокое /1, случае формировани  выброса) или равное нулю (в случае формировани  перерыва) напр жение поступает на вход закрытого второго ключа 4 (фиг.2б).
На первом выходе нуль-органа 5 формируютс  короткие импульсы, соответствующие моменту перехода тока нагрузки через нуль (фиг.2в), а на выходе нуль-органа 8 формируютс  короткие импульсы, соответствующие моменту перехода сетевого напр жени  через нуль (фиг.2г).
При замыкании запускающего ключа 15 на пр мом выходе первого триггера 9 устанавливаетс  потенциал, соответствующий уровню 1 (сЬиг.2е). Первым импульсом с выхода нуль-органа 5 через третий элемент И 14 осуществл етс  запуск второго формировател  18. На второй вход формировател  18 поступают импульсы с выхода тактового генератора 16 (фиг, 2д). Формирователь 18 производит счет импульсов, количество которых задаетс  числом во втором регистре 23 (фиг.2ж). По окончании счета второй формирователь 18 устанавливает второй триггер 10 в положение, при котором на пр мом выходе устанавливаетс  потенциал,
10
15
20
25
246656
соответствующий уровню О (фиг.2з), после чего счет импульсов в формирователе 18 прекращаетс . При этом ключ 3 закрываетс , а ключ 4 открываетс , на выходной шине 6 формируетс  передний фронт импульса провала или перерыва, или выброса) напр жени  сети (фиг.2н).
Потенциал, соответствующий уровню 1, с инверсного выхода второго триггера 10 поступает на второй вход первого элемента И 12, на первый вход которого поступают импульсы с выхода нуль-органа 8.
Импульсы с выхода элемента И 12 (фиг.2и) подсчитываютс  в п том формирователе 21. По окончании счета количества полупериодов сетевого напр жени , заданного регистром 26, запускаетс  третий формирователь 19, который осуществл ет счет количества импульсов , заданных числом в третьем регистре 24 (фиг,2к).Формирователь 19 по окончании счета устанавливает триггер 11 в положение, при котором на пр мом выходе устанавливаетс  уровень О (фиг.2л).
Уровень 1 с инверсного выхода триггера 11 поступает на второй вход первого формировател  17, который осуществл ет счет количества циклов провалов (или перерывов, или выбросов) сетевого напр жени . Триггер 10 при этом устанавливаетс  в исходное состо ние и поддерживаетс  в нем уровнем с триггером I1, формирование цикла заканчиваетс  (фиг.2з)„ Уровень 1 с инверсного выхода триггера 11 поступает на второй вход второго элемента И 13, с выхода которого импульсы , соответствующие моментам перехода сетевого напр жени  через ноль, поступают на второй вход четвертого формировател  20 периода повторени  (фиг 1.2м). По окончании счета количества импульсов, заданного числом в регистре 25, формирователь 20 устанавливает триггер 11 в исходное состо ние (фиг.2л), что соответствует окончанию паузы. По окончании счета заданного количества импульсов с выхода триггера 11 (фиг.2з) первый формирователь 17 устанавливает триггер 9 в исходное состо ние, что соответствует завершению г,икла работы имитатора.
Предлагаемое устройство по сравнению с устройством-прототипом обла- .дает расширенными функциональными воз30
35
40
45
50
55
7
нежност ми, обеспечива  сдвигнего и заднего фронтов генери последовательности импульсов, звол ет более точно проводить ни  уровн  помехозащищенности ваемой аппаратуры.

Claims (2)

  1. Формула изобретени 
    1, Имитатор нестабильности напр жени  сети переменного тока, содержащий R-входную шину, соединенную с входами нуль-органа напр жени , первого ключа и через регулируемый источник напр жени  - с входом второго ключа, программатор, первый вход которого соединен с выходом тактового генератора импульсов, первый и второй триггеры , первый и второй элементы И, первые входы которых соединены с выходом нуль-органа напр жени , а второй вход первого элемента И соединен с инверсным выходом второго триггера, причем первый выход программатора соединен с входом сброса первого триггера , а выходы первого и второго ключей объединены, отличают и й- с   тем, что, с целью расширени  функциональных возможностей, в него введены нуль-орган тока, третий элемент И, третий триггер и запускающий ключ, выход которого подключен к вход установки первого триггера, причем выходы первого и второго элементов И подключены соответственно к второму и третьему входам программатора, к четвертому и п тому входам которого присоединены соответственно выход третьего элемента И и инверсный выход третьего триггера, второй и третий выходы программатора подключены соответственно к входам установки и сброса третьего триггера, инверсный выход каторого соединен с вторым входом второго элемента И, а пр мой выход
    8
    0
    5
    0
    5
    0
    5
    0
    5
    подключен к входу установки второго триггера, 4efsepTbift выход программатора подключен к входу сброса второго триггера, выход первого триггера подключен к первому входу третьего элемента И, к второму входу которого подключен первый выход нуль-органа тока, пр мой выход второго триггера подключен к управл ющему входу первого ключа, а инверсный выход - к управл ющему входу второго ключа, при этом вход нуль-органа тока соединен с выходом первого ключа, а его второй выход подключен к выходной шине,
  2. 2.Имитатор, по п.1, в котором программатор содержит первый регистр, выход которого соединен с первым входом первого формировател , отличающийс  тем, что, с целью расширени  функциональных возможностей , в программатор ввецены с второго по п тый регистры и с второго по п тый формирователи, причем выходы второго , третьего, четвертого и п того регистров подключены соответственно первым входам второго, третьего, четвертого и п того формирователей, вторые входы второго и третьего формирог вателей объединены и  вл ютс  nepi ым входом программатора, второй вход первого формировател   вл етс  п тым входом программатора, а выход - первым выходом программатора, причем выход п того формировател  подключен к третьему входу третьего формировател , выход которого  вл етс  третьим выходом программатора, вторым, третьим и четвертым входами программатора  вл ютс  соответственно второй вход п того формировател , второй вход четвертого формировател  и третий вход второго формировател , а выходы четвертого и второго формирователей  вл ютс  соответственно вторым и четвертым выходами программатора.
    5 AVWWWWVWW A
    b i и I 11 I i I M I M I I M I I I 11 I 11 i | i I I I I 1 I
    4 г 111111 iii inn m ti мм и t i ill i и п.
    t/
    JJULL
    -i|t3flW/M
    7
    Л
    M MM ti|l
    JJJ.
    Л
    l
    4/
    M M M i
    te2
SU874373626A 1987-12-23 1987-12-23 Имитатор нестабилизации напр жени сети переменного тока SU1624665A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874373626A SU1624665A1 (ru) 1987-12-23 1987-12-23 Имитатор нестабилизации напр жени сети переменного тока

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874373626A SU1624665A1 (ru) 1987-12-23 1987-12-23 Имитатор нестабилизации напр жени сети переменного тока

Publications (1)

Publication Number Publication Date
SU1624665A1 true SU1624665A1 (ru) 1991-01-30

Family

ID=21353715

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874373626A SU1624665A1 (ru) 1987-12-23 1987-12-23 Имитатор нестабилизации напр жени сети переменного тока

Country Status (1)

Country Link
SU (1) SU1624665A1 (ru)

Similar Documents

Publication Publication Date Title
GB1341025A (en) Data transmission over mains supplies
SU1624665A1 (ru) Имитатор нестабилизации напр жени сети переменного тока
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU1444931A2 (ru) Генератор импульсов
SU583436A1 (ru) Устройство дл проверки схем сравнени
SU765970A1 (ru) Четырехтактный распределитель импульсов дл управлени шаговым двигателем
SU972653A1 (ru) Устройство дл сравнени частот импульсных сигналов
RU2022455C1 (ru) Формирователь последовательности временных интервалов и пауз между ними
SU785891A1 (ru) Имитатор радиосигналов
SU968894A1 (ru) Устройство дл синхронизации импульсов
SU1285052A2 (ru) Формирователь одиночного импульса
SU1287268A1 (ru) Селектор импульсной последовательности
SU1157668A1 (ru) Формирователь одиночных импульсов
SU1684918A1 (ru) Имитатор помех
SU1270883A1 (ru) Функциональный генератор
SU760385A1 (ru) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ т-ФАЗНЫМ ПРЕОБРАЗОВАТЕЛЕМ ' \ . 1
SU1410241A1 (ru) Устройство дл одноканального управлени многофазным вентильным преобразователем переменного напр жени в посто нное
SU1653144A1 (ru) Формирователь импульсов
SU1735997A2 (ru) Формирователь импульсов
RU2037957C1 (ru) Синхронный делитель частоты
SU1069144A2 (ru) Устройство дл синхронизации сигналов
SU1309302A1 (ru) Управл емый формирователь импульсов
SU1195431A1 (ru) Устройство длф формировани серий импульсов
SU1272489A1 (ru) Устройство дл выделени импульса
SU1372477A1 (ru) Устройство опережени синхронизатора генератора