SU968894A1 - Устройство дл синхронизации импульсов - Google Patents
Устройство дл синхронизации импульсов Download PDFInfo
- Publication number
- SU968894A1 SU968894A1 SU802926986A SU2926986A SU968894A1 SU 968894 A1 SU968894 A1 SU 968894A1 SU 802926986 A SU802926986 A SU 802926986A SU 2926986 A SU2926986 A SU 2926986A SU 968894 A1 SU968894 A1 SU 968894A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- bus
- pulse
- pulses
- input
- output
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
(5) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ
1
Изобретение относитс к импульсной технике и может быть использовано в системах автоматики и в измерительных устройствах, а также в микроэлектронике при построении микросхем устройств дл синхронизации импульсов .
Известно устройство дл синхронизации импульсов, включающее триггер и элемент ИЛИ 1.
Недостатками этого устройства вл ютс его сложность, обусловленна наличием дополнительно триггера со счетным входом, двух элементов И, элемента И-НЕ. элемента НЕ, а также недостаточные функциональные- возможности уст зойства, а именно невозможность получени импульсной последовательности , вл ющейс разностью между импульсными последовательност ми тактовых и синхронизируемых импуль сов.
Наиболее близким к изобретению вл етс устройство дл синхронизации..
содержащее три триггера, элемент ИЛИ, элемент НЕ и два элемента И 2.
Недостатком данного устройства вл efc также его сложность и ограниченные функциональные возможности. , 5 Цель изобретени - упрощение устройства и расширение его функциональных возможностей, а именно получение дополнительно импульсной последовательности , вл ющейс разностью О между тактовой и синхронизированной импульсными последовательност ми.
Указанна цель достигаетс тем, что в устройство дл синхронизации импульсов , содержащее триггер, вы15 ход которого соединен с одним из входов элемента ИЛИ, другой вход которого подключен к первому входу триггера, введен коммутатор импульсов , информационный вход которого
20 соединен с шиной тактовых импульсов, а вход управлени подключен к выходу элемента ИЛИ, при этом один из выходов коммутатора импульсов coeдинety с одной из выходных шин устройства и с вторым входом триггера, первый вход которого соединен с шиной синхронизируемых импульсов, а другой выход коммутатора импульсов подключен к друго.й выходной шине устройства. На фиг. 1 представлена структурна схема устройства дл синхронизации импульсов; на фиг. 2 - временные диаграммы, по сн ющие его работу; на фиг. 3 принципиальна электрическа схема коммутатора импульсовУстройство дл синхронизации импульсов содержит шину 1 синхронизиру емых импульсов, шину 2 тактовых импу сов, выходные шины 3 и k устройства, триггер 5, элемент ИЛИ 6 и коммутатор 7 импульсов. Устройство работает следующим об разом. В исходном состо нии на шину 1 импульсы не подаютс , на шину 2 подаютс импульсы тактовой частоты, которые коммутируютс коммутатором 7 на выходную шину 4 устройства, триггер 5 находитс в состо нии 1 Сигнал 1 (высокий уровень напр жени ) с выхода триггера 5 через элемент ИЛИ 6 проходит на вход управлени коммутатора 7. Работа устройства по сн ет@: с по мощью временной диаграммы на фиг.2, на которой обозначено: 8- синхронизируемые импульсы на шине 1; 9- тактовые импульсы на шине 2; 10- импульсы на выходе триггера 5; i 11- импульсы на выходе элемента ИЛИ 6,или иначе, на входе управлени коммутатора 7; 12- синхронизированные импульсы на выходной шине 3; 13- импульсы на выходной шине уст ройства. До подачи импульса на шину 1 каж дый тактовый импульс, например импульс 14, проходит через коммутатор 7 на шину А -импульс 15. Подача ммпульса 1б на шину 1 приводит к пере ключению триггера 5 в состо ние.,О, при этом, однако, сигнал на выходе элемента ИЛИ 6 не измен етс до окон чани действи импульса 16, так как длительность импульса 17 равна сумме длительностей импульса 18 на выходе триггера 5 и импульса 1б. С окончанием импульса 16 и, следовательно, и на входе управлени i компульса мутатора 7 устанавливаетс сигнал 0, в результате чего первый после окончани импульса 17 поданный на вход 2 импульс 19 через коммут.атор 7 проходит на выходную шину 3 устройства- импульс 20- и переключает триггер 5 в состо ние импульс 21. Импульс 22, поданный на шину 2 устройства, проходит на шину устройства- импульс 23. Поданный на вход 1 и 4пульс 2k снова переключает триггер 5в состо ние О , при этом формируетс задний фронт (спад) импульсЗ 21. Импульс 25 шины 2 прохоДит на шину 3 устройства - импульс 26. Таким образом, импульсы 16,24 и 27 синхронизированы с помощью данного устройства - соответственно импульсы 20,26,28. На шине 4 устройства имеетс последовательность импульсов 13, представл юща собой разность последовательностей импульсов, поданных на шины 2 и 1 устройства. Коммутатор 7 импульсов с запоминанием сигнала управлени может быть выполнен по схеме, приведенной на фиг. 3 и содержит шину 2, выходные шины 3 и 4 устройства, соответственно пр мую и инверсную шины 29 и 30 па рафазного входа управлени , шину 31 питани , транзисторы 32-35. Коммутатор импульсов работает следующим образом. В исходном состо нии на входе 2 имеетс сигнал 1 (высокий уровень напр жени ), на входе 29 - сигнал , на входе 30- сигнал О (низкий уровень напр жени ),на выходах 3 и 4сигналы 1. Транзистор 34 открыт и шунтирует базу транзистора 32. Транзисторы 32. 33 и 35 в исходном состо нии заперты. Подача сигнала О на шину .2 приводит к открыванию транзистора 33 и к установке сигнала О на выходной шине 4. Транзистор 32 не открываетс , так как его база зашунтирована открытым транзистором 34. Изменение сигнала управлени во врем коммутации не оказывает вли ни на коммутацию. Действительно, если во врем действи сигнала О на шине 2 произойдет изменение сигнала управлени и он станет на входе 29- О, а на входе 30 - 1, то транзистор З не запретс , так как один из его эмиттеров подключен к шине 4, на которой имеетс
сигнал О, с другой стороны , транзистор 35 не откроетс , так как его Подключенна к шине Ц база находитс под низким потенциалом -(сигнал О) . Коммутатор остаетс в. прежнем состо
НИИ.
Применение коммутатора импульсов по данной схеме позвол ет выполнить устройство дл синхронизации импульсов в интегральном исполнении.
Claims (2)
1.Авторское свидетельство СССР № ii8585, кл. Н 03 К 5/156, 1973.
2.Авторское свидетельство СССР 20 № 68016+, кл. Н 03 К 5/153, 1977
(прототип).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU802926986A SU968894A1 (ru) | 1980-05-21 | 1980-05-21 | Устройство дл синхронизации импульсов |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU802926986A SU968894A1 (ru) | 1980-05-21 | 1980-05-21 | Устройство дл синхронизации импульсов |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU968894A1 true SU968894A1 (ru) | 1982-10-23 |
Family
ID=20896654
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU802926986A SU968894A1 (ru) | 1980-05-21 | 1980-05-21 | Устройство дл синхронизации импульсов |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU968894A1 (ru) |
-
1980
- 1980-05-21 SU SU802926986A patent/SU968894A1/ru active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2003324937A (ja) | 駆動装置 | |
| SU968894A1 (ru) | Устройство дл синхронизации импульсов | |
| SU1200401A1 (ru) | Устройство дл временного разделени импульсных сигналов | |
| SU1265971A1 (ru) | Устройство дл формировани пачек импульсов | |
| SU832715A1 (ru) | Устройство контрол импульсов | |
| SU834856A2 (ru) | Генератор синхроимпульсов | |
| SU1444931A2 (ru) | Генератор импульсов | |
| SU1264312A1 (ru) | Д-триггер | |
| SU1693722A1 (ru) | Формирователь кодов | |
| SU972653A1 (ru) | Устройство дл сравнени частот импульсных сигналов | |
| SU1491308A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
| SU1718368A1 (ru) | Формирователь импульсов | |
| SU1653144A1 (ru) | Формирователь импульсов | |
| SU1256179A1 (ru) | Формирователь одиночного импульса | |
| SU1265983A1 (ru) | Селектор импульсов по частоте следовани | |
| SU1644371A2 (ru) | Цифровой широтно-импульсный модул тор | |
| SU815887A1 (ru) | Устройство дл контрол последова-ТЕльНОСТи иМпульСОВ | |
| SU1083195A1 (ru) | Устройство дл управлени подключением электропитани | |
| SU1083349A1 (ru) | Формирователь импульсов | |
| SU1223228A1 (ru) | Устройство дл выделени и вычитани первого импульса из последовательности импульсов | |
| SU714632A1 (ru) | Генератор синхроимпульсов | |
| SU1218457A1 (ru) | Устройство дл сравнени импульсных сигналов | |
| JP2897540B2 (ja) | 半導体集積回路 | |
| SU1539979A1 (ru) | Устройство дл задержки и формировани импульсов | |
| SU1411950A1 (ru) | Формирователь импульсов |