00
с со
СП Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл подключени электропитани к электронным устройствам , допускающим отклонение электропитани в нерабочем режиме целью экономии энергопотреблени . Известно устройство дл подключени электропитани , содержащее группу формирователей питани , выходы которых подключены к соответствующим группам электронных блоков. В нерабочем режиме система электропитани периодически с определенной частотой подключает электропитание к электронный блокам, что позвол ет снизить энергопотребление и сохранить заданное работоспособное состо ние Cl. Недостатками данного устройства вл ютс периодический режим его работы , что приводит к некоторому избыточному расходу электроэнергии, а также невозможность обеспечени малого времени выборки и малого цикла обращени при необходимости периодаческого и быстрого обращени к различным электронным блокам. Наиболее близким к предлагаемому вл етс устройство дл управлени подключением электропитани блока посто нной пам ти, содержащее адресный дешифратор, входы которого вл ютс адресными входами устройства, группу формирователей импульсов, выходы которых вл ютс соответс.твующими питающими выходами устройства, выводы питани формирователей 5вл ютс входами питани устройства, входы соединены с.выходами элементов И-НБ группы, первые входы которых соединены с соответствукицими выходами адресного дешифратора, а вторые входы через усилитель уйравл ющего сигнала - с управл ющим входом устройства , и группу триггеров, входы и выходы которых вл ютс синхронйзирующими входами и выходами устройства 2. Недостаток известного устройства состоит в его низком быстродействии. Цель изобретени - повышение бйст родействи устройства. Поставленна цель достигаетс ,тем, что в устройство дл управлени подключением электропитани , содержа щее адресный блок, информационные входы которого вл ютс входом адреса устройства, а выходы соединены с первыми входами элементов И-НЕ группы , выходы которых через соответствующие формирователи импульсов подключены к группе питающих выходов устройства, выводы питани формирователей вл ютс входами питани устройства, введены группа элементов НЕ, группа разр дных элементов и эле мент задержки, причем управл илциА вход адресного блока соединен с управл ющим входом устройства, входами элементов НЕ группы и через элемент задержки с вторыми входами элементов И-НЕ группы, вход каждого разр дного элемента группы соединен с выходом соответствующего формировател импульсов, выходы одноименных элемента НЕ групйы и разр дного элемента группы соединены с входами соответствующего формировател импульcofl . На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг.2 временные диаграммы его работы. Устройство (фиг. II содержит адрюсный блок 1, информационными входами подключенный к входу 2 адреса устройства, элементы НЕ 3 группы, элемент 4 задержки, управл ющий вход 5 устройства, элементы И-НЕ 6 группы, формирователи 7 импульсов группы, разр дные элементы 8 группы и выходы 9 группы питакндих выходов устройства, а также первый источник 10 питани , источник 11 эталонного напр жени и второй источник 12 питани , выходами подключенные к вхо ам питани устройства. В качестве элементов НЕ 3 и И-НЕ 6 могут использоватьс элементы, имеющие выход типа открытый коллектор . Элемент 4 задержки может быть выполнен , например, в виде последовательно соединенных дифференцирующей цепочки, выдел ющей отрицательный фронт входного сигнала, и двух одновибраторов . Дл питани формирователей 7 при построении устройства на элементах 155 и серий и дл питани блока посто нной пам ти, как и в известном устройстве, требуютс три номинала питан цих напр жений. Источник 10 должен вырабатывать посто нное напр жение не менее +6,3 В, но в отличие от известного предлагаемый источник может быть не стабилизирован. Источник 12 вырабатывает стабилизированное напр жение +9В, а источник 11стабилизнрованное напр жение, близкое к +53. Устройство работает следующим образом. В исходном состо нии на выходах элементов И-НЕ 6 и адресного блЬка, а также на управл ющем входе 5 присутствуют единичные сигналы (высокий уровень J, а на выходе элемента 4 и выходах элементов НЕ 3 - нулевые сигналы (нижний уровень). На входе формирователей 7 нулевой сигнал открытого коллектора элемента НЕ обеспечивает выключенное состо ние формирователей 7 и нулевые потенциалы на выходах 9 (фиг. 2). После поступлени кода адреса на вход 2 и управл ющего сигнала повхо ду 5 в устройстве одновременно Начинают переключатьс все элементы НЕ 3, отсчитывает врем элемент 4 задержки и адресный блок 1 определ ет номер своего выхода, соответ- ствукиций поступившему коду адреса. Элементы НЕ 3 срабатывают быстрее и формируют на своих выходах единичные сигналы, после чего на входах всех формирователей 7 устанавливаютс единичные сигналы и все они начинают переключатьс (.интервал Т и Т , фиг. 2/ . К моменту Т адресный блок 1 ерабатывает и на одном из своих выходов устанавливает нулевой сигнал, подава на первый вход одного из элементов И-НЕ б, например элемента И-НЕ б2, нулевой сигнал. В момент Т истекает задержка на элементе 4 задержки и на выходе устанавливаетс единичный сигнал. С этого момента на входах всех элементов И-НЕ б, кроме элемента И-НЕ 6 2, устанавливаютс два единичных сигнала, вследствие чего элементы И-НЕ б формируют на своих выходах типа открытый коллектор и входах соответствующих формирователей 7 сигналы логического нул В результате формирователи 7 возвравдаютс в исходное состо ние. В рвою очередь, элемент И-НЕ 62 не измен ет своего состо ни , так как на один из его входов с выхода адресного блока 1 поступает единичный сигнал. Единичный сигнал на выходе элемен та И-НЕ 62 удерживаетс в течение всего интервала Т и Т2, и формирователь 72 вьщает мощный импульс вы сокого уровн на выход 9 заданной длительности. После сн ти нулевого сигнала на входе 5 элементы НЕ 3, в том числе и элемент НЕ 32, возвращаютс в исходное состо ние и формируют на своих выходах нулевые сигналы . Формирователь 72 закрываетс , снима сигнал высокого уровн на своем выходе. В случа х, когда на выходе, например , 92 присутствует высокий уровень, а на входе формировател 7 установлен низкий уровень, срабатывает разр дный элемент 8, осуществл разр д емкостных нагрузок в цеп х выходов 9 и ускор таким образом процесс возврата цепи в исходное состо ние . . Разр дный элемент 8 может быть выполнен, например, на диоде или транзисторе. В последнем случае транзистор управл етс либо посто нным потенциалом ( + 3,3 В 1, либо сигналом с выхода соответствующего элемента НЕ 3. Таким образом, изобретение обеспечивает Повышение быстродействи предлагаемого устройства по ср внению с известным за счет одновременного выполнени операций декодировани адреса в адресном блоке и подготовки к включению формирователей, а также за счет сокращени длительности процесса возврата в исходное состо ние цепей потребител энергии. При этом .подбором параметров элемента задержки соотношение времен т ц, Т., и Т i, Т может варьировать в довольно широких пределах, что определ ет широкий диапазон использовани предлагаемого устройства.