SU1617675A1 - Устройство управлени переключением резерва - Google Patents
Устройство управлени переключением резерва Download PDFInfo
- Publication number
- SU1617675A1 SU1617675A1 SU884637683A SU4637683A SU1617675A1 SU 1617675 A1 SU1617675 A1 SU 1617675A1 SU 884637683 A SU884637683 A SU 884637683A SU 4637683 A SU4637683 A SU 4637683A SU 1617675 A1 SU1617675 A1 SU 1617675A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- logical
- input
- output
- switch
- matrix
- Prior art date
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл автоматического включени в работу элементов резервированной системы. Цель изобретени - повышение надежности устройства. Матрицы 7 исключающих логических чеек обеспечивают подключение резервируемых блоков 13-15 к направлению, заданному элементами 1, 2 управлени в соответствии с приоритетом направлени и приоритетом резервированного блока. 1 ил.
Description
1, то на его выходе по вл етс сиг- 30 щей логической чейки 1, По этому
нал логического О, который поступает на коммутатор 6.
По этому сигналу коммутатор 6 включает в работу резервируемый блок 14
по направлению 2. Одновременно сигнал ,- вируемый блок, не зан тьш в каком t
О
логического О с выхода элемента И-НЕ 8 второй переключающей логической чейки 7 столбца матрииы поступает на входы элементов И 9-12 данной логической чейки, устанавлива на их выходах сигналы логического Сигнал логического О с выхода элемента И 9 запрещает прохождение сигнала Запрос в третью и соответственно в последующие переключающие логи- дд ческие чейки 7 второго столбца матрицы .
Сигнал логического О с выхода элемента И 10 запрещает прохождение
сигнала 1 (Блок исправен) в третьЮ5о чающей логической чейки 7 первого и, соответственно, в последун дие пе- - столбца матрицы, а так как включение реключаощие логические чейки 7 вто- этой чейки.запрещено сигналом логического О, поступающего от второй переключающей логической чейки 7 вто- се рой.строки матрицы, то на первый вход
либо другом направлении, в данном случае блок 15..
Происходит это следугацим образом, Если, например, вышел из стро резер- 40 вируемый блок 13, зан тый в направле- , 1ШИ I, то сигнал логической 1 с выхода элемента И-НЕ 8 первой переключающей логической чейки 7 первого столбца матрицы разрешает прохождение сигнала логической 1 (Запрос) с выхода элемента 1 управлени через первьв элемент И 9 той же переключающей логической чейки 7 на вход первого элемента И 9 вт орой переклюрой строки матриш 1, предотвраща возможное включение блока 14 в работу по направлени м III, IV,,,.
Сигнал логического О с выхода элемента И 11 поступает на вход элемента И-ИЕ 8 первой переключающей логической чейки 7 второго столбца
первого элемента И 9 второй переключающей логической чейки 7 первой строки матрицы с выхода элемента И-НЕ 8 этой же переключающей логической
сигналу коммутатор 6 отключает неис- npaBittra резервируемый блок, ц работу по этому направлению включаетс исправньй менее приоритетный резер- J
дд
либо другом направлении, в данном случае блок 15..
Происходит это следугацим образом, Если, например, вышел из стро резер- 40 вируемый блок 13, зан тый в направле- , 1ШИ I, то сигнал логической 1 с выхода элемента И-НЕ 8 первой переключающей логической чейки 7 первого столбца матрицы разрешает прохождение сигнала логической 1 (Запрос) с выхода элемента 1 управлени через первьв элемент И 9 той же переключающей логической чейки 7 на вход первого элемента И 9 вт орой переклюпервого элемента И 9 второй переключающей логической чейки 7 первой строки матрицы с выхода элемента И-НЕ 8 этой же переключающей логической
чейки 7 поступает сигнал логической 1, который разрешает прохождение сигнала Запрос от элемента 1 управлени в третью переключающую логи- ческую чейку 7 первого столбца матрицы , что вызывает по вление логачес- кого О на выходе элемента И-НЕ 8 и включение тем caNbiM с помощью коммутатора 6 резервируемого блока 15 по направлению I, Одновремегшо сигнал; логического О с выхода элемента И 11 третьей переключающей логической чейки 7 первого столбца матрицы блокирует возможность включени первой и второй переключающих логических чеек 7 того же первого, столбца матрицы , что исключает в рассматриваемой ситуации самопроизвольное под- ключе1ше в работу более приоритетно- го резервируемого блока 13 при его :восстановлении или резервируемого :блока 14 при его освобождении из работы . Подключение более приоритетного свободного блока может быть обеспе- чено принудительной кратковременной подачей (имитацией, например, выклю- питани блока или любым другим способом) сигнала Авари блока от элемента контрол 5,
Аналогично устройство работает при сн тии сигнала Запрос от элемента :1 или 2 управлени . Например, если в рассмотренной выше ситуации с элемента 2 управле ш прекрал(аетс поступ- ление сигнала Запрос (т.е. из фиксированного ранее состо ни логической 1 этот элемент управлени пере- водитс в состо ние логического О), то сигнал логического О через эле- мент И 9 первой переключающей логической чейки 7 второго столбца матри цы поступает на вторую переключаю (ую логическую чейку 7. Ранее этой чейкой в работу по направлению II был подключен резервируемый блок 14. При поступлении сигнала логического О на вход данной чейки на выходе ее элемента И-НЕ 8 по вл етс сигнал логической 1, отключающий с помощью
коммутатора 6 резервируемый блок 14 из работы по направлению II, При этом сигнал логической 1 (Блок испра-. вен) от элемента 4 контрол резервируемого блока 14 проходит через элемент И 10 этой переключающей логической чейки 7 на вход элемента И-НЕ 8 следугадей переключающей логической чейки 7 второй строки матрицы. Если последующее третье направление (элементы которого не показаны) требует включени блока, то высвободившийс резервируемый блок 14 устройством управлени будет автоматически включен в работу по этому направлению .
Claims (1)
- Формула изобретениУстройство управлени переключе- резерва, содержащее элементы управлени переключегкием peзepвиpye Jыx блоков, элементы контрол резервируемых блоков, коммутатор и матрицу переключающих логических чеек с числом столбцов, равным числу элементов управлени подключением резервируемых блоков, и числом строк, равным числу элементов контрол резервируемых блоков, кажда переключающа логическа чейка матрицы содержит первый и второй элементы И, элемент И-НЕ выход которого соединен с соответствующим управл ющим входом коммутатора и первыми входами первого и второго эле ментов И, выход i-ro элемента управлени подключением блоков соединен с первым входом элемента И-НЕ и вторым входом первого элемента И логической чейки первой строки i-столбца матрицы переключающих логических чеек, выход i-ro элемента контрол резервируемых блоков соединен с вторым входом элемента И-НЕ и вторым взйэдом второго элемента И логической чейки первого столбца строки матрицы, выход первого элемента И логической чейки соединен с первым входом элемента И-НЕ следующей переключающей логической чейки того же столбца матрицы, а выход второго элемента И логической чейки соединен с вторым входом элемента И-НЕ следукщей логи- ческой чейки той же строки, отличающеес тем, что, с целью повышени надежности устройства, в нем кажда переключающа логическа чейка матрицы содержит третий и четвертый элементы И, первые входы которых соединены с выходом элемента И-НЕ той же логической чейки, выход третьего элемента И логической чейки соединен с третьим входом элемента И-НЕ и вторым входом третьего элемента И предыдущей переключак цей логической чейки того же столбца матрицы , а выход четвертого элемента И пе-9161767510реключающей логаческой чейки соеди-И предыдущей переключакицей логаческойнен с четвертым входом элемента И-ПЕ чейки той же строки матрицы переклюи вторым входом четвертого элементачающих логических чеек.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884637683A SU1617675A1 (ru) | 1988-12-19 | 1988-12-19 | Устройство управлени переключением резерва |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884637683A SU1617675A1 (ru) | 1988-12-19 | 1988-12-19 | Устройство управлени переключением резерва |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1617675A1 true SU1617675A1 (ru) | 1990-12-30 |
Family
ID=21422908
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884637683A SU1617675A1 (ru) | 1988-12-19 | 1988-12-19 | Устройство управлени переключением резерва |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1617675A1 (ru) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7477132B2 (en) | 2001-10-09 | 2009-01-13 | Deutsche Post Ag | Electronic device for packet boxes and related operating method |
RU2681380C1 (ru) * | 2018-04-10 | 2019-03-06 | Государственное бюджетное профессиональное образовательное учреждение города Москвы "Политехнический колледж им. Н.Н. Годовикова" | Адаптивная система электроснабжения автономного объекта |
RU2712425C1 (ru) * | 2019-04-05 | 2020-01-28 | Негосударственная автономная некоммерческая организация высшего образования "Институт мировых цивилизаций" | Устройство для непрерывного контроля работоспособности системы электроснабжения автономного объекта |
RU2805217C1 (ru) * | 2023-01-27 | 2023-10-12 | Федеральное государственное казенное военное образовательное учреждение высшего образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МО РФ | Устройство непрерывного контроля параметров объекта системы внутреннего электроснабжения |
-
1988
- 1988-12-19 SU SU884637683A patent/SU1617675A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 703816, кл. G 06 F 11/00, 1977. Авторское свидетельство СССР № 877548, кл. G 06 F 11/20, 1979. * |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7477132B2 (en) | 2001-10-09 | 2009-01-13 | Deutsche Post Ag | Electronic device for packet boxes and related operating method |
RU2681380C1 (ru) * | 2018-04-10 | 2019-03-06 | Государственное бюджетное профессиональное образовательное учреждение города Москвы "Политехнический колледж им. Н.Н. Годовикова" | Адаптивная система электроснабжения автономного объекта |
RU2712425C1 (ru) * | 2019-04-05 | 2020-01-28 | Негосударственная автономная некоммерческая организация высшего образования "Институт мировых цивилизаций" | Устройство для непрерывного контроля работоспособности системы электроснабжения автономного объекта |
RU2805217C1 (ru) * | 2023-01-27 | 2023-10-12 | Федеральное государственное казенное военное образовательное учреждение высшего образования "Военная академия Ракетных войск стратегического назначения имени Петра Великого" МО РФ | Устройство непрерывного контроля параметров объекта системы внутреннего электроснабжения |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4417245A (en) | Digital space division exchange | |
US4415973A (en) | Array processor with stand-by for replacing failed section | |
KR840007306A (ko) | 반도체 기억 장치 | |
KR940022848A (ko) | 반도체 메모리 | |
US4456951A (en) | Numerical machine tool control | |
SU1617675A1 (ru) | Устройство управлени переключением резерва | |
US5327362A (en) | System for detecting a runaway of a microcomputer | |
US4318185A (en) | Programmable switching device | |
EP0141246A3 (en) | Method for the operation of a multiprocessor controller, especially for the central control unit of a telephone switching system | |
KR900003884A (ko) | 대규모 반도체 집적회로 장치 | |
EP0283230B1 (en) | A register circuit | |
SU877548A1 (ru) | Устройство дл управлени переключением резерва | |
US4985650A (en) | Programmable logic circuit having bidirectional data lines | |
SU1522149A1 (ru) | Устройство дл защиты систем автоматического управлени | |
MXPA94005782A (es) | Sistema de control de alimentacion hacia adelante,metodo y modulo de control. | |
GB2029165A (en) | Switching equipment for a key-controlled intercom or public address system | |
US5400021A (en) | Apparatus for controlling an operational panel | |
GB1133143A (en) | Improvements in or relating to supervisory arrangements for information transfer | |
US5191325A (en) | Programmable relay control device | |
SU930319A1 (ru) | Устройство дл управлени переключением резерва | |
SU1107127A1 (ru) | Устройство дл управлени переключением скольз щего резерва | |
SU703816A1 (ru) | Устройство дл управлени переключением скольз щего резерва | |
SU546889A1 (ru) | Устройство дл управлени переключением резерва | |
SU1282219A1 (ru) | Программируемое запоминающее устройство | |
SU1249714A1 (ru) | Асинхронный распределитель |