SU1575238A1 - Buffer memory - Google Patents

Buffer memory Download PDF

Info

Publication number
SU1575238A1
SU1575238A1 SU884480298A SU4480298A SU1575238A1 SU 1575238 A1 SU1575238 A1 SU 1575238A1 SU 884480298 A SU884480298 A SU 884480298A SU 4480298 A SU4480298 A SU 4480298A SU 1575238 A1 SU1575238 A1 SU 1575238A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
outputs
counter
Prior art date
Application number
SU884480298A
Other languages
Russian (ru)
Inventor
Виктор Семенович Лупиков
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU884480298A priority Critical patent/SU1575238A1/en
Application granted granted Critical
Publication of SU1575238A1 publication Critical patent/SU1575238A1/en

Links

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в качестве буферного запоминающего устройства систем обработки информации. Цель изобретени  - расширение области применени  за счет повторной записи и чтени  блока данных. Буферное запоминающее устройство содержит блок 1 пам ти, информационные входы 2 и выходы 3, мультиплексоры 4,5, счетчики записи 6 и чтени  7, счетчики 8,9, регистры 10, 11, 12, группу 13 сумматоров по модулю два, сумматор 14, блоки сравнени  15, 16, элементы ИЛИ 18-20, вход 21 записи, вход 22 ошибочной записи, вход 23 правильной записи, вход 24 чтени , вход 25 ошибочного чтени , вход 26 правильного чтени , выход 27 "Чтение блока данных разрешено", выход 28 "Запись блока данных разрешена", выход 29 окончани  чтени  блока данных, выход 30 "Накопитель пуст", вход 31 начальной установки, элементы задержки 32-34, одновибратор 35, вход 36 кода длины блока обмена, вход 37 максимального значени  записываемых данных. 2 ил.The invention relates to computing and can be used as a buffer storage device for information processing systems. The purpose of the invention is to expand the scope by re-writing and reading a data block. The buffer memory contains a block of 1 memory, information inputs 2 and outputs 3, multiplexers 4.5, write counters 6 and read 7, counters 8.9, registers 10, 11, 12, group 13 modulo two, adder 14, Comparison blocks 15, 16, elements OR 18-20, write input 21, erroneous write input 22, correct write input 23, read input 24, read error input 25, correct read input 26, output 27 "Read data block allowed", output 28 "Write data block allowed", exit 29 of the end of the read data block, exit 30 "Drive is empty", input 31 initial set Ats, delay elements 32-34, one-shot 35, input 36 of the code length of the exchange unit, input 37 of the maximum value of the recorded data. 2 Il.

Description

3838

4/four/

А 7A 7

ЛL

4040

Фиг.ЈFig.Ј

Claims (1)

Формула изобретенияClaim Буферное запоминающее устройство, содержащее блок памяти, информационные входы и выходы которого являются соответствующими входами и выходами устройства, адресные входы блока памяти соединены с выходами первого мультиплексора, управляющий вход которого соединен с входом записи блока памяти и входом синхронизации счетчика записи и является входом записи устройства, выходы счетчика записи соединены с информационными входами первой группы первого мультиплексора, информационные входы второй группы которого соединены с выходами счетчика чтения, вход синхронизации которого соединен с входом чтения блока памяти и является входом чтения устройства, первый элемент ИЛИ, выход которого является выходом Накопитель пуст устройства, отличающееся тем, что, с целью расширения области применения за счет возможности повторной записи и чтения блока данных, оно содержит первый и второй счетчики, первый, второй и третий регистры, первый и второй блоки сравнения, сумматор, группу сумматоров по модулю два, второй мультиплексор, первый, второй и третий элементы задержки, второй, третий и четвертый элементы ИЛИ, одновибратор, вход синхронизации первого счетчика соединен с входом синхронизации счетчика записи, информационные входы которого соединены с выходами первого регистра, информационные входы которого соединены с выходами счетчика записи, управляющий вход которого соединен с вторым входом второго элемента ИЛИ и является входом Ошибочная запись устройства, вход симуронизации первого регистра соединен с первым входом второго элемента ИЛИ. управляющим входом второго мультиплексора, первым входом четвертого элемента ИЛИ и является входом Правильная запись д.тдЩю; sa. вычитающий вход второю счетчпкз уединен с входом синхронизации счсню.а •пения, информационные входы соединены с выходами второго |.сп;с. р·.;. информационные входы которого сседине ны с выходами счетчика чтения. упра-·-· щий вход счетчика чтения соединен с первым входом третьего элемента ИЛИ и является входом Ошибочное чтение’· усгройства. вход синхронизации второго ре.,;· стра соединен с вторым входом третьего элемента ИЛИ, вторым входом чгтг-ортп-о элемента ИЛИ и первыми входам·’ су· м- .· роз по модулю два группы., вторые входы которых соединены с выходами зторсио мультиплексора, информационные входы первой группы которого соединены с выходами первого счетчика, вход установки: в 0 которого соединен с выходом первого элемента задержки, вход которого соединен с выходом второго элемента ИЛИ, информационные входы второй группы второго мул ьтиплексора соединены с информационными входами второго счетчика, входами первой группы первого блока сравнения и являются входами кода задания длины блока обмена устройства, выходы группы сумматоров nt?A buffer storage device containing a memory unit, the information inputs and outputs of which are the corresponding inputs and outputs of the device, the address inputs of the memory unit are connected to the outputs of the first multiplexer, the control input of which is connected to the recording input of the memory unit and the synchronization input of the recording counter and is the recording input of the device, the outputs of the recording counter are connected to the information inputs of the first group of the first multiplexer, the information inputs of the second group of which are connected to the outputs of the counter A read, the synchronization input of which is connected to the read input of the memory block and is the read input of the device, the first OR element, the output of which is the output The drive is empty, characterized in that, in order to expand the scope due to the possibility of re-writing and reading the data block, it contains the first and second counters, the first, second and third registers, the first and second comparison units, the adder, the group of adders modulo two, the second multiplexer, the first, second and third delay elements, the second, third and the fourth OR element, one-shot, the synchronization input of the first counter is connected to the synchronization input of the recording counter, the information inputs of which are connected to the outputs of the first register, the information inputs of which are connected to the outputs of the recording counter, the control input of which is connected to the second input of the second OR element and is an input Error record device, the input of the simuronization of the first register is connected to the first input of the second OR element. the control input of the second multiplexer, the first input of the fourth OR element, and is the input sa. the subtracting input of the second counter is isolated from the synchronization input, I will. a • singing, information inputs are connected to the outputs of the second | .sp; p. R·.;. whose information inputs are connected to the read counter outputs. the control input of the reading counter is connected to the first input of the third OR element and is the input Erroneous reading ’· of the device. synchronization input of the second re.,; · the country is connected to the second input of the third OR element, the second input of the hrtg-ort-o element OR, and the first inputs · su · m -. roses modulo two groups., the second inputs of which are connected to the outputs with a multiplexer, the information inputs of the first group of which are connected to the outputs of the first counter, the installation input: 0 which is connected to the output of the first delay element, the input of which is connected to the output of the second OR element, the information inputs of the second group of the second multiplexer are connected to the information E inputs of the second counter, the inputs of the first group and the first comparison unit are the inputs of the code assignment unit exchange block length, the outputs of adders group nt? модулю два соединены с входами второй группы сумматора, входы первой группы которого соединены с выходами третьего регистра, соответствующими входами первого элемента ИЛИ, входами второй группы первого и второго блоков сравнения, вход синхронизации третьего регистра соединен с выходом одновибратора, вход которого соединен с выходом третьего элемента задержки, вход которого соединен с выходом четвертого элемента ИЛИ, выход третьего элемента ИЛИ соединен с входом второго элемента задержки, выход которого соединен с управляющим входом второго счетчика, выход заема которого является выходом окончания чтения блока данных устройства, 5 выход первого блока сравнения является выходом разрешения чтения блока данных устройства, выход второго блока сравнения является выходом разрешения записи блока данных устройства, входы первой группы 10 второго блока сравнения являются входами максимального значения записываемых данных устройства.module two are connected to the inputs of the second group of the adder, the inputs of the first group of which are connected to the outputs of the third register, the corresponding inputs of the first element OR, the inputs of the second group of the first and second blocks of comparison, the synchronization input of the third register is connected to the output of the one-shot, the input of which is connected to the output of the third element delay, the input of which is connected to the output of the fourth element OR, the output of the third element OR is connected to the input of the second delay element, the output of which is connected to the control input a counter, the loan output of which is the output end of reading the data block of the device, 5 the output of the first comparison block is the output permission to read the data block of the device, the output of the second comparison block is the write permission output of the data block of the device, the inputs of the first group 10 of the second comparison block are inputs of the maximum value Recorded device data.
SU884480298A 1988-09-13 1988-09-13 Buffer memory SU1575238A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884480298A SU1575238A1 (en) 1988-09-13 1988-09-13 Buffer memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884480298A SU1575238A1 (en) 1988-09-13 1988-09-13 Buffer memory

Publications (1)

Publication Number Publication Date
SU1575238A1 true SU1575238A1 (en) 1990-06-30

Family

ID=21398246

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884480298A SU1575238A1 (en) 1988-09-13 1988-09-13 Buffer memory

Country Status (1)

Country Link
SU (1) SU1575238A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5255241A (en) * 1991-05-20 1993-10-19 Tandem Computers Incorporated Apparatus for intelligent reduction of worst case power in memory systems

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N2515154, кл. G 11 С 19/00, 1974. Авторское свидетельство СССР Ms 1111202, кл.С 11 С 19/00, 1984. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5255241A (en) * 1991-05-20 1993-10-19 Tandem Computers Incorporated Apparatus for intelligent reduction of worst case power in memory systems

Similar Documents

Publication Publication Date Title
CA1233259A (en) High performance memory utilizing pipelining techniques
KR20010093642A (en) Improved memory system apparatus and method
KR960039947A (en) NAND Flash Memory IC Card Recorder
JPS6389961A (en) Semaphore circuit
SU1575238A1 (en) Buffer memory
SU1010653A1 (en) Memory device
SU947866A1 (en) Memory control device
FR2287067A1 (en) Data buffer between processor and principal memory - permits addressing of principal memory with cycle loss by central processing unit
SU983748A1 (en) Information measuring device
SU1179351A1 (en) Interface for linking computer with peripheral units
SU1587517A1 (en) Device for addressing buffer memory
SU932567A1 (en) Storage device
SU1173446A1 (en) Storage
JPS578829A (en) Input and output controller
SU1488876A1 (en) Buffer storage devices
SU1283861A1 (en) Storage with information correction
KR960006647A (en) System for decoding a plurality of MPEG audio and video signals
SU963099A1 (en) Logic storage device
SU1282141A1 (en) Buffer storage
KR970029070A (en) First-in, first-out memory device with different size of input / output data and method
SU1317487A1 (en) Storage with error correction in failed bits
SU1075311A1 (en) Control unit for bubble memory
SU1163358A1 (en) Buffer storage
SU1297117A1 (en) Internal storage with error detection
SU1285453A1 (en) Two-channel information input device