SU1541625A2 - Устройство дл сопр жени абонента с общей магистралью - Google Patents

Устройство дл сопр жени абонента с общей магистралью Download PDF

Info

Publication number
SU1541625A2
SU1541625A2 SU884401077A SU4401077A SU1541625A2 SU 1541625 A2 SU1541625 A2 SU 1541625A2 SU 884401077 A SU884401077 A SU 884401077A SU 4401077 A SU4401077 A SU 4401077A SU 1541625 A2 SU1541625 A2 SU 1541625A2
Authority
SU
USSR - Soviet Union
Prior art keywords
information
output
input
trigger
elements
Prior art date
Application number
SU884401077A
Other languages
English (en)
Inventor
Владимир Николаевич Попов
Виктор Иванович Киселев
Евгений Владимирович Каюшев
Original Assignee
Пермское научно-производственное объединение "Парма"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пермское научно-производственное объединение "Парма" filed Critical Пермское научно-производственное объединение "Парма"
Priority to SU884401077A priority Critical patent/SU1541625A2/ru
Application granted granted Critical
Publication of SU1541625A2 publication Critical patent/SU1541625A2/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в распределенных вычислительных системах, содержащих несколько источников информации, подключенных к общей магистрали, в частности при создании локальных вычислительных сетей. Цель изобретени  - повышение производительности вычислительной системы за счет аппаратного отбора пакетов данных. Устройство содержит два согласующих элемента, селектор информации, три регистра сдвига, регистр адреса пакета данных, регистр адреса, два элемента сравнени , п ть триггеров, счетчик адреса, три счетчика, четыре элемента задержки, три элемента И, три элемента ИЛИ, элемент И-ИЛИ. 1 ил.

Description

Изобретение относитс  к вычислительной технике, и может быть использовано в распределенных вычислительных системах, содержащих несколько источников информации, подключенных к общей магистрали, в частности при создании локальных вычислительных сетей , и  вл етс  усовершенствованием изобретени  по авт.св. № 1432542.
Целью изобретени   вл етс  повы- шение производительности вычислительной системы за счет аппаратного отбора пакетов данных.
На чертеже представлена блок- схема устройства.
Устройство содержит первый и второй согласующие элементы 1 и 2, селектор 3 информации, первый счетчик 4, регистр 5 адреса, с первого по третий триггеры 6-8, первый и второй элементы 9 и 10 задержки, первый элемент И 11, элемент И-ИЛИ 12, первый и второй регистры 13 и 14 сдвига, первый элемент 15 сравнени , счетчик 16 адреса, второй и третий счетчики 17 и 18, третий элемент 19 задержки, четвертый триггер 20, второй и тре- ,тий элементы И 21 и 22, с первого по третий элементы ИЛИ 23-25, общую магистраль 26, вход 27 устройства, служащий дл  подключени  к синхро- выходу абонента, вход 28 устройства, служащий дл  подключени  к выходу окончани  передачи абонента, вход 29 устройства, служащий дл  подключени  к информационному выходу абонента, выход 30 устройства, служащий дл  подключени  к входу разрешени  передачи абонента, выход 31 устройства, служащий дл  подключени  к входу разрешени  приема абонента, выход 32 устройства , елухавши дл  подключени 
сд
Ј
оэ ю
СП
ю
к информационному входу абонента, третий регистр 33 сдвига, регистр 34 адреса пакета данных, второй элемент 35 сравнени , п тый триггер 36 и четвертый элемент 37 задержки.
Устройство работает следующим образом .
Источник информации в случае необходимости приема какого-либо пакета данных из общей магистрали 26 загружает адрес данного пакета в регистр 34 адреса пакета данных. Принимаема  информаци  из общей магистрали 26 через первый согласующий элемент 1 поступает на вход селектора 3 информации и на информационный вход третьго регистра 33 сдвига, при этом данна  информаци  сдвигаетс  в третьем регистре 33 сдвига под действием сиг нала синхронизации с входа 27 устройства . Сигнал с выхода селектора 3 информации разрешает работу п того триггера 36 и воздействует на вход четвертого элемента 37 задержки, вызыва  по вление сигнала на выходе четвертого элемента 37 задержки через определенный интервал времени, необходимый дл  обеспечени  прием адреса пакета данных из общей магистрали 26, а также выдачи его с информационных выходов третьего регистра 33 сдвига и сравнени  данного адреса с адресом, занесенным в регистр V адреса пакета данных источником информации .
В случае совпадени  сравниваемых адресов сигнал с выхода четвертого элемента 37 задержки устанавливает по синхровходу п тый триггер 36 в единичное состо ние, так как в этот момент на информационном входе данного триггера присутствовал сигнал высокого уровн  с выхода второго элемента 35 сравнени . Сигнал с выхода п того триггера 36 через третий элемент И 22 поступает на выход 31 устройства, разреша  таким образом источнику информации прием пакета данных с выхода 32 устройства, если только второй триггер 7 находитс  в нулевом состо нии, что свидетельстет об отсутствии передачи со стороны данного источника информации.
В случае несовпадени  сравниваемых адресов п тый триггер 36 остает С  в нулевом состо нии при поступлении на его синхровход сигнала с выхода четвертого элемента 37 задержки так как на информационном вхоце п то
0
5
5
5
0
5
0
5
0
го триггера 36 в этот момент присутствует сигнал низкого уровн  с выхода второго элемента 35 сравнени  и, следовательно, на выходе 31 устройства сигнал отсутствует несмотр  на то, что в данный момент по общей магистрали 26 передаетс  пакет данных. Таким образом , этот пакет данных будет отброшен устройством незаметно дл  источника информации.
, При окончании передачи информации по общей магистрали 26 п тни триггер 36 устанавливаетс  в нулевое состо ние по его установочному входу сигналом низкого уровн  с выхода селектора 3 информации и схема переводитс  в состо ние готовности к анализу адреса следующего пакета данных.

Claims (1)

  1. Таким образом, селекци  устройством адресов передаваемых по общей магистрали пакетов данных позволит отбрасывать ненужные источнику информации пакеты данных незаметно дл  него и, следовательно, повысить производительность вычислительной системы,поскольку отпадает необходимость обрабатывать все пакеты данных, а только те, которые предназначены дл  данного абонента. Формула изобретени 
    Устройство дл  сопр жени  абонента с общей магистралью по авт.св. № 1432542, отличающеес  тем, что, с целью повышени  производительности вычислительной системы за счет аппаратного отбора пакетов данных , в устройство введены третий регистр сдвига, второй элемент сравнени , регистр адреса пакета данных, п тый триггер, четвертый элемент задержки , при этом синхровход третьего регистра сдвига соединен с синхровхо- дами первого регистра сдвига, информационный вход третьего регистра сдвига соединен с выходом первого согласующего элемента, выход селектора информации соединен с нулевым входом п того триггера и с входом четвертого элемента задержки, выход которого соединен с синхровходом п того триггера, выход которого соединен с вторым входом третьего элемента И, информационных вход п того триггера соединен с выходом второго элемента сравнени , перва  и втора  группы информационных входов которого соединены соответственно с группами информационных выходов третьего регистра сдвига и регистра адреса пакета данных.
SU884401077A 1988-04-01 1988-04-01 Устройство дл сопр жени абонента с общей магистралью SU1541625A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884401077A SU1541625A2 (ru) 1988-04-01 1988-04-01 Устройство дл сопр жени абонента с общей магистралью

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884401077A SU1541625A2 (ru) 1988-04-01 1988-04-01 Устройство дл сопр жени абонента с общей магистралью

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1432542 Addition

Publications (1)

Publication Number Publication Date
SU1541625A2 true SU1541625A2 (ru) 1990-02-07

Family

ID=21364907

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884401077A SU1541625A2 (ru) 1988-04-01 1988-04-01 Устройство дл сопр жени абонента с общей магистралью

Country Status (1)

Country Link
SU (1) SU1541625A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1432542, кл. О 06 F 13/36, 1987. *

Similar Documents

Publication Publication Date Title
US4390969A (en) Asynchronous data transmission system with state variable memory and handshaking protocol circuits
US5179670A (en) Slot determination mechanism using pulse counting
US3842405A (en) Communications control unit
US5214769A (en) Multiprocessor control system
KR20000022309A (ko) 컴퓨터 시스템내의 동일 버스상에 두 개의 부 디코드 에이전트를 지원하는 방법 및 장치
KR970076812A (ko) 결정 저장 장치를 구비한 고속 아비터
SU1541625A2 (ru) Устройство дл сопр жени абонента с общей магистралью
US6959398B2 (en) Universal asynchronous boundary module
Hayakawa et al. Design and implementation of a synchronization and communication controller for cluster computing systems
US6016521A (en) Communication control device
US20020112111A1 (en) Parallel and point-to-point data bus architecture
KR970006410B1 (ko) 핸드 쉐이킹방법을 이용한 어레이 프로세서간의 데이타 통신회로
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1242970A1 (ru) Устройство дл сопр жени вычислительных машин с магистралью
SU1520530A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
KR900000607B1 (ko) Dmac 채널요구 분할회로
SU1587524A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
RU2109334C1 (ru) Многоканальное устройство для сопряжения вычислительных машин
KR19990003133A (ko) 멀티-보드 시스템의 인터페이스장치
KR19990004474A (ko) 패킷 라우터장치
SU1191915A1 (ru) Устройство дл сопр жени вычислительных машин в многопроцессорной вычислительной системе
KR0134119Y1 (ko) 원칩 마이크로 컴퓨터와 메인 컴퓨터 시스템의 데이터 인터페이스 회로
SU1709324A2 (ru) Устройство дл сопр жени
SU1432542A1 (ru) Устройство дл сопр жени абонента с общей магистралью
KR950006826Y1 (ko) 직렬 데이타 전송회로