SU1497705A1 - Умножитель частоты - Google Patents
Умножитель частоты Download PDFInfo
- Publication number
- SU1497705A1 SU1497705A1 SU864135153A SU4135153A SU1497705A1 SU 1497705 A1 SU1497705 A1 SU 1497705A1 SU 864135153 A SU864135153 A SU 864135153A SU 4135153 A SU4135153 A SU 4135153A SU 1497705 A1 SU1497705 A1 SU 1497705A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- input
- output
- multiplier
- counter
- Prior art date
Links
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике. Цель изобретени - упрощение устройства. Умножитель частоты содержит элемент И 1, одновибратор 2, триггеры 3 и 5, реверсивный счетчик 4 и блок задани 6 коэффициента умножени . При поступлении импульса входной частоты триггер 5 разрешает поступление на триггер 3 опорной частоты. Триггер 3 обеспечивает синхронизацию работы умножител и разрешает прохождение через эл-т И 1 импульсной последовательности на выход умножител и на счетчик 4, в котором происходит их вычитание из числа N, поступающего с блока задани 6. Счетчик 4 запускает одновибратор 2, который возвращает триггер 5 в нулевое состо ние. Коэффициент умножени устройства может измен тьс с единичным шагом от нул до N. 2 ил.
Description
1
(21)4135153/24-09
(22)14.10.86
(46) 30.07.89. Бюл. № 28
(71)Производственно-техническое предпри тие Укрэнергомеханизаци
(72)СсФ.Танасиенко
(53)621.374е44 (088„8)
(56)Авторское свидетельство СССР 1229944, кл Н 03 В 19/00, 1984
Авторское свидетельство СССР 1448088, кл. Н 03 В 19/00, 1982„
(54)УМНОЖИТЕЛЬ ЧАСТОТЫ
(57)Изобретение относитс к автоматике и вычислительной технике Цель изобретени - упрощение устройства. Умножитель частоты содержит элемент
И 1, одновибратор 2, триггеры 3 и 5, реверсивный счетчик 4 и блок 6 задани коэффициента умножени . При поступлении импульса входной частоты триггер 5 разрешает поступление на триггер 3 опорной частоты. Триггер 3 обеспечивает синхронизацию работы умножител и разрешает прохождение через эл-т И 1 импульсной последовательности на выход умножител и на счетчик 4, в котором происходит их вычитание из числа N, поступающего с блока 6 задани . Счетчик 4 запускает одновибратор 2, который возвращает триггер 5 в нулевое состо ние. Коэффициент умножени устройства может измен тьс с единичным шагом от нул до N. 2 ило
(Л
со
СП
- 1497
Ичобретение относитс к автоматике и вычислительной технике и может Г)ыть использовано в системах экстремального регулировани , устройствах масштабного преобразовани углового или нелинейного перемещени в код, в арифметических устройствах., Цель изобретени - упрощение о На фиго1 представлена структурна схема умножител частоты, на фиг.2 - эпюры, по сн ющие работу устройства
Умножитель частот содержит элемент И 1, одновибратор 2, первый триггер 3, реверсивный счетчик 4, второй триггер 5 и блок 6 задани коэффициента умножени о
Умножитель частоты работает следующим образом с
Предположим, что до момента t.
(фиГс2а) в реверсивньш счетчик А 6bui записан двоичный код целого числа N, на которое требуетс умножить входную частоту умножител . Это число назовем коэффициентом умножени . Выходна частота умножител определ етс соотношением FBWX с Д F с умножаема частота. Первый 3 и второй 5 триггеры наход тс в нулевом состо нии . При поступлении на сигнальньш вход умножител импульс входной частоты (фиг.2а, момент t) второй триггер 5 измен ет свое состо ние на единичное , разреша реакцию первого триггера 3 на сигнал, поступаю щий на вход опорной частоты умножител о Частота этого сигнала Fon выбираетс из
услови РОП 7 Д макс максимально возможный коэффициент умножении , определ емьй разр дностью реверл вного счетчика 4 Применение первогс триггера 3 обеспечивает син- хронизг-цию работы умножител по переднему фро.нту первого после момента t, импульса, поступающего на вход опорной частоты умножител (фиг.2в,г момент t,j)c Благодар этому исключаетс зависимость выходных импульсов умножител от взаимного расположени моментов t,, t,j на временной оси.
Сигнал с выхода первого триггера 3, изменившего свое состо ние на единичное в момент ti (фиг.2г), разрешает прохождение через элемент И 1 импульсной последовательности (фиг.2в)о Импульсы этой последовательности поступают на выход умножител и на вычитающий вход реверсивного счетчика 4, в котором происходи
5
0
0 ,
0 5 о
5
их вычитание из числа N. В момент, когда число импульсов, поступивших на вычитающий вход реверсивного счетчика 4, станет равно N и уровень сигнала на указанном входе станет нулевым (фиг.2в, момент tg), на выходе обратного переноса реверсивного счетчика 4 будет сформирован сигнал с уровнем лог. О, запускающий одно- вибратор 2. Последний применен дл временного разделени входных и выходных сигналов реверсивного счетчика , 4, длительность его выходного импульса (фиг„2е, интервал tg, t) вы бираетс настолько малой, насколько это позвол ет элементна база умножител .
Сигнал с отрицательным перепадом с выхода одновибратора 2 (фиг.2е) возвращает в нулевое соего ние BiO- рой триггер 5 (;Ьиг.2б, момент t) . сигнал с выхода которого (лог. О) устанавливает в нулевое состо ние первый триггер 3 (фиГо2г, момент tj) . Прохождение импульсов на выход умножител частоты прекращаетс о Таким образом, на выходе умножител частоты в интервале (t, (фиг.2а будет сформировано N импульсов На фиг„2д .
В дан}юм cjiy4ae математическое выражение дл выходной частоты умно- ,кител Fg, будет FB, I/T, где Т 5 - интегральный период выходных ко- чебаний умножител , определ емый по
N
формуле Т Tj/N, где величины Т
могут отличатьс друг от друга
(фиГс2д). С учетом последней формулы выражение дл выходной частоты умноN
жител приобретает вид F g N/ Х Т,-,
N
а поскольку ZT-Tg, то F N/T д.
Выходной сигнал второго триггера 5 с уровнем лог, О поступает также на управл ющий вход реверсивного счетчика 4, перевод последний в ре- ;ким параллельной записи информации В результате ь реверсиЕньБ счетчик 4 вновь записываетс число N, поступающее на входы параллельной записи реверсивного счетчика 4 с выходов блока 6 задани коэффициента умножени о Данньш блок может быть выполнен либо в виде переключателей, коммутирующих на каждый из входов параллельной записи реверсивного счетчика 4 уровн лоГс О или лог, 1 в зависимости от значений разр дов двоичной формы числа N, либо в виде fer- рансл тЪра сигналов, например от управл ющего вычислительного комплекса и не вл етс оригинальным блоком. Таким образом, коэффициент умножени устройства может измен тьс с единичным шагом от нул до N,
При поступлении на сигнальный вход умножител следующего импульса (фиг.2а, момент t) огШсанные процессы повтор ютс .
Предлагаемьш умножитель частоты требует дл своего построени значи- тельно меньших (примерно в два раза) матйриальньгх затрат по сравнению с извссткьп , при этом за счет уменьшени количества элементов схемы повышаетс надежность умнож1 тел как уст- ройствд.
Claims (1)
- Формула изобретениУмножитель частоты, содержащий последовательно соединенные первьй- ППППППППППППГппптриггер, элемент И и реверсивный счетчик , а также второй триггер и блок задани коэффициента умножени , при этом выход второго триггера соединен с управл ющим входом р персипного счетчика, а второй вход зл пглта И вл етс входом опорной частоты умножител частоты, о тличающий- с тем, что, с целью упрощени , в него введен одновибратор, при этом счетный вход первого триггера соединен с вторьм входом элемента И, выходы бдока задани коэффициента умножени соединены с соответствующими входами параллельной записи реверсивного счетчика, выход второго триггера соединен с установочным входом первого триггера, выход обратного переноса реверсивного счетчика соединен с входом одновибратора, выход одновибрато- ра соединен с установочным входом второго триггера, счетный вход которого вл етс сигнальным входом умножител частоты, а выход элемента И вл етс выходом умножител частоты.дс
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864135153A SU1497705A1 (ru) | 1986-10-14 | 1986-10-14 | Умножитель частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864135153A SU1497705A1 (ru) | 1986-10-14 | 1986-10-14 | Умножитель частоты |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1497705A1 true SU1497705A1 (ru) | 1989-07-30 |
Family
ID=21263058
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864135153A SU1497705A1 (ru) | 1986-10-14 | 1986-10-14 | Умножитель частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1497705A1 (ru) |
-
1986
- 1986-10-14 SU SU864135153A patent/SU1497705A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1497705A1 (ru) | Умножитель частоты | |
JPS5935533B2 (ja) | 非同期型数値制御計数器 | |
SU1361527A1 (ru) | Распределитель импульсов | |
US4164712A (en) | Continuous counting system | |
SU911526A1 (ru) | Устройство дл умножени число-импульсных кодов | |
SU1298831A1 (ru) | Умножитель частоты следовани импульсов | |
SU1064458A1 (ru) | Преобразователь код-ШИМ | |
SU1203534A1 (ru) | Устройство дл моделировани сетевых графов | |
SU1707761A1 (ru) | 2К-разр дный счетчик в коде Гре | |
SU1559334A1 (ru) | Устройство дл моделировани дискретных ортогональных сигналов | |
SU1151995A2 (ru) | Перемножающее устройство | |
SU1624678A1 (ru) | Формирователь последовательности пр моугольных импульсов | |
SU1397936A2 (ru) | Устройство дл перебора сочетаний | |
SU1169164A1 (ru) | Цифровой накопитель | |
SU1591010A1 (ru) | Цифровой интегратор | |
SU1293844A1 (ru) | Устройство дл преобразовани кодограмм | |
SU1396142A1 (ru) | Множительное устройство | |
SU1334144A1 (ru) | Устройство дл вычислени тригонометрического тангенса | |
SU1695389A1 (ru) | Устройство дл сдвига импульсов | |
SU1283789A2 (ru) | Цифровое устройство дл вычислени тригонометрических коэффициентов | |
SU1737714A1 (ru) | Управл емый делитель частоты | |
SU1173554A2 (ru) | Управл емый делитель частоты | |
SU1451832A1 (ru) | Генератор импульсов управл емой частоты | |
SU1429122A2 (ru) | Устройство дл сопр жени @ датчиков с ЭВМ | |
SU1056219A1 (ru) | Функциональный преобразователь |