SU1396142A1 - Множительное устройство - Google Patents

Множительное устройство Download PDF

Info

Publication number
SU1396142A1
SU1396142A1 SU864151841A SU4151841A SU1396142A1 SU 1396142 A1 SU1396142 A1 SU 1396142A1 SU 864151841 A SU864151841 A SU 864151841A SU 4151841 A SU4151841 A SU 4151841A SU 1396142 A1 SU1396142 A1 SU 1396142A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
control unit
inputs
counter
Prior art date
Application number
SU864151841A
Other languages
English (en)
Inventor
Валерий Богданович Дудыкевич
Виктор Иванович Отенко
Original Assignee
Львовский политехнический институт им.Ленинского комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский политехнический институт им.Ленинского комсомола filed Critical Львовский политехнический институт им.Ленинского комсомола
Priority to SU864151841A priority Critical patent/SU1396142A1/ru
Application granted granted Critical
Publication of SU1396142A1 publication Critical patent/SU1396142A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  построени  специализирован ных умножителей;временных интервалов. Цель изобретени  - повышение быстродействи . Множительное устройство включает в себ  блок 1 управлени , входы которого соединены с информационными входами 2,3, генератор 7 тактовых импульсов, первый элемент И 8, второй элемент И 11, умножитель 14частоты на код, первый счетчик 15с входом 16 обнулени  и счетным входом 17, триггер 18, коммутатор 19 с информационными входами 20, 21 и управл ющим входом 22 и второй счетчик 23 с входом 24 обнулени  и счетным входом 25 с соответствующими св з ми. Блок 1 управлени  содержит элемент ШШ, элемент И и одновибра- тор. Устройство вычисл ет произведение двух аргументов, заданных одно- в ременно начинанщимис  временными интервалами . Результат умножени  формируетс  в момент окончани  более длительного интервала времени. 2 ил. С S (Л

Description

СО
со сп
30
4: Ю
. 1
Изобретение относитс  к вычислительной технике и может быть использовано дл  построени  специализированных умножителей временных интерва лов.
Цель изобретени  - повышение быстродействи .
На фиг. 1 представлена функционгшь на  схема множительного устройства} на фиг. 2 - функцион шьна  схема блока управлени .
Множительное устройство содержит блок 1 управлени , имеющий первый и второй входы, соединенные сОответст- венно с первым и вторым информационными входами 2 и 3 устройства, и первый , второй и третий выходы 4, 5 и 6,, генератор 7 тактовых импульсов, пер)
:вый элемент И 8 с входами 9 и 10,)зто-20 тенциалов, который запустит одновибратор 28. Короткий импульс с выхода од- новибратора 28 обнулит счетчики 15 и 23. Одновременно потенциалы логической единицы с выходов 4 и 5 блока 1 управлени  откроют элементы И 8 и 11.. Импульсы с генератора 7 с частотой f, начнут поступать на тактовый вход умножител  14 частоты на код и на вход 1 7 счетчика J 5,
Элемент И 11 закроетс  по истече25
30
35
;рой элемент И 11 с входами 12 и 13,, умножитель 14 частоты на код, первый счетчик 15 с входом 16 обнулени  и счетным входом 17, триггер 18, ком- мутатор 19 с информационными входами 20 и 21 и управл ющим входом 22 и второй счетчик 23 с входом 24 обнулени  и счетным входом 23, Выход генератора 7 тактовых импульсов соединен с входом 9 элемента И 8 и входом 12 Элемента И 11. Выход 4 блока 1 уп- нии Давлени  соединен с входом 10 элемен- или Та И В, вьгход которого соединен с частотным входом умножител  14 частоты на код. Выход 5 блока 1 управлени  соединен с управл ющим входом 22 коммутатора 19 и входом 3 элемента ИМ, выход которого соединен со счет ным входом 17 счетчика 15, разр дные выходы которого, соединены соответственно с кодовыми входами умножител  14 частоты на код, выход которого соединен со счетным входом триггера 18 и информационным входом 20 коммутатора 19. Выход триггера 18 соединен с информационным входом 21 коммутатора 19, выход которого соединен со счетным входом 25 счетчика 23, вход 24 обнулени  которого соединен с входом 16 обнулени  счетчика. 15 и выходом 6 блока 1 управлени 
Блок 1 управлени  содержит элемент ИЛИ 26, элемент И 27 и одновибратор 28, выход которого соединен с третьим выходом 6 блока 1 управлени , а вход - с первым выходом 4 блока 1 55 равлени  и выходом элемента ШШ 26, входы которого соединены с первым и вторым входами блока 1 управлени :
интервала если
-т( S
если t
X -y Элемент И 8
tu, если t у t. закроетс  по истечении интервела t
если t 6 ty
-X
если tx 5 t
Г
Г
40
45
50
-X t: -U ) ИЛИ
Так как входы 2 и 3 относительно множительного устройства функционально равнозначны, достаточно рассмотреть один из вариантов соотношени  длительностей ty и t, например t Ъ ti, В этом случае элемент И111 закроетс  по окончании импульса дли- тельностью tu, а элемент И 8 - по окончании и шyльca длительностью .
Коммутатор 19 при подаче на его вход 22 потенциала логической единицы подключает к входу 25 счетчика 23 выход умножител  14 частоты на код, а при подаче на вход 22 потенциала логического нул  выход триггера 18.
Таким образом, коммутатор 19 в течение интервала tu будет пропускать на вход 25 счетчика 23 импульсы с выхода умножител  14 частоты на код, а в течение интервала (t - tu) - импульсы с выхода триггера 18.
При использовании в качестве умножител  14 частоты на код интегратора с параллельным переносом
и первьм и вторым входами элемента И 27, вькод-которого соединен с вторым выходом 5 блока 1 управлени .
Множительное устройство работает следующим образом.
Пусть вначале на входах 2 и 3 множительного устройства присутствует потенциал логического нул , В этом случае потенциалы логического нул  на выходах элемента ИЛИ 26 и И 27, поддерживают элементы И 8 и 11 в закрытом состо нии. Если теперь на входы 2 и 3 подать одновременно начинающиес  пр моугольные импульсы положительной пол рности длительностью соответственно ty и.Ьц, то в момент их поступлени  на выходе элемента ШШ 26 возникнет положительный перепад по5
нии или
5
интервала если
-т( S
если t
X -y Элемент И 8
tu, если t у t. закроетс  по истечении интервела t
если t 6 ty
-X
если tx 5 t
Г
Г
0
5
0
-X t: -U ) ИЛИ
Так как входы 2 и 3 относительно множительного устройства функционально равнозначны, достаточно рассмотреть один из вариантов соотношени  длительностей ty и t, например t Ъ ti, В этом случае элемент И111 закроетс  по окончании импульса дли- тельностью tu, а элемент И 8 - по окончании и шyльca длительностью .
Коммутатор 19 при подаче на его вход 22 потенциала логической единицы подключает к входу 25 счетчика 23 выход умножител  14 частоты на код, а при подаче на вход 22 потенциала логического нул  выход триггера 18.
Таким образом, коммутатор 19 в течение интервала tu будет пропускать на вход 25 счетчика 23 импульсы с выхода умножител  14 частоты на код, а в течение интервала (t - tu) - импульсы с выхода триггера 18.
При использовании в качестве умножител  14 частоты на код интегратора с параллельным переносом
dN
вых
dNg. K 2m .
dN
выи
где dN - приращение количества вхо ных импульсов интегратора приращение количества выходных импульсов интегратора;
разр дный двоичный код коэффициента умножени . Количество импульсов N , поступивших в счетчик 23 в течение интервала tц, равно:
К-т
Ч
NI
:г о о
d(fot) -fot
Ijtdt
(2)
f: .
, 2
где t - текущее врем ;
частота выходных импульсов
генератора 7.
Учитыва , что по окончании интервала число
U -J -
в
ty в счетчике 15 фиксируетс 
fpty, определим количество импульсов N , , , поступивших
счетчик 23 в течение интервала ( tu
3
N
fo(tx- tij)-fp-ty f;(txts-t4)
2.2
,m-n
(tj-.-tij)
Тогда количество импульсов , поступивших в счетчик 23 в течение
интервала t, равно:
2
N, N.: + N,,
a.
Ц)
-3
fo
,№1+1
Из выражени  (4) следует, что множительное устройство вычисл ет произведение двух аргументов, заданных одновременно начинающимис  временными интервалами. Результат перемноже- НИН двух интервалов времени получаетс  в момент окончани  более длительного из них, т.е. множительное устройство работает в реальном масштабе времени .
Таким образом, по сравнению с про30 вый и второй информационные входы устройства соединены соответственн с первым и вторым входами блока уп :равлени , третий выход которого со единен с входами обнулени  первого и второго счетчиков, выход генерат ра тактовых импульсов соединен с п вым входом второго элемента И, вто рой вход которого соединен с вторым выходом блока управлени , а вькод второго элемента И соединен со сче ным входом первого счетчика, разр  ные выходы которого соединены соот ственно с кодовыми входами умножит л  частоты на код, выход которого единен со счетным входом триггера первым информационным входом комму тора, второй информационный вход к торого соединен с выходом триггера второй выход блока управлени  соеди нен с входом управлени  коммутатор
тотипом предлагаемое множительное устройство обладает повьшенным быстродей- выход которого соединен со счетным ствием.входом второго счетчика.
(1)
1396U2
Фор
мула изобретени 
ва вход-, ратора; ва вытегракод ни . остуинтер4 Ijtdt
(2)
ьсов
интерв
тс 
( tu)
3)
t4)
; , ние
(t,t w
10
15
20
о мнопроизых енныноже- учаеттельустройбе врес проМножительное устройство, содержащее первый и второй счетчики, умножитель частоты на код, генератор тактовых И1у1пульсов, первый элемент И и блок управлени , первый выход которого соединен с первым входом первого элемента И, второй вход которого соединен с выходом генератора тактовых иьтульсов, а вьосод первого элемента И соединен с частотным входом умножител  частоты на код, отличаю- щ е е с   тем, что, с целью повышени  быстродействи , блок управлени  содержит элемент ИЛИ, элемент И и од- новибратор, выход которого соединен с третьим выходом блока управлени , а вход одновибратора соединен с первым выходом блока управлени  и выходом элемента ИЛИ, входы которого соединены с первым и вторым входами блока управлени  и первым и вторым вхо25 дами элемента И блока управлени , выход которого соединен с вторым выходом блока управлени , и, кроме того, в устройство введены триггер, коммутатор и второй элемент И, причем пер30 вый и второй информационные входы устройства соединены соответственно с первым и вторым входами блока уп- :равлени , третий выход которого со- единен с входами обнулени  первого и второго счетчиков, выход генератора тактовых импульсов соединен с первым входом второго элемента И, второй вход которого соединен с вторым выходом блока управлени , а вькод второго элемента И соединен со счетным входом первого счетчика, разр дные выходы которого соединены соответственно с кодовыми входами умножител  частоты на код, выход которого соединен со счетным входом триггера и первым информационным входом коммутатора , второй информационный вход которого соединен с выходом триггера, второй выход блока управлени  соединен с входом управлени  коммутатора.
35
40
45
ое усттродей- выход которого соединен со счетным входом второго счетчика.
tft9.2
чш ит 1лЛ

Claims (1)

  1. Формула изобретения
    Множительное устройство, содержащее первый и второй счетчики, умножитель частоты на код, генератор тактовых импульсов, первый элемент И и блок управления, первый выход которого соединен с первым входом первого элемента И, второй вход которого соединен с выходом генератора тактовых импульсов, а выход первого элемента И соединен с частотным входом умножителя частоты на код, о т л и чающее-- с я тем, что, с целью повышения быстродействия, блок управления содержит элемент ИЛИ, элемент И и одновибратор, выход которого соединен с третьим выходом блока управления, а вход одновибратора соединен с первым выходом блока управления и выходом элемента ИЛИ, входы которого соединены с первым и вторым входами блока управления и первым и вторым входами элемента И блока управления, выход которого соединен с вторым выходом блока управления, и, кроме того, в устройство введены триггер, коммутатор и второй элемент И, причем первый и второй информационные входы устройства соединены соответственно с первым и вторым входами блока уп:равления, третий выход которого со1 единен с входами обнуления первого и второго счетчиков, выход генератора тактовых импульсов соединен с первым входом второго элемента И, второй вход которого соединен с вторым выходом блока управления, а выход второго элемента И соединен со счетным входом первого счетчика, разрядные выходы которого соединены соответственно с кодовыми входами умножителя частоты на код, выход которого соединен со счетным входом триггера и первым информационным входом коммутатора, второй информационный вход комени.
    Таким образом, по сравнению с прототипом предлагаемое множительное устройство обладает повышенным быстродействием.
    торого соединен с выходом триггера, второй выход блока управления соединен с входом управления коммутатора, выход которого соединен со счетным входом второго счетчика.
    '1396142
SU864151841A 1986-11-25 1986-11-25 Множительное устройство SU1396142A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864151841A SU1396142A1 (ru) 1986-11-25 1986-11-25 Множительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864151841A SU1396142A1 (ru) 1986-11-25 1986-11-25 Множительное устройство

Publications (1)

Publication Number Publication Date
SU1396142A1 true SU1396142A1 (ru) 1988-05-15

Family

ID=21269256

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864151841A SU1396142A1 (ru) 1986-11-25 1986-11-25 Множительное устройство

Country Status (1)

Country Link
SU (1) SU1396142A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Данчеев В.П. Цифро-частотные вычислительные устройства. М.: Энерги , 1976, с. 50, рис. 2-13. Оранский A.M. Аппаратные методы в цифровой в lчиcлитeльнoй технике. Минск: БГУ,1977, с.64, рис.3.5. *

Similar Documents

Publication Publication Date Title
SU1396142A1 (ru) Множительное устройство
SU1267431A1 (ru) Устройство дл выполнени быстрого преобразовани Фурье
SU911526A1 (ru) Устройство дл умножени число-импульсных кодов
RU1802395C (ru) Умножитель частоты следовани импульсов
SU628630A1 (ru) Анализатор рекурентного сигнала фазового пуска
SU951304A1 (ru) Множительное устройство
SU1732343A1 (ru) Функциональный преобразователь
SU474306A1 (ru) Датчик отклонени магнитного пол произвольной формы
SU632063A1 (ru) Устройство дл формировани серий импульсов
SU982060A1 (ru) Устройство дл контрол знаний обучаемого
SU1018216A1 (ru) Устройство дл формировани одиночных импульсов
SU377795A1 (ru) Устройство регулируемого запаздывания
SU836756A1 (ru) Устройство дл умножени частотыСлЕдОВАНи иМпульСОВ
SU616262A1 (ru) Устройство дл ввода информации
RU2047895C1 (ru) Анализатор спектра
SU1195428A1 (ru) Устройство дл формировани серий импульсов
SU957205A1 (ru) Генератор случайных процессов
SU1043644A1 (ru) Устройство дл возведени в степень
SU475625A1 (ru) Устройство дл определени одномерных начальных моментов -го пор дка случайных процессов
SU1163340A1 (ru) Устройство дл определени характеристической функции
SU526915A1 (ru) Устройство дл дифференцировани широтно-импульсных сигналов
SU1151995A2 (ru) Перемножающее устройство
SU1115059A1 (ru) Устройство дл моделировани системы сбора и обработки данных
SU523412A1 (ru) Коррел ционный счетчик
SU570051A1 (ru) Устройство дл умножени