SU1485311A2 - Устройство аналоговой памяти - Google Patents

Устройство аналоговой памяти Download PDF

Info

Publication number
SU1485311A2
SU1485311A2 SU874343644A SU4343644A SU1485311A2 SU 1485311 A2 SU1485311 A2 SU 1485311A2 SU 874343644 A SU874343644 A SU 874343644A SU 4343644 A SU4343644 A SU 4343644A SU 1485311 A2 SU1485311 A2 SU 1485311A2
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
analog memory
accuracy
amplifier
resistors
Prior art date
Application number
SU874343644A
Other languages
English (en)
Inventor
Yurij A Zubets
Vladimir Ya Stenin
Original Assignee
Mo Inzh Fiz Inst
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mo Inzh Fiz Inst filed Critical Mo Inzh Fiz Inst
Priority to SU874343644A priority Critical patent/SU1485311A2/ru
Application granted granted Critical
Publication of SU1485311A2 publication Critical patent/SU1485311A2/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

Изобретение относится к автоматике и вычислительной' технике и может быть использовано в дискретноанаЗТоговых преобразователях, устройствах считывания сигналов и является усовершенствованием устройства по авт.св. К' 1377916. Цель изобретения повышение точности устройства. Пос-.
тавленная цель достигается благодаря введению компенсирующих элементов на резисторах, уменьшающих температурный дрейф напряжения сдвига устройства, связанного с разностью прямых падений напряжений эмиттерных переходов, транзисторных сборок разных типов проводимости. При этом в результате уменьшения статической погрешности смещения выходного уровня от температурного дрейфа точность устройства повышается. Устройство аналоговой памяти содержит накопительный элемент на конденсаторе, усилитель-повторитель, четыре коммутирующих элемента на транзисторах, четыре ключевых элемента на диодах, два стробируемых генератора тока, четыре компенсирующих элемента на резисторах. 1 ил.
ί”
зи „„ 1485311 А2
3
1485311
4
Изобретение относится к автоматике и вычислительной технике, может быть использовано в дискретно-аналоговых преобразователях, в устройствах считывания сигналов и является усовершенствованием известного устройства по авт.св, № 1377916.
Цель изобретения - повышение точности устройства.
На чертеже представлена функциональная схема устройства.
Устройство аналоговой памяти содержит накопительный элемент 1 на конденсаторе, усилитель-повторитель 2, первый - четвертый коммутирующие элементы 3-6 соответственно на г' транзисторах первого и второго типа соответственно, первый - четвертый ключевые элементы 7 - 10 на ди- » одах соответственно, первый 11, второй 12 стробируемые генераторы тока, первый - четвертый компенсирующие элементы 13 - 16 на резисторах
соответственно, шину 17 нулевого потенциала устройства, инфор,.мационные выходы 18 и входы 19 устройства, управляющий вход 20 устройства, первую 21 и вторую 22 шины питания„
Устройство работает следующим образом.
Устройство имеет.два основных режима: 1- запись выборка отсчета сигнала с шины 19 на накопительный элемент 1) 2 - хранение этого отсчета сигнала. На этапе выборки логический сигнал на шине 20 включает генераторы 11 и 12, равные по величине токи которых протекают через элементы 7 - 10„ При обеспечении баланса параметров элементов диодно-транзисторного моста эмиттерные токи элементов 3 и 6 равны току генераторов 11 и 12. Уровень входного информационного сигнала со входа 19 передается через прямосмещенные элементы 7 и 8 на базу элемента 3 и через элементы 9 и 10 - на базу элемента 6. Разность токов, протекающая через элементы 3 и 5 и элементы 4 и 6, заряжая элемент 1, уравнивает потенциалы на входе усилителя 2, на выходе 18 и входе 19 устройства. Элементы 4 и 5, усилитель 2 образуют усилительный блок с повторителями тока на входе, охваченный 100%-ной отрицательной обратной связью.
При переходе устройства в режим хранения изменение логического управляющего сигнала на шине 20 выключает генераторы 11 и 12 тока, элементы 7-10 закрываются, потенциал базы элемента 5 уравнивается с потенциалом его эмиттера и элемент 5 закрывается. Аналогично закрывается элемент 4.
Диодно-транзисторный мост, включающий элементы 7 - 10 и элементы 3 6, поддерживается в закрытом состоянии из-за встречного включения элементов 7 и 10 с эмиттерными переходами элементов 3 и 6, токи утечки которых отводятся через элементы 13 и 14 на выход усилителя-повторителя. Элемент 1 разряжается в режиме хранения собственными токами утечки и входным током усилителя 2, так как все электроды элементов 4 и 5 имеют одинаковый потенциал.
Напряжение сдвига диодно-траизисторного моста, содержащего элементы 3 - 10, может быть компенсировано однократной регулировкой напряжения сдвига усилителя 2, поэтому статическая точность и температурная стабильность устройства определяется температурным дрейфом напряжения сдвига ТКЕС..
Использование дополнительных третьего 15 и четвертого 16 компенсирующих элементов на резисторах уменьшает температурный дрейф напряжения сдвига устройства приблизительно в два раза с 15 до 8 мкВ/К да счет семикратного уменьшения составляющей температурного дрейфа,связанного с разностью прямых падений напряжений эмиттерных переходов транзисторных сборок разного типа проводимости, при этом повышение точности увеличивается в 2 раза за счет уменьшения статической погрешности смещения выходного уровня от температурного дрейфа. '

Claims (1)

  1. Формула изобретения
    Устройство аналоговой памяти по авт.св. № 1377916, отличающееся тем, что, с целью повышения точности устройства, в него введены третий и четвертый компенсирующие элементы на резисторах, первые выводы которых подключены к информа5 1485311' 6
    ционному входу устройства, а вторые аноду диода четвертого ключевых эле· выводы - к катоду диода третьего и ментов.
SU874343644A 1987-12-14 1987-12-14 Устройство аналоговой памяти SU1485311A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874343644A SU1485311A2 (ru) 1987-12-14 1987-12-14 Устройство аналоговой памяти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874343644A SU1485311A2 (ru) 1987-12-14 1987-12-14 Устройство аналоговой памяти

Publications (1)

Publication Number Publication Date
SU1485311A2 true SU1485311A2 (ru) 1989-06-07

Family

ID=21342342

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874343644A SU1485311A2 (ru) 1987-12-14 1987-12-14 Устройство аналоговой памяти

Country Status (1)

Country Link
SU (1) SU1485311A2 (ru)

Similar Documents

Publication Publication Date Title
US4125789A (en) Biasing and scaling circuit for transducers
JPH0265409A (ja) 電圧クランプ差動シングル・エンド比較器
US4697154A (en) Semiconductor integrated circuit having improved load drive characteristics
SU1485311A2 (ru) Устройство аналоговой памяти
JPH0653757A (ja) スイッチング可能な電流源回路
US5617056A (en) Base current compensation circuit
JPH0831194A (ja) サンプルホールド回路
JP2896029B2 (ja) 電圧電流変換回路
SU1485312A1 (ru) Устройство выборки и хранения
SU1335964A1 (ru) Управл емый источник бипол рного эталонного сигнала
JPH02177724A (ja) 出力バッファ回路
SU1327130A1 (ru) Функциональный преобразователь
SU1377916A1 (ru) Устройство аналоговой пам ти
SU1403053A1 (ru) Стабилизатор напр жени с двум выходами
SU411429A1 (ru)
SU571817A1 (ru) Секансный функциональный преобразователь
SU987796A2 (ru) Дифференциальный усилитель
SU1524147A1 (ru) Преобразователь переменного напр жени в посто нное
SU1612325A1 (ru) Устройство выборки-хранени
SU801249A1 (ru) Электронный коммутатор
SU1238156A1 (ru) Запоминающее устройство
SU1448402A1 (ru) Компаратор
SU409378A1 (ru) Коммутатор напряжений
SU942048A1 (ru) Селектор минимального сигнала
SU1485310A1 (ru) Аналоговое запоминающее устройство