SU1485242A2 - Многоканальное устройство для управления обслуживанием запросов - Google Patents

Многоканальное устройство для управления обслуживанием запросов Download PDF

Info

Publication number
SU1485242A2
SU1485242A2 SU874333554A SU4333554A SU1485242A2 SU 1485242 A2 SU1485242 A2 SU 1485242A2 SU 874333554 A SU874333554 A SU 874333554A SU 4333554 A SU4333554 A SU 4333554A SU 1485242 A2 SU1485242 A2 SU 1485242A2
Authority
SU
USSR - Soviet Union
Prior art keywords
channel
channels
output
input
elements
Prior art date
Application number
SU874333554A
Other languages
English (en)
Inventor
Viktor I Benkevich
Vyacheslav V Mazanik
Mikhail M Zaretskij
Aleksandr I Karamnov
Original Assignee
Benkevich Viktor
Vyacheslav V Mazanik
Mikhail M Zaretskij
Karamnov Aleksandr
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Benkevich Viktor, Vyacheslav V Mazanik, Mikhail M Zaretskij, Karamnov Aleksandr filed Critical Benkevich Viktor
Priority to SU874333554A priority Critical patent/SU1485242A2/ru
Application granted granted Critical
Publication of SU1485242A2 publication Critical patent/SU1485242A2/ru

Links

Landscapes

  • Bus Control (AREA)

Description

Изобретение относится к вычислительной технике, в частности к устройствам для управления обслуживанием запросов, и является усовершенствованием известного устройства, описанного в авт.св. № 1073775. Целью изобретения является увеличение надежности функционирования устройства за счет последовательного подключения каналов, начиная с канала с наивысшим приоритетом, после снятия сигнала запроса с ранее включенного канала. Устройство содержит ре·*· гистр 9 маски, выполненный в виде реверсивного регистра сдвига, блок 14 анализа нагрузки, п каналов 3 (п число источников запросов), каждый из которых содержит элементы И-НЕ 5, 6, элементы 8, 19 задержки, элемент И 4, однонаправленный элемент 7. 2 ил.
ЗЦ 1485242 А 2
Фиг.1
3
1 48.5202
4
Изобретение относится к вычислительной технике, в частности к устройствам для управления обслуживанием запросов, и' является усовершенствованием устройства ио авт. св.
№ 1073775.
Целью изобретения является увеличение надежности функционирования устройства за счет последовательного подключения каналов, начиная с канала с наибольшим приоритетом, после снятия сигнала запроса с ранее включенного канала.
На фиг. 1 приведена структурная схема устройства; на фиг. 2 - структурная схема блока анализа загрузки.
Устройство содержит запросные входы 1, выходы 2, каналы 3, каждый из которых содержит элемент И 4, элементы И-НЕ 5 и 6, однонаправленный элемент 7, элемент 8 задержки, регистр 9 маски, вход 10 начальной установки, входы 11-13 регистра 9, блок 14 анализа нагрузки, информационные входы 15 и 16, вход 17 управления, элемент И-НЕ 18, элемент 19 задержки каналов 3.
Блок 14 (фиг. 2) содержит элементы ИЛИ 20 и 21, сумматор 22, элементы 23 и 24 задержки, блок 25 элементов И, блок 26 элементов И-НЕ, ре•гидтр 27 и элементы И 28 и 29.
Устройство работает следующим образом.
В исходном состоянии регистр 9 маски сброшен, и с его инверсных выходов поступают разрешающие сигналы на входы элементов И 4 соответствующих каналов 3. При отсутствии запросов на всех входах 1 действует потенциал логического нуля, в результате чего элементы И 4 всех каналов 3 закрыты и на входы элементов И-НЕ 6 всех каналов 3 поступает потенциал логического нуля через элемент ИЛИ 20. На выходах 2 устройства действует потенциал логической единицы, на выходе элемента И-НЕ 28 - нуль, который через элементы 29 задержки и элемент ИЛИ 20 также подается на элемент ИЛИ-НЕ 6.
При возникновении сигнала запроса на входе 1 одного из каналов 3 элемент И 4 данного канала открывается . и открывает элемент И-НЕ 5, поскольку на вторам входе последнего действует логическая единица с выхода элемента И-НЕ 6. В результате на соответствующий выход 2 устройства поступает разрешающий потенциал уровня логического нуля. Одновременно с выхода элемента И-НЕ 5 сигнал с уровнем логического нуля поступает на вход элемента И-НЕ 6, удерживая его в закрытом состоянии. Поскольку на второй вход элемента И-НЕ 6 логическая единица поступает через интервал времени, задаваемый элементом 8 задержки, переключение элемента И-НЕ 6 не произойдет.
Сигнал логической единицы с выхода однонаправленного элемента 7 через элементы ИЛИ 20 поступает на вторые входы элементов И-НЕ 6 остальных каналов, в результате чего эти элементы открываются" и запрещают переключение элементов И-НЕ. Кроме того, с появлением сигнала с нулевым уровнем на одном из входов элемента И-НЕ 28 на его выходе появляется единичный сигнал, который через элементы 29 задержки поступает на первые входы элементов ИЛЙ 20 и тем самым дублируется открывание элемента И-НЕ 6 всех каналов.
Включение других каналов возможно лишь после снятия логической единицы с выхода элемента И 4 ранее включенного канала. Это осуществляется следующим образом. В момент снятия .сигнала запроса с входа элемента И 4 на его выходе появляется сигнал с уровнем логического нуля, элемент И-НЕ 5 закрывается, на его выходе появляется уровень-логической единицы, на выходе элемента И-НЕ 6 - логический нуль. Нулевой потенциал с выхода элемента И 4 через элемент 8 задержки й однонаправленный элемент 7 поступает на второй вход элемента И-НЕ 6, однако включения каналов не происходит, так как присутствует потенциал логической единицы от элемента И-НЕ 18.
После снятия сигнала запроса на выходе канала появляется уровень логической единицы, на выходе элемента И-НЕ 28 - уровень логического нуля, и через интервал времени, определяемый элементом 19 задержки, нулевой потенциал появляется на. входе элемента И-НЕ 6, с появлением нулевого потенциала элемент И-НЕ 6 закрывается, элемент И-НЕ‘5 открывается и канал готов к работе. Исходя из того, что элементы 19 задержки каналов соединены последовательно, подго1485242
6
тонка каналов к работе также будет, происходить последовательно, начиная с первого канала (канала с наивыс.шим приоритетом).
Регистр 9 маски предназначен для подключения и отключения каналов 3 от обслуживающей системы в соответствии с их приоритетами и в зависимости от нагрузки системы. Приоритеты каналов 3 убывают с увеличением индекса при номере канала, т.е. самым старшим по приоритету является канал 3,.
Регистр 9 представляет собой реверсивный регистр сдвига, информационный вход которого соединен с шиной логической единицы. На входы 12 сдвига вправо и 13 сдвига влево из блока 14 анализа нагрузки поступают управляющие импульсы. При поступлении импульсов по линии 12 логическая единица, действующая на информационном входе регистра 9, начинает последовательно записываться в ячейки регистра 9, отключая наименее приоритетные каналы. При поступлении управляющих импульсов по линии 13 ячейки регистра последовательно устанавливаются в нуль и происходит подключение наиболее приоритетных каналов из числа отключенных.
Программно-аппаратные средства измерения нагрузки системы обеспечивают периодическое поступление на информационный вход 16 устройства текущего значения нагрузки. Если нагрузка системы резко возрастает (например, вследствие значительного роста интенсивности входного потока заданий) или же ресурсов системы оказывается недостаточно для качественного
обслуживания запросов, поступающих по определенной, наиболее приоритетной группе каналов, то блок 14.аналн5 за нагрузки начинает подавать управляющие импульсы на вход 12, что приводит к отключению наименее приоритетных каналов.
θ Когда ресурсов обслуживания системы оказывается достаточно для качественного обслуживания запросов, блок 14 начинает подавать импульсы на вход 13, в результате чего обеспе5 чивает подключение к обслуживанию наиболее приоритетных из числа отключенных каналов.

Claims (1)

  1. Формула изобретения
    О
    Многоканальное устройство для управления обслуживанием запросов по авт. св. № 1073775, о т л и чающее с я тем, что, с целью увели'5 чения надежности функционирования за счет обеспечения приоритетного обслуживания заявок путем последовательного подключения каналов, начиная с канала с наивысшим приоритетом, пос-.
    0 ле снятия сигнала запроса с ранее включенного канала, устройство содержит элемент И-НЕ, а в каждом канале - второй элемент задержки, причем входы элемента И-НЕ соединены с выходами устройства, выход элемента И-НЕ соединен с входом второго элемента задержки первого канала, выход второго элемента задержки канала соединен с входом второго элеθ мента задержки следующего канала и с выходом однонаправленного элемента своего канала.
    1485242
    Фиг.1
SU874333554A 1987-10-26 1987-10-26 Многоканальное устройство для управления обслуживанием запросов SU1485242A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874333554A SU1485242A2 (ru) 1987-10-26 1987-10-26 Многоканальное устройство для управления обслуживанием запросов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874333554A SU1485242A2 (ru) 1987-10-26 1987-10-26 Многоканальное устройство для управления обслуживанием запросов

Publications (1)

Publication Number Publication Date
SU1485242A2 true SU1485242A2 (ru) 1989-06-07

Family

ID=21338368

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874333554A SU1485242A2 (ru) 1987-10-26 1987-10-26 Многоканальное устройство для управления обслуживанием запросов

Country Status (1)

Country Link
SU (1) SU1485242A2 (ru)

Similar Documents

Publication Publication Date Title
US4403192A (en) Priority circuit for service request signals
SU1485242A2 (ru) Многоканальное устройство для управления обслуживанием запросов
JPH05191433A (ja) Upc回路の故障診断方式
US6831922B1 (en) Contention priority control circuit
SU807296A1 (ru) Двухвходовое устройство приоритета
SU1073775A1 (ru) Многоканальное устройство дл управлени обслуживанием запросов
SU1119014A1 (ru) Многоканальное устройство приоритета
SU1123033A1 (ru) Многоканальное устройство приоритета
SU1168942A1 (ru) Устройство дл приоритетного поключени источников информации
SU1049909A1 (ru) Устройство приоритета
JPS63215212A (ja) パルス回路
SU1174925A1 (ru) Многоканальное асинхронное устройство приоритета
SU1420665A1 (ru) Счетное устройство с контролем
SU1374225A1 (ru) Многоканальное устройство приоритета
SU1383352A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1206790A1 (ru) Многоканальное устройство дл подключени абонентов к магистрали
SU1458873A2 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1675882A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1275443A1 (ru) Многоканальное устройство приоритета
SU1180894A1 (ru) Многоканальное устройство приоритета
SU1015368A1 (ru) Устройство дл ретрансл ции сигналов между каналом ввода-вывода и внешними устройствами
SU1195352A1 (ru) Устройство для обмена информацией
SU1553974A1 (ru) Устройство дл приоритетного подключени источников информации к общей магистрали
SU1278870A1 (ru) Многоканальное устройство дл подключени абонентов к группе общих магистралей
JP2804611B2 (ja) 並列競合制御回路