SU1480108A1 - Преобразователь серии импульсов в пр моугольный импульс - Google Patents
Преобразователь серии импульсов в пр моугольный импульс Download PDFInfo
- Publication number
- SU1480108A1 SU1480108A1 SU874269753A SU4269753A SU1480108A1 SU 1480108 A1 SU1480108 A1 SU 1480108A1 SU 874269753 A SU874269753 A SU 874269753A SU 4269753 A SU4269753 A SU 4269753A SU 1480108 A1 SU1480108 A1 SU 1480108A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulse
- output
- counter
- trigger
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в системах обработки и формировани импульсных сигналов. Цель изобретени - повышение точности формировани импульсов при различных коэффициентах нестабильности периодов следовани импульсов в серии. Преобразователь содержит входную шину 1, счетчик 7 импульсов, формирователь 9 импульсов, генератор 3 импульсов, выходную шину 13, элемент ИЛИ 12, элемент И 4. Введение формирователей 10,11 импульсов, регистра 2 сдвига и двух элементов И-НЕ 5 и 6 позволило повысить точность формируемого импульса, определ ющего длительность серии импульсов в случае, если коэффициент нестабильности периода следовани импульсов внутри серии будет измен тьс . 2 ил.
Description
Изобретение относитс к импульсной технике и может быть использовано в системах обработки и формировани импульсных сигналов.
Цель изобретени - повышение точности формировани импульса при различных значени х коэффициентов нестабильности периодов следовани им- пульсов в серии.
На фиг. 1 представлена электрическа функциональна схема предлагаемого преобразовател ; на фиг. 2 - временные диаграммы, по сн ющие его работу.
Преобразоаатель серии импульсов в пр моугольный импульс содержит входную шину 1, регистр 2 сдвига, генератор 3 импульсов, элемент И 4, два элемента И-НЕ 5 и 6, счетчик 7 импульсов, триггер 8, три формировател 9, 10 и И импульсов, элемент ИЛИ 12 и выходную шину 13, причем входна шина 1 через формирователь
10импульсов соединена с первым входом элемента И 4 и первым входом синхронизации регистра 2 сдвига, второй вход синхронизации которого соединен с выходом элемента ИЛИ 12, уп- равл ющий вход - с вторым входом элемента И 4, первым входом элемента И-НЕ 5, выходной шиной 13 и пр мым выходом триггера 8, информационные входы - с соответствующими выходами счетчика 7 импульсов, первый выход - с первым информационным входом счетчика 7 импульсов и первым входом элемента И-НЕ 6, второй выход - с вторым информационным входом счетчика 7 импульсов, третий выход с третьим информационным входом счетчика 7 импульсов и первым входом триггера 8, а остальные выходы - с соответствующими информационными вхо дами счетчика 7 импульсов, вход записи которого соединен с выходом элемента И 4, суммирующий вход - с выходом элемента И-НЕ 6, вычитающий вход - с выходом элемента И-НЕ 5, а выход Заем через формирователь
11импульсов - с вторым входом триггера 8 и вторым входом элемента
ИЛИ 12, первый вход которого соединен с выходом формировател 9 импуль
сов, вход которого соединен с инверсным выходом триггера 8 и вторым входом элемента И-НК 6, третий вход которого соединен с вторым входом
Q
5
0 5
0 s 0
5
0
5
элемента И-НЕ 5 и выходом генератора 3 импульсов.
Преобразователь серии импульсов в пр моугольный импульс работает следующим образом.
Генератор 3 вырабатывает импульсы с периодом tp (фиг. 2,а). В исходном состо нии, т.е. при отсутствии импульсов на шине 1, на выходах регистра 2 имеютс сигналы логического нул , счетчик 7 находитс в нулевом состо нии, при этом на его выходах присутствуют сигналы логического нул , на пр мом выходе триггера 8 также имеетс сигнал логического нул , который, поступа на выход выбора режима регистра 2, разрешает работу последнего в режиме сдвига вправо в сторону старших разр дов о Элементы 4 и 5 закрыты сигналом логического нул с соответствующего выхода триггера 8, а элемент И-НЕ 6 закрыт сигналом логического нул с соответствующего выхода регистра 2 о
Импульсы входного сигнала поступают на шину 1 устройства и далее на формирователь 10 импульсов, при этом последний вырабатывает импульсы (фиг. 2,6), период которых равен периоду импульсов входного сигнала t х, а длительность определ етс быстродействием по соответствующим входам регистра 2 и счетчика 7. Эти импульсы поступают на первый вход синхронизации регистра 2 и вход элемента И 4, поскольку элемент И 4 закрыт, то первый импульс с формировател 10 не проходит на вход записи счетчика 7, а, поступа на регистр 2, устанавливает на его выходе первого разр да сигнал логической единицы, поскольку на входе информации V1 регистра присутствует сигнал логической единицы (дл этого его можно просто никуда не подключать, как показано на фиг0 1, или через резистор соединить с шиной питани ). Этот сигнал, поступа на вход элемента И-НЕ 6, открывает его, поскольку на его другом входе также имеетс сигнал логической единицы с инвертирующего выхода триггера 8, разреша прохождение импульсов с генератора 3 через элемент И-НЕ 6 на вход пр мого счета счетчика 7, и последний начинает работать на суммирование При этом после фиксации
3
счетчиком 7 первого импульса с генератора 3, поскольку состо ние счетчика 7 отлично от нул , на его выходе обратного переноса по вл етс сигнал логической единицы (фиг„ 2,в). К моменту прихода второго импульса входного сигнала в счетчике 7 имеетс код числа N,, соответствующий интервалу времени tx между первым и вторым импульсами входного сигнала . Второй импульс с формировател 10 устанавливает- сигнал логической единицы уже на выходах первого и второго разр дов регистра 20 К моменту прихода третьего импульса входного сигнала в счетчике 7 имеетс код числа N, соответствующий интервалу времени между первым и третьим импульсами входного сигнала , Toe, t „t+ tx.
Третьим импульсом с формировател 10 сигнал логической единицы устанавливаетс и на выходе третьего разр да регистра 2, при этом этот сигнал, поступа на первый вход триггера 8, фронтом 0/1 устанавливает на его пр мом выходе сигнал логической единицы (фиг„ 2,г), открывающий элементы И 4 и И-НЕ 5 и переключающий регистр 2 в режим регистра пам ти При этом на инвертирующем выходе триггера 8 присутствует сигнал логического нул , закрывающий элемент И-НЕ 60 Кроме того, это сигнал логического нул поступает н формирователь 9 импульсов, при этом последний срабатывает от фронта 1/0 и выдает импульс, задний фронт которого задержан на врем , определ емое быстродействием по соответствующим входам регистра 2„ Этот импульс через элемент ИЛИ 12 поступает на второй вход синхронизации регистра и поскольку регистр 2 переключен в режим регистра пам ти, записывает в него задним фронтом код числа-N, поскольку на D-входах регистра 2 в этот момент присутствует код этого числа с выходов счетчика 7 „ Поскольку регистр 2 установлен в режим пам ти , то по первому входу синхронизации он больше не реагирует на импульсы с формировател 10.
Так как элемент И-НЕ 6 закрыт, а элемент И-НЕ 5 открыт, то счетчик 7 начинает работать в режиме
вьгчитани , и к моменту прихода четвертого импульса с формировател 10
1
084
в счетчике 7 имеетс код числа N-N3, где N соответствует интервалу времени t x между третьим и четвертым импульсами входного сигнала.
Поскольку дл представленной схемы предлагаемого устройства коэффициент нестабильности периодов следовани импульсов во входном сигнале
выбран равным двум, то tv /tv
.лмакс X мни
2, где tx - максимальный пери мине
од импульсов в данном входном сигна0
5
0
5
0
5
0
5
ле: t,
- минимальный период им X/WUM пульсов в данном входном сигнале,
5 поэтому tK,+ t х tx , соответственно и N N, следовательно N - N j О, поэтому сигнал на выходе Заем счетчика 7 не измен етс и четвертый импульс с формировател 10, поскольку элемент И 4 тоже открыт , проход на вход записи счетчика 7, снова записывает в него код числа N, так как на его D-входах присутствует код этого числа с выходов регистра 20
К моменту прихода п того импульса входного сигнала в счетчике 7 имеетс код числа N - N., где NX. соответствует интервалу времени tx между четвертым и п тым импульсами входного сигнала, поскольку N N4, то N - N47 0, следовательно, сигнал на выходе Заем счетчика 7 не из- мен етс и п тый импульс с формировател 10 снова записывает в счетчик 7 код числа N с регистра 2 и так далее. К моменту прихода последнего импульса входного сигнала в счетчике 7 имеетс код числа N-N-,, где N; соответствует интервалу времени t x; между последним и предпоследним импульсами входного сигнала, поскольку ., ToN-N- 70, следовательно , сигнал на выходе Заем счетчика 7 не измен етс и последний импульс с формировател 10, соответствующий последнему импульсу входного сигнала, снова записывает в счетчик 7 код числа N.
Поскольку дл представленной схемы предлагаемого устройства интервал между пачками импульсов входного сигнала должен быть больше времени Nt0, то через врем Nt0 относительно последнего импульса с формировател 10 счетчик 7 устанавливаетс в нулевое состо ние, при этом на выходе Заем счетчика 7 по вл етс сигнал логического нул (фиг. 2,в)( который
поступает на вход формировател 1 1 импульсов, при этом последний срабатывает от фронта 1/0 и выдает импульс , длительность которого равна длительности импульса с формировател 9 и определ етс из тех же соображений . Этот импульс, поступа через элемент ИЛИ 12 на второй вход синхронизации регистра 2, передним фронтом записывает в него сигналы логического нул с соответствующих выходов счетчика 7, а, поступа на второй вход триггера 8, задним фронтом устанавливает на пр мом выходе последнего сигнал логического нул (фиг,. 2,г), закрывающий элементы 4 и 6 и переключающий регистр 2 в режим сдвига, т.е„ устройство возвращаетс в исходное состо ние.
Таким образом, на пр мом выходе триггера 8, а следовательно, и на входе устройства формируетс импульс (фиг. 2,г), передний фронт которого совпадает с третьим импульсом входного сигнала, т,е0 задержан относительно первого импульса входного сигнала на врем Nt0, а задний фрон совпадает с адним фронтом импульса со счетчика 7, который задержан на врем Ntо относительно последнего импульса входного сигнала, следовательно , длительность этого импульса равна длительности входного сигнала с точностью, определ емой периодом импульсов 10 генератора 3, так как длительность импульсов с формирователей 9 и 11 много меньше t0, то длительностью этих импульсов можно пренебречь.
Claims (1)
- В общем случае при реализации устройства с другим заданным коэффициентом нестабильности периода следовани импульсов во входном сигнале , например М, необходимо соединить М-1 выход универсального регистра 2 с первым входом триггера 8 Формула изобретениПреобразователь серии импульсов в пр моугольный импульс, содержащийвходную шину, счетчик импульсов, триггер, первый формирователь импульсов , выход которого соединен с первым входом элемента ИЛИ, выходную тину соединенную с первым- входом элемента И, отличающийс тем, что, с целью повышени точности формировани импульса при различных значени х коэффициентов нестабильности периодов следовани импульсов в серии, в него введены два формировател импульсов, сдвигающий регистр и два элемента И-НЕ, причем вход5 второго формировател импульсов соединен с входной шиной, а выход - с вторым входом элемента И и первым входом синхронизации сдвигающего регистра , второй вход синхронизации которого соединен с выходом элемента ИЛИ, управл ющий вход - с первым входом первого элемента И-НЕ, выходной шиной и пр мым выходом триггера, информационные входы - с соответст5 вующими выходами счетчика импульсов, первый выход - с первым информационным входом счетчика импульсов и первым входом второго элемента И-НЕ, второй выход - с вторым информацион„ ным входом счетчика импульсов, третий выход - с третьим информационным входом счетчика импульсов и первым входом триггера, а остальные выходы - с соответствующими информационными входами счетчика импульсов,5 вход записи которого соединен с выходом элемента И, суммирующий вход - с выходом второго элемента И-НЕ5 вычитающий - с выходом первого элемента И-НЕ, а выход Заем через третий формирователь импульсов - с вторым входом элемента ИЛИ и вторым входом триггера, инверсный выход которого соединен с входом первого формировател импульсов и вторым входом второго элемента И-НЕ, третий вход которого соединен с вторым входом первого элемента И-НЕ и выходом генератора импульсов.05123 NПЗNФиг I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874269753A SU1480108A1 (ru) | 1987-04-28 | 1987-04-28 | Преобразователь серии импульсов в пр моугольный импульс |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874269753A SU1480108A1 (ru) | 1987-04-28 | 1987-04-28 | Преобразователь серии импульсов в пр моугольный импульс |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1480108A1 true SU1480108A1 (ru) | 1989-05-15 |
Family
ID=21313871
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874269753A SU1480108A1 (ru) | 1987-04-28 | 1987-04-28 | Преобразователь серии импульсов в пр моугольный импульс |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1480108A1 (ru) |
-
1987
- 1987-04-28 SU SU874269753A patent/SU1480108A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 951683, кл. Н 03 К 5/156, 1981„ Авторское свидетельство СССР № 1205282, кл. Н 03 К 5/156, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1480108A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU1552365A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU1119196A1 (ru) | Мажоритарное устройство | |
SU1529427A1 (ru) | Устройство дл временного разделени двух импульсных сигналов | |
SU1187259A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU1411947A1 (ru) | Формирователь импульсов | |
SU991585A1 (ru) | Устройство дл формировани серий импульсов | |
SU1511853A1 (ru) | Преобразователь серии импульсов в пр моугольный импульс | |
SU1312743A1 (ru) | Устройство дл декодировани кода Миллера | |
SU1322456A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU1721813A1 (ru) | Устройство дл формировани импульсов | |
SU1173533A1 (ru) | Устройство подавлени помех в цифровом сигнале | |
SU1580383A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
SU1467554A2 (ru) | Цифровой умножитель частоты | |
SU1112569A1 (ru) | Реверсивное счетное устройство | |
SU1718271A1 (ru) | Устройство дл считывани цилиндрических магнитных доменов | |
SU624357A1 (ru) | Формирователь синхронизированных импульсов | |
SU1661966A1 (ru) | Цифрова регулируема лини задержки | |
SU1374228A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1012196A1 (ru) | Цифрова след ща система | |
SU1434558A1 (ru) | Регенератор цифрового сигнала | |
RU1800444C (ru) | Устройство дл определени середины импульсов периодической импульсной последовательности | |
SU1172001A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
SU1169154A1 (ru) | Устройство дл формировани серий импульсов | |
SU760050A1 (ru) | Устройство для синхронизации электрических сигналов i |