SU1173533A1 - Устройство подавлени помех в цифровом сигнале - Google Patents
Устройство подавлени помех в цифровом сигнале Download PDFInfo
- Publication number
- SU1173533A1 SU1173533A1 SU833577513A SU3577513A SU1173533A1 SU 1173533 A1 SU1173533 A1 SU 1173533A1 SU 833577513 A SU833577513 A SU 833577513A SU 3577513 A SU3577513 A SU 3577513A SU 1173533 A1 SU1173533 A1 SU 1173533A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- input
- output
- bus
- elements
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Debugging And Monitoring (AREA)
Abstract
УСТРОЙСТВО ПОДАВЛЕНИЯ ПОМЕХ В ЦИФРОВОМ СИГНАЛЕ, содержащее счетчик, счетный вход которого соединен с шиной тактовых импульсов, отличающеес тем, что, с целью повышени надежности за счет исключени ложных срабатываний , в него введены элементы И-НЕ и ИЛИ-НЕ, причем выход счетчика соединен с выходной шиной, с первыми входами элементов И-НЕ и ИЛИ-НЕ и соответствуюшим ему информационным входом счетчика , входна шина соединена с вторыми входами элементов И-НЕ и ИЛИ-НЕ, выход элемента И-НЕ - с входом предварительной записи счетчика, выход элемента ИЛИ-НЕ - с входом установки счетчика , остальные информационные входы счетчика соединены с общей шиной. /
Description
со
СП
СО со
Изобретение относитс к импульсной технике , автоматике и вычислительной технике и может быть использовано в различных устройствах дл подавлени импульсных помех .
Целью изобретени вл етс повышение надежности за счет исключени ложных срабатываний.
На чертеже представлена принципиальна схема устройства подавлени помех в цифровом сигнале.
Устройство содержит счетчик 1, шину 2 тактовых импульсов, элемент И-НЕ 3 и элемент ИЛИ-НЕ 4, входную 5 и выходную 6 шины.
Счетный вход счетчика 1 соединен с шиной 2 тактовых импульсов. Первые входы элемента И-НЕ 3 и элемента ИЛИ-НЕ 4 соединены с выходной шиной б, одним из выходов счетчика 1 и соответствующим ему информационным входом счетчика, вторые входы элементов 3 и 4 соединены с входной шиной 5. Выход элемента 3 соединен с входом предварительной записи счетчика 1, выход элемента 4 - с входом установки счетчика 1. Остальные информационные входы счетчика 1 соединены с обш.ей шиной питани .
Устройство работает следующим образом.
В исходном состо нии, когда на входной шине 6 присутствует нулевой сигнал, счетчик 1 находитс в нулевом состо нии, так как на его вход установки Р поступает единичный сигнал с выхода элемента ИЛИ НЕ 4, при этом на вход предварительной записи с выхода элемента И-НЕ 3 поступает единичный сигнал. Если на входной шине 5 по вл етс единичный сигнал, то на входе установки счетчика 1 по вл етс разрешающий сигнал (нулевой), и счетчик 1 начинает считать тактовые импульсы, поступающие с шины 2. Если придщедший по шине 5 сигнал измен ет свое значение на нулевое до по влени единичного сигнала на выходе счетчика 1, то он воспринимаетс устройством как помеха и сигналом с выхода элемента ИЛИ-НЕ 4 счетчик 1 возвращаетс в исходное нулевое состо ние. Если пришедший по шине 5 сигнал не вл етс помехой , то на выходе счетчика, а значит и на выходной шине 6 по вл етс единичный сигнал , который совпав на элементе И-НЕ 3 с входным единичным сигналом формирует сигнал записи на входе предварительной записи счетчика 1. При этом в счетчик 1 с информационных входов записываетс код, соответствующий данному состо нию счетчика 1, таким образом тактовые импульсы больше не измен ют состо ни счетчика 1 и устройство находитс в новом состо нии.
Теперь принимаем это состо ние за исходное и предположим, что входной сигнал изменил свое состо ние с единичного уровн на нулевой, разреша работу счетчика в счетном режиме. Если входной сигнал вернулс в единичное состо ние до по влени на выходе счетчика нулевого сигнала, то этот входной сигнал воспринимаетс как помеха и на входе счетчика сформируетс сигнал записи, который переводит
5 счетчик в исходное состо ние. Если пришедший сигнал не вл етс помехой, то на выходе счетчика по вл етс нулевой сигнал, что приводит к сбросу и удержанию счетчика в нулевом состо нии. При выборе параметров тактовых импульсов необходимо руководствоватьс следующим соотношеем:
t
n МАКС М .
где - номер разр да счетчика, который считаетс его выходом; 5 Т - период тактовых импульсов;
1ч1Л4акс-максимальна длительность импульса помехи.
Устройство позвол ет полностью устранить ложные срабатывани от помех.
Claims (1)
- УСТРОЙСТВО ПОДАВЛЕНИЯ ПОМЕХ В ЦИФРОВОМ СИГНАЛЕ, содержащее счетчик, счетный вход которого соединен с шиной тактовых импульсов, отли чающееся тем, что, с целью повышения надежности за счет исключения ложных срабатываний, в него введены элементы И—НЕ и ИЛИ—НЕ, причем выход счетчика соединен с выходной шиной, с первыми входами элементов И—НЕ и ИЛИ—НЕ и соответствующим ему информационным входом счетчика, входная шина соединена с вторыми входами элементов И—НЕ и ИЛИ—НЕ, выход элемента И—-НЕ — с входом предварительной записи счетчика, выход элемента ИЛИ—НЕ — с входом установки счетчика, остальные информационные входы счетчика соединены с общей шиной./
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833577513A SU1173533A1 (ru) | 1983-04-08 | 1983-04-08 | Устройство подавлени помех в цифровом сигнале |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833577513A SU1173533A1 (ru) | 1983-04-08 | 1983-04-08 | Устройство подавлени помех в цифровом сигнале |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1173533A1 true SU1173533A1 (ru) | 1985-08-15 |
Family
ID=21058452
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833577513A SU1173533A1 (ru) | 1983-04-08 | 1983-04-08 | Устройство подавлени помех в цифровом сигнале |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1173533A1 (ru) |
-
1983
- 1983-04-08 SU SU833577513A patent/SU1173533A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент US № 4028560, кл. 307-247 А, 1980. Патент GB № 1475199, кл. Н 3 Р, 1977. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1143479A (en) | Noise eliminator circuit | |
SU1173533A1 (ru) | Устройство подавлени помех в цифровом сигнале | |
GB1296045A (ru) | ||
KR900017291A (ko) | 지연 회로 | |
JP2752912B2 (ja) | バースト信号検出回路 | |
SU1473087A1 (ru) | Дешифратор врем импульсных кодов | |
SU1292025A1 (ru) | Устройство дл приема информации | |
SU580649A1 (ru) | Устройство приема цифровой информации | |
SU1088114A1 (ru) | Программируемый преобразователь код-временной интервал | |
SU739515A1 (ru) | Устройство дл ввода информации в эцвм | |
SU1383513A1 (ru) | Преобразователь двоичного кода в числоимпульсный код | |
SU1619410A1 (ru) | Преобразователь кодов | |
SU1631509A1 (ru) | Многотактный рециркул ционный преобразователь врем - код | |
SU1467554A2 (ru) | Цифровой умножитель частоты | |
SU1599976A1 (ru) | Устройство тактовой синхронизации | |
SU1732332A1 (ru) | Устройство дл контрол многоканальных импульсных последовательностей | |
SU640627A1 (ru) | Кодирующее устройство | |
RU1809536C (ru) | "Устройство дл декодировани кода "Манчестер-2" | |
SU1148116A1 (ru) | Многовходовое счетное устройство | |
SU506046A1 (ru) | Устройство дл считывани сигнала с магнитного носител | |
SU1510099A1 (ru) | Преобразователь последовательного кода в параллельный | |
JPH0338786B2 (ru) | ||
SU1325375A1 (ru) | Устройство допускового контрол периода сигнала | |
SU1695509A1 (ru) | Дешифратор врем импульсных кодов | |
SU414750A1 (ru) |