SU1474663A2 - Многоканальное устройство дл сопр жени каналов св зи с ЦВМ - Google Patents

Многоканальное устройство дл сопр жени каналов св зи с ЦВМ Download PDF

Info

Publication number
SU1474663A2
SU1474663A2 SU874283634A SU4283634A SU1474663A2 SU 1474663 A2 SU1474663 A2 SU 1474663A2 SU 874283634 A SU874283634 A SU 874283634A SU 4283634 A SU4283634 A SU 4283634A SU 1474663 A2 SU1474663 A2 SU 1474663A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
group
output
inputs
channel
Prior art date
Application number
SU874283634A
Other languages
English (en)
Inventor
Ольга Ивановна Башарина
Виктор Иванович Возыкин
Татьяна Серафимовна Вайкок
Александр Анатольевич Корецкий
Петр Дмитриевич Топольский
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU874283634A priority Critical patent/SU1474663A2/ru
Application granted granted Critical
Publication of SU1474663A2 publication Critical patent/SU1474663A2/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  сопр жени  медленнодействующих каналов с быстродействующей вычислительной машиной. Целью изобретени   вл етс  повышение живучести за счет обеспечени  равнодоступного программируемого доступа к каналам св зи и возможности контрол  входных цепей. Устройство содержит каналы приема-выдачи сообщений. Дл  достижени  цели введена группа коммутаторов входов-выходов. 2 ил.

Description

Изобретение относитс  к вычислительной технике, может быть использовано дл  сопр жени  медленнодействующих каналов св зи с быстродействующей цифровой вычислительной машиной и  вл етс  усовершенствованием известного устройства по авт. св. № 1310831.
Целью изобретени   вл етс  повышение живучести устройства за счет обеспечени  равнодоступного программируемого доступа к каналам св зи и возможности контрол  входных цепей.
На фиг. 1 представлена блок-схема устройства; на фиг. 2 - блок-схема коммутатора входов-выходов.
Многоканальное устройство (фиг.1) содержит каналы 1-3 приема-выдачи сообщений , каждый из которых включает блок 4 хранени  сообщений, входы-выходы 5-7 устройства, блок 8 двухадресной пак ти, хомьутатор 9 считывани , элементы И 10-12, триггер 13 готовности , группу элементов И 14 ч 15, генератор 16 импульсов, регистр 17 состо ний, элемент НЕ 18, блок 19 формировани  адреса, адресный вход 20, элемент ИЛИ 21, информационную шину 22 ЦВМ, элемент ИЛИ 23, группы входов 24 и 25 блока формировани  адреса, вход 26 записи-считывани  и коммутаторы 27-29 входов-выходов группы.
Коммутатор 27 входов-выходов (фиг. 2) содержит регистр 30 коммутации , узел 31 коммутации, группу элементов И 32-34, дешифратор 35 и элемент НЕ 36. Узел 31 коммутации имеет адресные входы 37, информационные входы 38 и управл ющий переводом выхода узла в третье состо ние вход 39.
tosA
,.
ОЭ
Устройство работает следующим образом .
Перед началом работы из ЦВМ по информационной шине 22 в регистр 17 состо ний заноситс  управл ющее слово , каждый разр д которого-определ ет настройку соответствующего канала приема-выдачи сообщений на режим работы . Состо ние О разр да регистра 17 настраивает соответствующий канал на выдачу сообщений в канал св зи, состо ние 1 - на прием сообщений из канала св зей.
Аналогично по шине 22 в коммута- тор 27 поступает информаци  в регистр 30 коммутации, первый разр д которого определ ет настройку коммутатора на режим работы. Состо ние О первого разр да регистра 30 на- страивает коммутатор на передачу сообщений в канал, состо ние 1 - на прием сообщений из каналов св зи. Остальные разр ды регистра 30  вл ютс  адресными и определ ют, какой из входов-выходов 5-7 устройства подключаетс  к соответствующему каналу приема-выдачи сообщений. Допустим в первом разр де регистра 17 состо ний занесена 1, во втором - О, аналогично в первый разр д регистра 30 коммутатора 27 занесена 1, а в первый разр д регистра 30 коммутатора 28 занесен О, т.е. канал 1 приема-выдачи сообщений настроен на прием сообщений, а канал 2 - на выдачу . В адресные разр ды регистров 30 занесена информаци , соответствующа  соединению входа-выхода 5 с каналом 1 приема-выдачи сообщений и входа 6 с каналом 2 приема-выдачи сообщений. Допустим, что канал 3 резервный и может быть использован при выходе из стро  одного из основных каналов или дл  контрол  основ- ного канала путем настройки коммутатора 29 либо на дублированный прием сообщений в случае, если основной канал работает как принимающий, либо на прием сообщений, выдаваемых основ ным каналом с последующим сравнением сообщений в ЦВМ.
При поступлении сообщени  на вход 5 оно записываетс  в блок 4 хранени  сообщений канала 1. Триггер 13 готовности вырабатывает сигнал Готовность , котор ый поступает на вход элемента И 12 и сигнал Запрет, который поступает на вход элемента
0 о 5 п
5
5
И 14 и запрещает прохождение импульса опроса с выхода генератора 16 в канал 2. При поступлении импульса с выхода элемента И 12 вырабатываетс  сигнал, по которому сообщение с блока 4 через коммутатор 9 поступает на вход элемента ИЛИ 21. Кроме того, сигнал с выхода элемента И 10 -поступает на вход элемента ИЛИ 23, где формируетс  сигнал записи в блок 8 двухадресной пам ти.
При этом информаци  с выхода элемента ИЛИ 21 по адресу, сформированному в блоке 19, и управл ющему сигналу записи, выработанному элементом ИЛИ 23, записываетс  в соответствующую  чейку блока 8„
В канале 1 производитс  сброс триггера 13 по сигналу с выхода элемента И 12.
Следующий импульс с выхода генератора 16 поступает через элемент И 14 дл  опроса следующего канала 2. Канал 2 настроен на выдачу сообщений. Если в блоке 4 информации нет (очередное сообщение передано в канал . св зи), то в триггере 13 выработаны сигналы Готовность и Запрет.
На вход элемента ИЛИ 23 сигналов не поступает (закрыт элемент И 10 канала 2 по входу, соединенному с вторым разр дом регистра 17 состо ний ) , и на управл ющем входе записи- считывани  отсутствует импульс записи , что соответствует режиму считывани . Информаци  с первого информационного входа-выхода блока 8 по адресу с блока 19 поступает на вход блока 4 и записьюаетс  туда по сигналу с выхода элемента И 11, а триггер 13 сигналом с выхода элемента И 12 сбрасываетс . Эти сигналы будут в этом состо нии до тех пор, пока сообщение хранитс  в блоке 4. Нова  выработка этих сигналов производитс  при выдаче сообщени  из блока 4 в канал св зи. Таким образом, по каждому импульсу генератора 16 производитс  перезапись одного сообщени  из каналов 1-3 в блок 19 или, наоборот, из блока 19 в канал 1-3 в зависимости от режима настройки канала, который опрашиваетс  в данный момент времени . Если в каналы, настроенные на прием информации, сообщений не поступило , а каналы, настроенные на выдачу информации, уже загружены сообщени ми , то по очередному импульсу с
выхода генератора 16 перезаписи сообщений не производитс . Во избежание потери входных сообщений частота следовани  импульсов генератора 16 должна быть такой, чтобы в минимальный период следовани  сообщений на входах-выходах 5-7 устройства вкладывалось количество импульсов, не меньшее числа каналов 1-3.
Содержимое сегментов блока двухадресной пам ти может быть считано в ЦВМ или изменено по командам, которые генерируютс  в ЦВМ, Дл  этого на адресный вход 20 и управл ющий вход 25 записи-считывани  подаютс  адрес нужного сообщени  и сигнал записи (или считывани ). При этом в режиме считывани  на информационной шине 22 по вл етс  сообщение, которое поступает в ЦВМ, а в режиме записи из ЦВМ на шину 22 подаетс  сообщение, которое записываетс  в блок двухадресной пам ти.
При обнаружении неисправности в одном из основных каналов 1 или 2 он отключаетс  от входов-выходов 5 и 6 устройства путем перевода выходов элементов И 32-34 по управл ющему сигналу с выхода элемента НЕ 36 в высокоимпедансное состо ние (коммутатор 27 настроен на прием информации от абонентов). Одновременно с этим в соответствующий разр д регистра 17 состо ний заноситс  О, т.е. канал настраиваетс  на выдачу информации .
Таким образом, вышедший из стро  канал изолируетс  от входов-выходов устройства, и одновременно предотвращаетс  прием ложной информации в блок 8 двухадресной пам ти. Резервный канал 3 приема-выдачи сообщений берет на себ  функции вышедшего из
5
0
стро  канала 1 или 2 путем соответствующей настройки регистра 17 состо ний и регистра 30 коммутации коммутатора 29.

Claims (1)

  1. Формула изобрет е н и. 
    Многоканальное устройство дл  , сопр жени  каналов св зи с ЦВМ по авт. св. № 1310831, отличающеес  тем, что, с целью повышени  живучести устройства за счет обеспечени  равнодоступного программируемого доступа к каналам св зи и возможности, контрол  входных цепей, в устройство введена группа коммутаторов входов-выходов, каждый из которых содержит узел коммутации, регистр коммутации, дешифратор, группу элементов И и элемент НЕ, причем вход-выход блока хранени  сообщений i-го (i 1, М) канала соединен с информационным входом-выходом узла коммутации и первыми входами
    5 элементов И группы 1-го коммутатора входов-выходов, группа входов-выходов узла коммутации и выходы элементов И группы 1-го коммутатора входов- выходов  вл ютс  группой входов-вы0 ходов устройства дл  подключени  к группе входов-выходов каналов св зи , в каждом коммутаторе входов-выходов регистра коммутации соединен с управл ющим входом узла коммутации и через элемент НЕ с вторыми входами элементов И группы, третьи . входы которых подключены к группе выходов дешифратора, соединенного группой входов с группой адресных входов узла коммутации и группой выходов регистра коммутации, вход которого соединен с входом-выходом устройства дл  подключени  к информационной шине ЦВМ.
    5
    0
SU874283634A 1987-07-13 1987-07-13 Многоканальное устройство дл сопр жени каналов св зи с ЦВМ SU1474663A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874283634A SU1474663A2 (ru) 1987-07-13 1987-07-13 Многоканальное устройство дл сопр жени каналов св зи с ЦВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874283634A SU1474663A2 (ru) 1987-07-13 1987-07-13 Многоканальное устройство дл сопр жени каналов св зи с ЦВМ

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1310831A Addition SU366088A1 (ru) 1969-03-12 1969-03-12

Publications (1)

Publication Number Publication Date
SU1474663A2 true SU1474663A2 (ru) 1989-04-23

Family

ID=21319193

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874283634A SU1474663A2 (ru) 1987-07-13 1987-07-13 Многоканальное устройство дл сопр жени каналов св зи с ЦВМ

Country Status (1)

Country Link
SU (1) SU1474663A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1310831, кл. G 06 F 13/00, 1986. *

Similar Documents

Publication Publication Date Title
US4656626A (en) Apparatus and method for providing dynamically assigned switch paths
US4183096A (en) Self checking dynamic memory system
CA1087740A (en) Data access circuit for a memory array
GB2268297A (en) Content addressable memory.
US4393490A (en) Digital telecommunications switches network with in-built fault identification
US5351232A (en) Path monitoring system for cross-connect system
US4011542A (en) Redundant data transmission system
US4365328A (en) Device for switching digital data
US5197065A (en) Distribution mechanism for establishing communications between user interfaces of a communication system
SU1474663A2 (ru) Многоканальное устройство дл сопр жени каналов св зи с ЦВМ
US6438719B1 (en) Memory supervision
US4081610A (en) Fast access antiphase control memory for digital data switches
US3906209A (en) Wrong addressing detector
RU2022342C1 (ru) Устройство для реконфигурации многомашинного вычислительного комплекса
KR100205589B1 (ko) 타임스위치의 메모리 억세스회로
SU1575169A1 (ru) Устройство сортировки битов
JP3703599B2 (ja) パターン信号発生装置
SU1288759A1 (ru) Запоминающее устройство
SU1277434A1 (ru) Устройство коммутации абонентских линий
US4785298A (en) Circuit arrangement for telecommunications systems, particularly telephone switching systems, comprising an information interrogating device which cyclically drives inquiry locations
SU1104498A1 (ru) Устройство дл сопр жени
SU1742823A1 (ru) Устройство дл сопр жени процессора с пам тью
SU1297069A1 (ru) Устройство дл сопр жени внешних устройств с общей пам тью
SU1647922A1 (ru) Многоканальный временной коммутатор
SU581592A2 (ru) Устройство временной асинхронной коммутации импульсных сигналов