SU1462367A1 - Синусно-косинусный преобразователь - Google Patents
Синусно-косинусный преобразователь Download PDFInfo
- Publication number
- SU1462367A1 SU1462367A1 SU874282756A SU4282756A SU1462367A1 SU 1462367 A1 SU1462367 A1 SU 1462367A1 SU 874282756 A SU874282756 A SU 874282756A SU 4282756 A SU4282756 A SU 4282756A SU 1462367 A1 SU1462367 A1 SU 1462367A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- converter
- code
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к измерительной и вычислительной технике. Цель изобретени - повьшение точности . Синусно-косинусный преобразователь содержит счетчик I кода аргумента , три группы 2, 8 и 9 элементов ИСКга ЧАВВДЕ или, дешифратор 3, два блока 4 и 5 пам ти, два мультиплексора 6 и 7, два умножающих цифроанало- говых преобразовател 10 и 11, два триггера 12 и 13 и два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 14 и 15. Принцип действи преобразовател основан на вое-, произведении синусной и косинусной зависимостей на полном периоде изменени аргумента при хранении в блоках пам ти ординат синуса и косинуса в пределах первого октанта. Повыше- ние точности достигаетс использованием источника аналогового сигнала посто нной пол рности при цифровом управлении знаками этого сигнала, 1 3.п. ф-лы, 2 ил. е (Л
Description
114
Изобретение относитс к измерительной и вычислительной технике и может быть использовано, в частности в качестве задающего генератора в измерител х угловых перемещений на базе вращающихс трансформаторов.
Цель изобретени - повышение точности .
На фиг,1 показана функциональна схема синусно-косинусного преобразовател ; на фиг,2 - временные диаграммы сигналов в основных точках схемы.
Синусно-косинусный преобразовател содержит счетчик 1 кода аргумента, первую группу 2 элементов ИСК1ЮЧАЮ- ЩЕЕ ИЛИ, дешифратор 3, первый и второй блоки 4 и 5 .пам ти, первый и второй мультиплексоры 6 и 7, вторую и третью группы 8 и 9 элементов ИСКЛЮ- ЧАЮЩЕЕ ИЛИ, первый и второй умножающие цифроанапоговые преобразователи 10 и 11, первый и второй триггеры 12 и 13, первый и второй элементы ИСКЛЮЧАЮЩЕЕ. ИЛИ 14 и 15, аналоговый вход 1 б, информационные входы 17, тактовый вход 18, вход Запись -19, вход 20 сброса, вход Строб cos 21, вход Знак cos 22, вход Строб sin 23, вход Знак sin 24, первый и второй триггеры 25 и 26 дешифратора 3, выход sin 27, выход cos 28.
Синусно-косинусньй преобразовател работает следующим образом,
На Знак cos 22 и Знак
sin 24 поступают логические уровни,. определ ющие знаки выходных функций, причем 1 соответствует отрицательной функции, а О - положительной функции (фиг.2д,з). По положительным перепадам на входах Строб cos 21 и Строб sin 23 заданные уровни запоминаютс первым 12 и вторым 13 триггерами соответственно (фиг.2е, и). С инверсных выходов первого 12 и BTO рого 13 триггеров инвертированные значени управл ющих сигналов посту- пают на вторые входы соответственно первого 14 и второго 15 элементов ИСКЛЮЧАЮБЩЕ ШШ, которые .работают в режиме управл емых инверторов и реализуют функцию вида X©0 X; X + 1 X. На первый вход первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 14 с второго выхода дешифратора 3 поступает сигнал, определ ющий знак функции косинуса в данном октанте (фиг,1г), а с его выхода значение модифициров ванного знака косинуса поступает на
вторые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ третьей группы 9 и кодовый вход старшего разр да умножающего цифро- аналогового преобразовател 11 (фиг.2к). На первый, вход второго элемента ИСКЛЮЧАЮВЩЕ ИЛИ 15 с выхода старшего разр да счетчика 1 кода ар™ гумента поступает сигнал, определ ющий знак функции синуса в данном октанте (фиг.2в), а с его выхода сигнал модифицированного знака синуса поступает на вторые входы элементов ИСКЛЮЧАЮВЩЕ ИЛИ второй группы 8 и кодовый вход старшего разр да умножающего цифроаналогового преобразоват.е- л 10 (фиг.2ж).
Установка устройства в исходное состо ние осуществл етс йодачей уровн О на вход 20 сброса.
Характер изменени выходных функций показан на фиг.2л,м,
Claims (1)
1.Синусно-косинусный преобразователь , содержащий счетчик кода аргу- мента, подключенный выходами с первого по (п-З)-й разр дов к первым входам соответствующих элементов ИСКЛЮ- ЧАМЦЕЕ. ИЛИ первой группы, вторые входы которых соединены с выходом ()- го разр да счетчика кода аргумента, а выходы - с адресными входа1 Ш первого и второго блоков пам ти, кодовый выход каждого из которых подключен к соответствующим информационным входам первого и второго мультиплексоров , дешифратор совд шенный первым , вторым и третьим входами с выходами (п-2)-го5 (n-l)-ro и разр дов счетчика-кода аргумента соответственно j а первыгл выходок - с управл ющими входами первого и второго мультиплексоров, элементы ИСКЛЮ- ИЛИ второй группы подключень: первыми входами к вкз1одам первого мультиплексораJ а вьзюдами - к кодовым входам первого умножающего цифро- аналогового преобразовател 3 выход которого вл етс синусным выходом преобразовател , элементы ИСЮЮЧАННЦЕЕ ИЛИ третьей группы, соединенные выми входами с выходаг-ш второго мулы типлексора, а выхода.ш - с кодовыми входами второго умножающего цифро- аналогового преобразовател , выход которого вл етс косинусным вькодом преобраз ователЯг а аналоговый зход
объединен с аналоговым входом первого цифроаналогового преобразовател и вл етс входом аналогового сигнала преобразовател , отличаю.- щ и и с тем, что, с целью повьше- ни точности, в него введены два триггера и два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первый из которых подключен входами к второму .выходу дешифратора и инверсному выходу первого триггера, а выходом - к вторым входам элементов ИСКЛЮЧАКЩЕ ИЛИ третьей группы и входу старшего разр да второго умножающего цифроаналогового преобра- зовател , второй элемент ИСКЛЮЧАЮЩЕЕ ИЛИ соединен входами с выходом разр да счетчика кода аргумента и- инверсньм выходом второго триггера, а выходом с вторыми входами элемен тов ИСЮПиЧАВЩЕ ИЛИ второй группы и входом старшего разр да первого
умножающего цифроаналогового преобразовател , пгГнчем установочные входы первого и второго триггеров подключены к первому и второму входам задани преобразовани соответственно .
2,Преобразователь по п,1, о т - личающийс тем, что дешифратор содержит два триггера, первый из которых подключен инверсным выходом к первому выходу дешифратора, S-входом - к шине логической единицы и К-входу второго триггера, С-входом к первому входу дешифратора, а D- входом - к второму входу дешифратора и С-входу второго триггера, соединенного S-входом с R-входом первого триггера и шиной сброса преобразовател , D-входом - с третьим входом дешиозратора, а ПРЯНОМ выходом - с вторым выходом дешифратора.
а MlJTJ-lJ4.njl.JTJlJT rLn r
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874282756A SU1462367A1 (ru) | 1987-07-13 | 1987-07-13 | Синусно-косинусный преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874282756A SU1462367A1 (ru) | 1987-07-13 | 1987-07-13 | Синусно-косинусный преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1462367A1 true SU1462367A1 (ru) | 1989-02-28 |
Family
ID=21318870
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874282756A SU1462367A1 (ru) | 1987-07-13 | 1987-07-13 | Синусно-косинусный преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1462367A1 (ru) |
-
1987
- 1987-07-13 SU SU874282756A patent/SU1462367A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1283804, кл. G 06 G 7/22, 1985. Авторское свидетельство СССР № 1183989, кл. G 06 G 7/22, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1462367A1 (ru) | Синусно-косинусный преобразователь | |
SU1476497A1 (ru) | Функциональный генератор | |
SU1365355A1 (ru) | Преобразователь угла поворота вала в код | |
SU1594677A1 (ru) | Цифровой двухфазный генератор синусоидальных сигналов | |
SU1280698A1 (ru) | Преобразователь угла поворота вала в код | |
SU680177A1 (ru) | Функциональный счетчик | |
SU898609A1 (ru) | Преобразователь напр жение-код с коррекцией динамической погрешности | |
SU1580558A1 (ru) | Преобразователь код-напр жение | |
SU1270776A1 (ru) | Функциональный аналого-цифровой преобразователь | |
SU813478A1 (ru) | Устройство дл считывани графи-чЕСКОй иНфОРМАции | |
SU407423A1 (ru) | Параллельно-последовательный аналого-цифровой | |
SU1605248A1 (ru) | Устройство дл моделировани фотоимпульсного датчика частоты вращени | |
SU1451860A1 (ru) | Измеритель угла рассогласовани | |
SU681441A1 (ru) | Устройство дл формировани напр жени развертки | |
SU1654981A2 (ru) | "Устройство дл контрол кода "1 из @ " | |
SU1198753A1 (ru) | Преобразователь угла поворота вала в код | |
SU830467A1 (ru) | Преобразователь угла поворотаВАлА B КОд | |
SU842709A1 (ru) | Устройство дл определени экстремума | |
SU851429A1 (ru) | Многоканальный цифро-аналоговыйВычиСлиТЕль | |
SU947958A1 (ru) | Аналого-цифровой преобразователь | |
SU744971A1 (ru) | Аналого-цифровой преобразователь | |
SU1164603A1 (ru) | Датчик углового положения | |
SU1283804A1 (ru) | Синусно-косинусный преобразователь | |
SU1700553A1 (ru) | Устройство дл вывода информации | |
SU1034175A1 (ru) | Преобразователь кода в частоту |