SU1453443A1 - Устройство дл преобразовани сигналов воспроизведени цифровой магнитной записи - Google Patents

Устройство дл преобразовани сигналов воспроизведени цифровой магнитной записи Download PDF

Info

Publication number
SU1453443A1
SU1453443A1 SU874248855A SU4248855A SU1453443A1 SU 1453443 A1 SU1453443 A1 SU 1453443A1 SU 874248855 A SU874248855 A SU 874248855A SU 4248855 A SU4248855 A SU 4248855A SU 1453443 A1 SU1453443 A1 SU 1453443A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
flip
inputs
Prior art date
Application number
SU874248855A
Other languages
English (en)
Inventor
Федор Андреевич Цвентух
Борис Васильевич Новиков
Владимир Иванович Далидович
Игорь Васильевич Коновалов
Галина Николаевна Даниляк
Original Assignee
Институт кибернетики им.В.М.Глушкова
Предприятие П/Я М-5339
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт кибернетики им.В.М.Глушкова, Предприятие П/Я М-5339 filed Critical Институт кибернетики им.В.М.Глушкова
Priority to SU874248855A priority Critical patent/SU1453443A1/ru
Application granted granted Critical
Publication of SU1453443A1 publication Critical patent/SU1453443A1/ru

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Изобретение касаетс  накоплени  информации, а именно устройств дл  преобразовани  сигналов воспроизведени  цифровой магнитной записи. Целью изобретени   вл етс  повышение достоверности результата преобразовани  сигналов воспроизведени  цифровой магнитной записи. Это достигаетс  использованием режима частотной автоподстройки дл  повьппени  скорости отработки реальной частоты и фазы входных сигналов на промежутках синхронизации и повьшени  надежности установлени  правильной информационной фазы воспроизводимых сигналов. Устройство содержит три элемента 2-2И-2ИЛИ-НЕ 1, 2, 17, регистр 6 сд,вига, злемент 7 задержки, п ть D- триггеров 8-12, первьй сумматор 21 по модулю два, детектор 5 адресного маркера, ключи 18, 19 зар да и разр да , ФНЧ 15, управл емый генератор 16, а также введенные в него второй Т-триггер 29 и второй сумматор 30 по модулю два, которые соединены между собой и с указанными выше функциональными элементами соответствующими св з ми. 1 ил. с $

Description

Изобретение относится к области накопления информации, а именно к устройствам для преобразования сигналов воспроизведения цифровой магнитной записи.
Цель изобретения - повышение достоверности результата преобразования сигналов воспроизведения цифровой магнитной записи.
На чертеже изображен один из возможных вариантов предложенного устройства для преобразования сигналов воспроизведения цифровой магнитной записи.
Устройство содержит первый й второй элементы 2-2И-2ИЛИ--НЕ 1 и 2, подсоединенные первыми входами к входной шине 3 синхроимпульсов записи и входом первого D-триггера 8, подключенного входом начальной установки к выходу третьего элемента 2-2И12ИЛИ-НЕ 17. Третий элемент 2-2И-2ИЛИНЕ 17 подсоединен первым и вторым входами- к прямым выходам соответственно второго и третьего D-триггеров 9 и 10, подключенным к первым входам соответственно ключа 18 разряда и ключа 19 заряда, соединенных вторыми входами с инверсными выходами соответственно второго и третьего D-т.риггеров 9 и 10. Второй и третий D-триггеры 9 и 10 подсоединены входами начальной установки к выходу второго элемента НЕ 13, соединенного входом с инверсным выходом первого D-триггера 8. Фильтр 15 нижних соединенные вторыми входами с выходом20 первого элемента НЕ 4, детектор 5 адресного маркера, регистр.6 сдвига, элемент 7 задержки, первый, второй, третий, четвертый и пятый D-триггеры 8-12, второй и третий элементы НЕ 13 25 и 14, фильтр 15 нижних частот, управляемый генератор 16 импульсов, третий элемент 2-2И-2ИЛИ-НЕ 17, ключ 18 разряда, ключ 19 заряда, Т-тригер 20 и сумматор 21 по модулю два. Пер- jq вый'и второй элементы 2-2И-2ИЛИ-НЕ 1 и 2 подключены третьими входами соответственно к входной шине 22 данных воспроизведения, соединенной с входом данных детектора 5 адресного маркера, и к первому выходу регистра 6 сдвига. Первый выход регистра 6 сдвига соединен с входом первого элемента НЕ 4, с четвертым входом первого элемента 2-2И-2ИЛИ-НЕ 1 й с первым входом сумматора 21 по модулю два, подсоединенного вторым входом к второму выходу регистра 6 сдвига. Регистр 6 сдвига подсоединен информации· онным входом к входной шине 23 разрешения воспроизведения, подключенной к входу разрешения детектора 5 адресного маркера, соединенного первым выходом и входом начальной установки соответственно с выходной шиной 24 признака адресного маркера и с входной шиной 25 сброса адресного маркера и подключенного вторым выходом к входу начальной установки регистра 6 сдвига. Регистр 6 сдвига подсоединен синхронизирующим входом к выходу первого элемента 2-2И-2ИЛИНЕ 1, соединенному с входом элемента 7 задержки и с синхронизирующим частот подсоединен входом к выходам ключа 18 разряда и ключа 19 заряда и соединен вьиодом с управляющим входом управляемого генератора.16 импульсов, подключенного выходом к синхронизирующему входу второго D-триггера 9 и’к четвертому входу второго элемента 2-2И-2ИПИ-НЕ 2. Второй элемент 2-2И-2ИЛИ-НЕ 2 соединен выходом с синхронизирующим входом Т-триггера 20, подключенного инверсным выходом к выходной шине 26 сигналов синхронизации и к синхронизирующему входу четвертого D-тригге-; ра 11, прямой выход которого подсоединен к выходной шине 27 данных. Пятый D-триггер 12 соединен информационным входом и входом начальной установки с прямым выходом Т-триггера 20, подключен прямым выходом к ин· формационному входу четвертого Dтриггера 11 и подсоединен синхронизирующим входом к выходу элемента 7 задержки, другой выход которого соединен с синхронизирующим входом третьего D-триггера 10, подсоединённого информационным входом к шине 28 уровня логической единицы, подключенной к информационному входу первого D-триггера 8. Третий элемент НЕ 14 подключен выходом к входу. установки логической единицы Т-триггера 20 и к входу блокировки управляемого генератора 16 импульсов » подсоединен входом к выходу сумматора 21 по модулю два, соединенному с треть55 им и четвертым входами третьего эле* мента 2-2И-2ИПИ-НЕ 17.
Устройство содержит также дополнительный Т-триггер 29, подсоединен ный синхронизирующим входом К ВЫХОДУ управляемого генератора 16 импульсов и подключенный прямым выходом к информационному входу второго D-триггера 9, и дополнительный сумматор 30 по модулю два, соединенный первым входом с третьим выходом регистра 6 сдвига, подключенным к входу установки логической единицы первого D-триггера 8 и к входу начальной установки четвертого D-триггера 11. При этом второй выход регистра 6 сдвига соединен с вторым входом дополнительного сумматора 30 по модулю два, подключенного выходом к входу установки логической единицы дополнительного Т-триггера 29.
Предлагаемое устройство для преобразования сигналов воспроизведения цифровой магнитной записи работает следующим образом.
В исходном состоянии при отсутствии сигнала разрешения на входной шине 23 разрешения воспроизведения все разряды регистра 6 сдвига находятся в нулевом состоянии. При этом сигналы, поступающие с первого и третьего выходов регистра 6 сдвига на первый и второй элементы 2-2И2ИЛИ-НЕ 1 и 2 и первый D-триггер 8, обеспечивают отработку чистоты синхроимпульсов записи, поступающих по входной шине 3 синхроимпульсов записи, в режиме частотной автоподстройки. В режиме частотной автоподстройки первый D-триггер 8, установленный в единичное состояние, через второй элемент НЕ 13 разрешает работу второго и третьего D-триггеров 9и10. В зависимости от рассогласования частот на синхронизирующих входах первым срабатывает второй D-триггер 9 или третий D-триггер 10, что обеспечивает выработку тока разряда ключом разряда или тока заряда - ключом заряда. При этом единичное, состояние второго и третьего D-Триггеров 9 й 10 детектируется третьим элементом 2-2И-2ИЛИ-НЕ 17, который через первый D-триггер 8 и второй элемент НЕ 13 сбрасывает второй и третий Dтриггеры 9 и 10. Последнее приводит к тому, что уровень логической единицы с выхода третьего элемента 2-2И2ИЛИ-НЕ 17 через первый D-триггер 8 и второй элемент НЕ 13 вновь разрешает работу второго и третьего Dтриггеров 9 и 10. При сохранении нап равления частотной расстройки в последующем цикле сохраняется и последовательность срабатывания второго и третьего D-триггеров 9 и 10.
Поступление сигнала разрешения по входной шине 23 разрешения воспроизведения на детектор 5 адресного маркера, подготовленного к работе отрицательным импульсом по входной шине 25 сброса адресного маркера, разрешает декодирование адресного маркера. При поступлении по входной шине 22 данных воспроизведения кодовой последовательности, соответствующей кодовой комбинации адресного маркера, детектор 5 адресного маркера выдает с первого выхода на выходную шину 24 признака адресного маркера сигнал, идентифицирующий декодирование адресного маркера и начало промежутка синхронизации, который кодируется логическими нулями информации. Сигнал с второго выхода детектора 5 адресного маркера разрешает сдвиговый режим работы регистра 6 сдвига, на первом выходе кото·4 рого формируется уровень логической единицы, обеспечивающий прохождение данных' воспроизведения через первый элемент 2-2И-2ИЛИ-НЕ 1. Уровень логической единицы и уровень логического нуля соответственно на первом и втором выходах регистра 6 сдви·4 га декодируются первым сумматором 21 по модулю два, который через третий элемент 2-2И-2ИЛИ-НЕ 17 блокирует работу первого D—триггера 8, а 'через третий элемент НЕ 14 - работу управляемого генератора 16 импульсов и Т-триггера 20, что обеспечивает защиту от переходных процессов.
По переднему фронту входных сигналов, которые поступают по входной шине 22 данных воспроизведения на первый элемент 2-2И-2ИЛИ-НЕ 1, воздействующий на регистр 6 сдвига, первый сумматор 21 по модулю два обеспечивает оптимальные начальные условия для отработки частоты этих входных сигналов в режиме частотной автоподстройки. При появлении уровня логической единицы и уровня логического нуля соответственно на втором и третьем выходах регистра 6 сдвига второй сумматор 30 по модулю два разрешает работу дополнительного Т-триггера 29 в счетном режиме. Дополнительный Т-триггер 29 блокирует сра1453443 батывание втброго D-триггера 9 на кодовой позиции данных воспроизведения, что обеспечивает деление на два частоты обратной.связи.
После-появления уровня логической единицы на третьем выходе регистра 6 сдвига запрещается счетный режим дополнительного Т-триГгера 29 и разрешается работа первого D-триггера 8 и четвертого D-триггера 11, с выхода которого сигналы данных поступают на выходную шину 27 данных. При этом на синхронизирующий вход четвертого D-триггера 11 подаются с выхода Т-триггера 20 синхроимпульсы, поступающие также на выходную шину 26 сигналов синхронизации.

Claims (1)

  1. Формула изобретения
    Устройство для преобразования сигналов воспроизведения цифровой магнитной записи, содержащее первый и второй элементы 2-2И-2ИПИ-НЕ, подсоединенные первыми входами к входной шине синхроимпульсов, записи, соединенные вторыми входами с выходом первого элемента НЕ и подключенные третьими входами соответственно к входной шине данных воспроизведения, соединенной с входом данных детектора адресного маркера, и к первому выходу регистра сдвига, первый выход которого соединен с входом первого элемента НЕ, с четвертым входом первого элемента 2-2И-2ИПИ-НЕ и с пер1вьм входом сумматора по модулю два, подсоединенного вторым входом к второму выходу регистра сдвига, информационный вход которого соединен с Выходной шиной разрешения' воспроиз-. ведения, подключенной к входу разрешения детектора адресного маркера, Соединенного первым выходом и входом йачальной установки соответственно С выходной шиной признака адресного маркера и входной шиной сброса адресного маркера и подключенного вторым выходом к входу начальной установки регистра сдвига, синхронизирующий вход которого подсоединен к выходу первого элемента 2-2И-2ИЛИ-НЕ, соединенному с входом элемента задержки и синхронизирующим входом первого D-триггера, подключенного входом Начальной установки к выходу треть. его элемента 2-2И-2ИПИ-НЕ, первый и второй входы которого подсоединены. к прямьм выходам соответственно второго и третьего D-триггеров, подключенным к первым входам соответственно ключа разряда и ключа заряда, соединенных вторыми входами с инверсными выходами соответственно второго и третьего D-триггеров, входы начальной установки которых подсоедине-» ны к выходу второго элемента НЕ, соединенного входом с инверсным выходом первого D-триггера, фильтр нижних частот, подсоединенный входом к выходам ключа разряда и ключа заряда и соединенный выходом с управляющим входом управляемого генератора импульсов, подключенного выходом к синхронизирующему входу второго D-триггера и четвертому входу второго' элемента 2-2И-2ИПИ-НЕ, выход которого соединен с синхронизирующим входом Т-триггера, подключенного инверсным выходом к выходной шине сигналов синхронизации и к синхронизирующему входу четвертого D-триггера, прямой выход которого подсоединен к выходной шине данных, пятый D-триггер, соединенный информационным входом и входом начальной установки с прямым выходом Т-триггера, подключенный прямым выходом к информационному входу четвертого D-триггера и подсоединенный синхронизирующим входом к выходу элемента задержки, другой выход которого соединен с синхронизирующим входом третьего D-триггера, и третий элемент НЕ, подключенный выходом к входу установки логической единицы Т-триггера и входу блокировки управляемого генератора импульсов и подсоединенный входом к выходу сумматора по модулю два, соединенному с третьим и четвертым входами третьего элемента 2-2И-2ИЛИ-»НЕ5 отличающееся тем, что, с целью повышения достоверности преобразования сигналов воспроизведения цифровой магнитной записи, в него введены дополнительный Т-трйггер, подсоединенный синхронизирующим входом к ВЫХОДУ управляемого генератора импульсов и подключенный прямым выходом к информационному входу второго D-триггера, и дополнительный сумматор по модулю два,соединенный первым входом с третьим выходом регистра сдвига, подключенным к входу установки логической единицы первого D-триггера и входу начальной установки чет1453443 вертого D-триггера, причем второй выход регистра сдвига соединен с вторым входом дополнительного сумматора по модулю два, подключенного выходом к входу установки логической единицы дополнительного Т-триггера.
SU874248855A 1987-05-25 1987-05-25 Устройство дл преобразовани сигналов воспроизведени цифровой магнитной записи SU1453443A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874248855A SU1453443A1 (ru) 1987-05-25 1987-05-25 Устройство дл преобразовани сигналов воспроизведени цифровой магнитной записи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874248855A SU1453443A1 (ru) 1987-05-25 1987-05-25 Устройство дл преобразовани сигналов воспроизведени цифровой магнитной записи

Publications (1)

Publication Number Publication Date
SU1453443A1 true SU1453443A1 (ru) 1989-01-23

Family

ID=21305773

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874248855A SU1453443A1 (ru) 1987-05-25 1987-05-25 Устройство дл преобразовани сигналов воспроизведени цифровой магнитной записи

Country Status (1)

Country Link
SU (1) SU1453443A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Рыжков В.А. и др. Внешние запоминающие устройства на магнитном носителе. М.: Энерги , 1978, с. 211- 215. IBM-PC XT, Technical Reference. Copyright IBM Corporation, 1983. Fixed Disk.Dnive Adapter, Sheets 4,5, Appendix D, Lodic Diagvams D-58, D-59. *

Similar Documents

Publication Publication Date Title
US4617679A (en) Digital phase lock loop circuit
JPS6338584Y2 (ru)
JPS60227541A (ja) ディジタルpll回路
JPH0124385B2 (ru)
EP0044311A4 (en) CLOCK DIVERSION CIRCUIT FOR DOUBLE FREQUENCY-CODED SERIAL DIGITAL DATA.
JPH07101847B2 (ja) デジタルフェイズロックドループ装置
GB2212366A (en) Digital data separator
US5786953A (en) Arrangement for reproducing n digital signals having n phase-locked loops each including a phase shifter, controlled by an integrating element, arranged between a VCO output and a phase detector
US6249188B1 (en) Error-suppressing phase comparator
GB2198012A (en) Clock signal multiplexers
SU1453443A1 (ru) Устройство дл преобразовани сигналов воспроизведени цифровой магнитной записи
US3631429A (en) System for reproducibly storing digital data
US4580100A (en) Phase locked loop clock recovery circuit for data reproducing apparatus
CA1310756C (en) 1,7,2,3, encoding/decoding employing 3/2 frequency division
JPH0428174B2 (ru)
US3493962A (en) Converter for self-clocking digital signals
US4291335A (en) Vertical synchronizing signal detector
SU1543445A1 (ru) Способ маркировани информационных комбинаций в системах последовательной записи с двухчастотным кодированием и устройства записи и воспроизведени дл его осуществлени
SU1278941A1 (ru) Устройство дл синхронизации воспроизведени цифровой магнитной записи
JP2552909B2 (ja) ディジタルpll回路
JP3003471B2 (ja) クロック切替回路
SU909688A1 (ru) Устройство воспроизведени
SU1001171A1 (ru) Устройство дл контрол канала цифровой магнитной записи-воспроизведени
RU1774497C (ru) Устройство фазовой автоподстройки частоты
JPH0247653Y2 (ru)