Изобретение относитс к накоплению информации, а именно к устройствам дл контрол каналов цифровой магнитной записи-воспроизведени . Известно устройство дл контрол канала цифровой магнитной записи-воспроизведени ., содержащее входную шину воспроизведени псевдослучайной последовательности импульсов соединенную с преобразователем результата воспроизведени l3 . Известное устройство имеет относительно простую конструкций, однако не позвол ет обеспечить достаточную простоту процесса контрол канала цифровой магнитной записи-воспроизведени . Известно также устройство дл кон трол канала цифровой магнитной запи си-воспроизведени , содержащее входную шину воспроизведени псевдослучайной последовательности импульсов подключенную к первому входу блока пам ти, входную шину синхроимпульсов воспроизведени , соединенную со счет ным входом счетчика импульсов, блок контрол синхроимпульсов, выход КОТО рого подсоединен к выходной шине ошибок синхросигнала, логический выделитель ошибок, триггер-, генератор импульсов, регистр сдвига, ключи, входную шину сигнала управлени и выходную шину сигнала ошибок . Это устройство позвол ет обеспечить относительную простоту процесса контрол канала цифровой магнитной записи-воспроизведени . Недостаток данного устройства состоит в значительной погрешности контрол канала цифровой магнитной записи-воспроизведени . Цель изобретени - уменьшение погрешности контрол канала цифровой Магнит-ной записи-воспроизведени . Указанна цель достигаетс за счет того, что в устройство дл контрол канала цифровбй магнитной записи-воспроизведени введены первый элемент ИЛИ, первый вход которого подсоединен к выходу блока контрол синхроимпульсов , а второй вход - к входной шине сигнала управлени , соединенной с первым входом триггера, подсоединенного вторым входом к выходу первого ключа и подключенного выходом к первому входу блока контрол синхроимпульсов , соединенного вторым входом с выходом генератора импульсов , второй элемент ИЛИ, подключенный первым входом к выходу второго ключа, а выходом - к установочному входу счетчика импульсов, первый дополнительный триггер, подсоединенный первЕлм входом к выходу счетчика импульсов, соединенному с первым вхо дом первого ключа, и подключенный вы ходом к второму входу первого ключа и к первому входу второго ключа, соединенного вторым входом с выхо (Дом логического выделител ошибок, подсоединенным к первому входу треть го ключа, второй дополнительный триг гер , подключенный выходом к второму входу третьего ключа, блок задержки выход которого подсоединен к второму входу блока пам ти, а вход - к выходу третьего ключа, соединенному с выходной шиной сигнала ошибок, инвер тор, подсоединенный входом к выходу блока пам ти, соединенному с первым входом регистра сдвига, и подключенный выходом к третьему входу блока пам ти. При этом выход первого элементЗ . ИЛИ соединен с вторым входом первого дополнительного триггера, с первым входом второго дополнительног триггера и с вторым входом второго. элемента ИЛИ, подсоединенного третьи входом к выходу второго дополнитель.- ного триггера, соединенного вторым входом с выходом первого ключа, а выход блока пам ти подключен к входу логического выделител ошибок, други входы которого подсоединены к выходам регистра сдвига, подключенного . вторым входом к входной .шине синхроимпульсов воспроизведени , соединенной с третьим входом блока контрол синхроимпульсов и с четвертым входом блока пам ти. На чертеже показано устройствО дл контрол канала цифровой магнитной эаписи-врспроизведени , вариант выполнени . Устройство содержит входную шину 1 воспроизведени йсевдослучайной последовательности импульсов, подключенную к первому входу одноразр д ного блока 2 пам ти, входную шину .3 синхроимпульсов, воспроизведени , соединенную со счетным входом счетчика 4 импульсов, блок. 5 контрол синхроимпульсов, выход которого , подсоедине.н к выход,ной шине 6 сшибо синхросигнала, и первый элемент ИЛИ Первый вход первого элемента ИЛИ 7 подсоединен к выходу блока 5 контрол синхроимпульсов, а второй вход к входной шине 8 сигнала управлени соединенной с первым входом триггер 9. При этом, триггер 9 подсоединен в рым входом к выходу первого ключа 1 и подключен выходом к первому входу блока 5 контрол синхроимпульсов, с диненного вторым входом с выходом генератора 11 импульсов. Устройство содержит также второй элемент ИЛИ 12, подключенный первым входом к выходу второго ключа 13, а выходом - к установочному входу счетчика 4 импульсов, и первый и второй дополнительные триггеры 14 и 15, Первый вход первого дополнительного триггера 14 подсоединен к выходу счетчика 4 импульсов, соединенному с первым входом первого ключа 10, Выход первого дополнительного триггера подключен к второму входу первого ключа 10 и к первому входу второго ключа 13, соединенного вторым входом с выходом логического выделител 16 ошибок, подсоединенным к первому входу третьего ключа 17, Выход второго дополнительного триггера 15 подключен к второму входу третьего ключа 17, Кроме того, устройство содержит блок 18 задержки, выход которого 5подсоеди 1ен к второму входу блока 2 пам ти, а вход - к выходу, третьего ключа 17, соединенному с выходной шиной 19 сигнала ошибок, и инвертор 20, подключенный входом к выходу блока 2 пам ти, соединенному.с первым входом регист ра 21 сдвига. При этом выход инвертора 20 подключен к третьему входу блока 2 пам ти. Выход первого.элемента ИЛИ 7 соединен с вторьви входом первого дополнительного триггера 14, с первым входом второго дополнительного триггера 15 и с вторым входом второго элемента ИЛИ 12, Третий вход второго элемента ИЛИ 12 подсоединен к выходу второго дополнительного триггера 15, соединенного вторь М входом с выходом первого ключа 10, Выход блока 2 пам ти подключен к входу логического выделител 16 нибок, другие входы которого подключены к выходам регистра 21 сдвига. Второй вход регистра 21 сдвига подсоединен к входной шине 3 синхроимпульсов воспроизведени , соединенной с третьим входом блока 5 контрол синхроимпульсов и с четвертым входом блока 2 пам ти, В процессе контрол каждый символ псевдослучайной последовательности импульсов вводитс с помощью соответствуквдего синхроимпульса в блок 2 пам ти, из которого последовательность импульсов вводитс в регистр 21 сдвига. Сигналы с выходов блока 2 пам ти и регистра 21 сдвига поступают на логический выделитель 16 с иибок, который в случае по влени ошибочных комбинаций вырабатывает импульсы ошибок. Однако эти импульсы проход т через третий ключ 17 только после по влени безошибочных комбинаций, т, е, после окончани переходных режимов, например режимов пуска или реверса, И&пользовамие изобретени позвол ет в значительной степени уменьшить погрешность контрол канала,
цифровой магнитной записи-воспроизведени .