SU1446614A1 - Устройство дл вычислени симметричных булевых функций - Google Patents

Устройство дл вычислени симметричных булевых функций Download PDF

Info

Publication number
SU1446614A1
SU1446614A1 SU874155321A SU4155321A SU1446614A1 SU 1446614 A1 SU1446614 A1 SU 1446614A1 SU 874155321 A SU874155321 A SU 874155321A SU 4155321 A SU4155321 A SU 4155321A SU 1446614 A1 SU1446614 A1 SU 1446614A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
inputs
code
outputs
elements
Prior art date
Application number
SU874155321A
Other languages
English (en)
Inventor
Олег Николаевич Музыченко
Original Assignee
Войсковая часть 31303
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 31303 filed Critical Войсковая часть 31303
Priority to SU874155321A priority Critical patent/SU1446614A1/ru
Application granted granted Critical
Publication of SU1446614A1 publication Critical patent/SU1446614A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении дискретных устройств передачи и переработки дискретной информации. Цель изобретени  - упрощение устройства и повышение быстродействи . Устройство содержит группу элементов ИЖ 1. узел 2 уплотнени  единиц, регистр 3, входы 4 аргумента, тактовый вход 5. Входной код подаетс  на первые входы элементов ИЛИ 1 группы и по синхронизирующему сигналу записываетс  в регистр 3, проход  предварительно обработку в узле 2 уплотнени  единиц, после чего входной код снимаетс , и на входы.устройства подаетс  нулевой код. Далее на тактовый вход 5 устройства подаетс  п/2-1 тактовых импульсов , где п - разр дность входного кода , и осуществл етс  п/2-1 циклов обработки кода в узле 2 уплотнени  единиц , после чего с выходов регистра 3 снимаетс  выходной код, причем на выходе i-ro разр да регистра 3 реализована монотонна  симметрична  функци  (порогова ) с номером i. 2 ил. (/

Description

Изобретение относитс  к вычислительной технике и может быть использовано при построении дис ретных устройств передачи и переработки диск- ретной информации.
Цель изобретени  - упрощение устройства и повышение быстродействи .
На фиг. 1 представлена функциональна  схема устройства, первый за- риант реализации узла уплотнени  единиц, на фиг. 2 - то же, второй вариант.
; Устройство содержит группу элемен гов ШШ 1, узел 2 уплотнени  единиц, регистр 3, входы 4 аргумента, тактовый вход 5.
. Узел уплотнени  еда1ниц содержит первую группу элементов И, ИЛИ 6 и вторую группу элементов И, ИЛИ 7.
Устройство работает следующим образом .На входы 4 аргумента устройства Подаетс  входной код. После этого на его тактовый вход 5 подаетс  им- цульс записи и код с выходов узла 2 i шloтнeни  единиц записываетс  в регистр 3. После этого на входы 4 аргумента подаетс  нулевой код. Далее на тактовый вход 5 подаетс  п/2тактовых импульсов. При подаче каждого тактового импульса в регистр 3 записываетс  код с выходов узла уплотнени  единиц. Код с выходов регистра 3 поступает через элементы ИЛИ 1 группы на входы узла уплотнени  единиц, где обрабатываетс  и поступает на входы регистра 3. Через п/2-1 тактов с выходов регистра 3 снимаетс  выходной код. Причем на i-M выходе регистра реализуетс  монотонна  симметрична  функци  с порогом 1.
Форму |Л а изобретени 
Устройство дл  вычислени  симметричных булевых функций, содержащее группу элементов ИЛИ и регистр, выходы которого  вл ютс  выходами результата устройства, отличающеес  тем, что, с целью повышени  быстродействи  и упрощени  устройства , в него дополнительно введен узел уплотнени  единиц, выходы которого соединены с соответствующими информационными входами регистра , выходы которого соединены с соответствующими первыми входами элементов ИЛИ. группы, вторые входы которых соединены с соответствукнцими входами аргумента устройства, выходы элементов ИЛИ группы соединены с соответствующими входами узла уплотнени  еди- ниц, тактовый вход устройства соединен с синхронизирующим входом регистра .
5 Фиг.2

Claims (1)

  1. Формула изобретения
    Устройство для вычисления симметричных булевых функций, содержащее группу элементов ИЛИ и регистр, выходы которого являются выходами результата устройства, отличающееся тем, что, с целью повышения быстродействия и упрощения устройства, в него дополнительно введен узел уплотнения единиц, выходы которого соединены с соответствующими информационными входами регистра, выходы которого соединены с соответствующими первыми входами элементов ИЛИ. группы, вторые входы которых соединены с соответствующими входами аргумента устройства, выходы элементов ИЛИ группы соединены с соответствующими входами узла уплотнения еди* ниц, тактовый вход устройства соединен с синхронизирующим входом регистра.
    I
SU874155321A 1987-12-02 1987-12-02 Устройство дл вычислени симметричных булевых функций SU1446614A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874155321A SU1446614A1 (ru) 1987-12-02 1987-12-02 Устройство дл вычислени симметричных булевых функций

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874155321A SU1446614A1 (ru) 1987-12-02 1987-12-02 Устройство дл вычислени симметричных булевых функций

Publications (1)

Publication Number Publication Date
SU1446614A1 true SU1446614A1 (ru) 1988-12-23

Family

ID=21270580

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874155321A SU1446614A1 (ru) 1987-12-02 1987-12-02 Устройство дл вычислени симметричных булевых функций

Country Status (1)

Country Link
SU (1) SU1446614A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 859064, кл. G 06 F 7/00, 1980. Авторское свидетельство СССР 1032451, кл. G 06 F 7/00, 1983. *

Similar Documents

Publication Publication Date Title
KR910002119A (ko) 신호발생기
SU1446614A1 (ru) Устройство дл вычислени симметричных булевых функций
GB1366472A (en) Phasesynchronising device
GB1363707A (en) Synchronous buffer unit
SU1325707A1 (ru) Преобразователь кода
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
SU1732343A1 (ru) Функциональный преобразователь
SU1702385A1 (ru) Устройство дл сжати двоичных векторов
SU1113845A1 (ru) Устройство дл цифровой магнитной записи
SU911526A1 (ru) Устройство дл умножени число-импульсных кодов
SU411653A1 (ru)
SU1427370A1 (ru) Сигнатурный анализатор
SU1674151A1 (ru) Генератор перестановок
SU924892A1 (ru) Устройство цикловой синхронизации
SU1662006A1 (ru) Устройство дл уплотнени т - кодов
SU1411738A1 (ru) Цифровой функциональный преобразователь
SU428439A1 (ru) Устройство для передачи информации
SU886283A1 (ru) Преобразователь биимпульсного сигнала в двоичный
SU495658A1 (ru) Генератор функций уолша
SU614444A1 (ru) Устройство накоплени цифрового интегратора
SU1469563A1 (ru) Устройство дл имитации искажений телеграфных сигналов
SU1621022A1 (ru) Устройство дл умножени
SU1091164A1 (ru) Устройство дл последовательного выделени единиц из двоичного кода
SU834910A1 (ru) Переключающее устройство
SU1444818A1 (ru) Устройство дл преобразовани по Уолшу