SU1443159A1 - Multichannel switching device - Google Patents

Multichannel switching device Download PDF

Info

Publication number
SU1443159A1
SU1443159A1 SU874250337A SU4250337A SU1443159A1 SU 1443159 A1 SU1443159 A1 SU 1443159A1 SU 874250337 A SU874250337 A SU 874250337A SU 4250337 A SU4250337 A SU 4250337A SU 1443159 A1 SU1443159 A1 SU 1443159A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
block
outputs
information
Prior art date
Application number
SU874250337A
Other languages
Russian (ru)
Inventor
Виктор Иванович Белицкий
Александр Александрович Бянкин
Original Assignee
Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority to SU874250337A priority Critical patent/SU1443159A1/en
Application granted granted Critical
Publication of SU1443159A1 publication Critical patent/SU1443159A1/en

Links

Landscapes

  • Selective Calling Equipment (AREA)

Abstract

Изобретение относитс  к электронной коммутационной технике и может быть использовано в автоматических системах сбора информации. Цель изобретени  - повышение достоверности информации . Многоканальный коммутатор содержит в каждом канале источник 9 информации , ключевые элементы 10 и 11, синхронный D-триггер 12. Кроме того, устройство включает делитель 2 частоты , блок 3 управлени , ключевой элемент 4, источник 5 тока, шины 6-8 питани , общую и информационную, устройство 13 формировани  адреса, блоки 14-17 из m элементов И, блоки 20-24 из п элементов И, блоки 18 и 19 из m элементов ИЛИ, блок 25 аналого-цифровых преобразователей, запоминающие устройства 26 и 27, регистр 28 адреса, триггеры 29 и 30 Шмидта, элементы И 31 и 32 и счетный триггер 33 со счетным входом. Коммутатор осуществл ет поочередное подключение потребител  информации к одному из двух запоминающих устройств 26 и 27, обновление информации в которых происходит поочередно при наличии запросов на информацию от потребител  и посто нно при их отсутствии. 1 ил. (ЛThe invention relates to electronic switching technology and can be used in automatic data collection systems. The purpose of the invention is to increase the reliability of information. The multi-channel switch contains information source 9 in each channel, key elements 10 and 11, synchronous D-flip-flop 12. In addition, the device includes a divider 2 frequencies, control unit 3, key element 4, current source 5, power bus 6-8, common and informational, device 13 of forming address, blocks 14-17 of m elements AND, blocks 20-24 of n elements AND, blocks 18 and 19 of m elements OR, block 25 of analog-to-digital converters, memories 26 and 27, register 28 addresses, triggers 29 and 30 Schmidt, elements And 31 and 32 and the counting trigger 33 with the account th input. The switch alternately connects the information consumer to one of the two storage devices 26 and 27, in which information is updated alternately in the presence of requests for information from the consumer and constantly in the absence of them. 1 il. (L

Description

соwith

СПSP

I;DI; D

Изобретение относитс  к электронной коммутационной технике и может быть использовано в автоматических системах сбора информации.The invention relates to electronic switching technology and can be used in automatic data collection systems.

Целью изобретени   вл етс  повышение достоверности считываемой информации путем реализации в многоканальном коммутаторе поочередного подключени  потребител  информации к одному из двух ОЗУ многоканального коммутатора , обновление информации в которых происходит поочередно при наличии запросов и посто нно при их отсутствии.The aim of the invention is to increase the reliability of the read information by implementing in a multichannel switch alternately connecting the information consumer to one of the two RAMs of the multichannel switch, the information in which occurs alternately in the presence of requests and constantly in the absence of them.

На чертеже приведена функциональ- на  схема многоканального коммутатораThe drawing shows a functional scheme of a multi-channel switch

Многоканальный коммутатор содержит генератор 1 тактовых импульсов, делитель 2 частоты, блок 3 управлени , выход которого подключен через ключевой элемент 4 и источник 5 тока к шине 6 питани , общую шину 7, информационную шину 8, в каждом канале истбчник 9 информации, первый и второй ключевые элементы 10 и 11 и синхронный D-триггер 12, устройство 13 формировани  адреса, первый 14, второй 15, третий 16 и четвертый 17 блоки из m элементов И каждый, первый 18 и второй 19 блоки из m элементов ИЛИ каждый, первый 20, второй 21, третий 22 и четвертый 23 блоки из п элементов И каждый, блок 24 ив п элементов ИЛИ, блок 25 аналого-цифрового преобразовани  (далее - АЦП), первое 26 и второе 27 запоминающие устройства, регистр 28 адреса, первый 29 и второй 30 триггеры Шмидта, первый 31 и второй 32 элементы И, счетный триггер 33, причем выход ге- нератора 1 тактовых импульсов соединен с входом делител  2 частоты, блока 3 управлени , устройства 13 формировани  адреса и с входами синхронизации D-триггера 12 каждого ка- нала, вторые входы элементов И блоков 14 и 16 подключены к.соответствующим выходам устройства 13 формировани  адреса, выходы одноименных элементов И блоков 14 и 15 соединены соответственно с первыми и вторыми входами соответствующих элементов ИЛИ блока 18, а выходы одноименных элементов И блоков 16 и 17 соединены соответственно с первыми и вторыми входами соответствующих элементов ИЛИ блока 19, выходы блоков 18 и 19 соединены с соответствующими адресными входами запоминающих устройств 26The multi-channel switch contains 1 clock pulse generator, 2 frequency divider, control unit 3, the output of which is connected via key element 4 and current source 5 to power supply bus 6, common bus 7, information bus 8, in each channel information source 9, first and second the key elements 10 and 11 and the synchronous D-flip-flop 12, the device 13 forming the address, the first 14, the second 15, the third 16 and the fourth 17 blocks of m elements AND each, the first 18 and second 19 blocks of m elements OR each, the first 20, second 21, third 22 and fourth 23 blocks of n elements each, block 24, willow n of the OR elements, block 25 of analog-digital conversion (hereinafter referred to as ADC), first 26 and second 27 memories, address register 28, first 29 and second 30 Schmidt triggers, first 31 and second 32 And elements, counting a trigger 33, the clock generator 1 output is connected to the divider 2 frequency input, control unit 3, address generation device 13 and synchronization inputs of D-flip-flop 12 of each channel, second inputs of elements And blocks 14 and 16 are connected to. the corresponding outputs of the device 13 forming the address, the output s of the same elements And blocks 14 and 15 are connected respectively with the first and second inputs of the corresponding elements OR block 18, and the outputs of the same elements And blocks 16 and 17 are connected respectively with the first and second inputs of the corresponding elements OR block 19, the outputs of blocks 18 and 19 are connected to corresponding address inputs of memory devices 26

и 27 соответственно, информационные входы которых соединены с соответствующими выходами элементов И блоков 20 и 21 соответственно, а информационные -выходы запоминающих устройств 26 и 27 соединены с вторыми входами элементов И соответственно блоков 22 и 23, а выходы элементов И блоков 22 и 23 соединены соответственно с первыми и вторыми входами соответствующих элементов ИЛИ блока 24, выходы которого соединены с информационными выходами Данные многоканального коммутатора, вторые входы элементов И блоков 20 и 21 соединены с соответствующими выходами блока 25 АЦП,вход которого подключен к информационной шине, вход Запрос многоканального коммутатора соединен с входом счетного триггера 33 и первыми входами элементов И 31 и 32, вторые входы которых соединены соответственно с пр мым и инверсным выходами триггера 33, а выходы элементов ИЗ и 32 соединены соответственно с входами триггеров Шмидта 29 и 30. Пр мой выход триггера 29 соединен с первыми входами элементов И блоков 15 и 22 и входом Чтение запоминающего уст- ррйства 26, а инверсный выход триггера 29 соединен с первыми входами элементов И блоков 14 и 20 и входом Запись запоминающего устройства 26, Пр мой выход триггера 30 соединен с первыми входами элементов И блоков 17 и 23 и входом Чтение запоминающего устройства 27, а инверсный выход триггера 30 соединен с первыми входами элементов И блоков 16 и 31 и входом.Запись запоминающего устройства 27. Выход источника 9 информации в каждом канале через первый ключевой элемент 10 подклю- .чен к информационной шине 8, первьй вход источника 9 информации соединен с общей шиной 7, а второй вход через второй ключевой элемент 11 соединен с шиной 6 питани . Информа- ционньш вход D-триггера 12 первого канала соединен с выходом делител  2 частоты и синхронизирующим входом устройства 13 формировани  адреса, пр мые выходы D-триггеров 12, кроме триггера 12 последнего канала соединены с информационными входами D-триггеров 12 последующих каналов и с входами ключевых элементов 10 и П соответственно своих каналов.and 27, respectively, whose informational inputs are connected to the corresponding outputs of elements AND blocks 20 and 21, respectively, and informational outputs of memory devices 26 and 27 are connected to the second inputs of elements And respectively blocks 22 and 23, and the outputs of elements And blocks 22 and 23 are connected with the first and second inputs of the corresponding elements OR block 24, the outputs of which are connected to the information outputs of the data of the multichannel switch, the second inputs of the elements And blocks 20 and 21 are connected to the corresponding output The ADC block 25, whose input is connected to the information bus, is the input of the multichannel switch request connected to the input of the counting trigger 33 and the first inputs of the And 31 and 32 elements, the second inputs of which are connected respectively to the forward and inverse outputs of the trigger 33, and 32 are connected respectively to the inputs of the Schmidt flip-flops 29 and 30. The direct output of the trigger 29 is connected to the first inputs of the elements AND blocks 15 and 22 and the input Read storage device 26, and the inverse output of the trigger 29 is connected to the first inputs of the elements And block 14 and 20 and the input Record storage device 26, Direct output trigger 30 is connected to the first inputs of the elements And blocks 17 and 23 and the input Read storage device 27, and the inverse output of the trigger 30 is connected to the first inputs of elements And blocks 16 and 31 and the input . Record storage device 27. The output of the information source 9 in each channel through the first key element 10 is connected to the information bus 8, the first input of the information source 9 is connected to the common bus 7, and the second input through the second key element 11 is connected to the bus 6 nutrition The information input of the D-flip-flop 12 of the first channel is connected to the output of the splitter 2 frequency and the synchronization input of the device 13 to generate the address, the direct outputs of the D-flip-flops 12, except for the trigger 12 of the last channel, are connected to the information inputs of the D-flip-flops 12 of the subsequent channels and to the inputs key elements 10 and P respectively their channels.

33

Многоканальный коммутатор работает следующим образом.Multichannel switch works as follows.

После включени  питани  многоканальный коммутатор устанавливаетс  в исходное состо ние, при которо синхронно D-триггеры 12 на пр мых выходах имеют низкий уровень напр жени , на пр мых выходах триггеров Шмидта 29 и 30 при отсутствии сиг- нала Запрос от потребител  информации и на всех выходах устройства 13 формировани  адреса также низкий уровень напр жени . При отсутствии сигнала Запрос, представл ющего собой высокий уровень напр жени  во все врем , необходимое дл  доступа к одному из запоминающих устройств 26 и 27, на первые входы элементов И блоков 14 и 20 и блоков 16 и 21 и входы Чтение запоминающих устройств 26 и 27 с инверсных выходов соответствующих триггеров 29 и 30 подаетс  высокий уровень напр жени  Генератор 1 тактовых импульсов фор- мирует последовательность тактовых импульсов с периодом следовани  Т. Тактовые импульсы подаютс  на вход делител  2 частоты, блок 3 управлени , входы синхронизации D-триг- геров 12, вход устройства 13 формировани  адреса.After powering on, the multichannel switch is reset to its initial state, in which the D-flip-flops 12 synchronously on the direct outputs have a low voltage level, on the direct outputs of Schmidt triggers 29 and 30 with no signal received. Request from the information consumer and on all outputs Address generation devices 13 are also low voltage levels. In the absence of a signal, the Request, which is a high voltage level at all times necessary to access one of the storage devices 26 and 27, to the first inputs of the elements AND blocks 14 and 20 and the blocks 16 and 21 and the inputs Read storage devices 26 and 27 the inverse outputs of the respective triggers 29 and 30 are supplied with a high voltage level. The generator of 1 clock pulses forms a sequence of clock pulses with a period of T. The clock pulses are fed to the input of divider 2 frequencies, control block 3, inputs synchronize and D-trig- Gere 12, input device 13 forming address.

Делитель 2 частоты вьщел ет из последовательности тактовых импульсов каждый N-й импульс, который с его выхода поступает на информационный вход D-триггера 12 первого канала и устанавливает на его выходе высокий уровень напр жени , которое открьшает ключевые элементы 10 и 11 этого канала. В результате этого источник 9 информации первого канала подключаетс  соответственно к шине 6 питани  и информационной шине 8.The frequency divider 2 extracts from the sequence of clock pulses every Nth pulse, which from its output goes to the information input of the D-flip-flop 12 of the first channel and sets a high voltage level at its output that opens the key elements 10 and 11 of this channel. As a result, the source 9 of the first channel information is connected respectively to the power bus 6 and the information bus 8.

При этом все ключевые элементы 10 и 11 остальных каналов заперты, и опрос других источников 9 информации не производитс .Moreover, all the key elements 10 and 11 of the remaining channels are locked, and other sources of information 9 are not polled.

При поступлении на синхронизирующие входы D- триггеров 12 следующего тактового импульса переключаетс  D- триггер 12 второго канала, и напр жение , установившеес  на-его выходе открьшает соответствующие ключевые элементы 10 и 11 и подключает источ- ник 9 информации второго канала к информационной шине 8.When the next clock pulse arrives at the clock inputs of the D-flip-flops 12, the D-flip-flop 12 of the second channel switches, and the voltage established at its output opens the corresponding key elements 10 and 11 and connects the information source 9 of the second channel to the information bus 8.

После того, как опрошен источник 9 информации последнего канала, де59After the last channel information source 9 is polled, de59

литель 2 частоты формирует новый импульс запуска дл  D-триггера 12 первого канала, и процесс повтор етс . Последовательность тактовых импульсов , вырабатьюаема  генератором 1 тактовых импульсов, поступает на бло 3 управлени , формирующий последовательность импульсов длительностью t, и периодом повторени  Т, которые поступают через дополнительный ключевой элемент 4 на источник 5 тока, который включает питание каналов только на врем  t их опроса. В паузе (T-t ) источник 5 тока отк- лючен от всех каналов.The frequency clock 2 generates a new trigger pulse for the D-flip-flop 12 of the first channel, and the process repeats. The sequence of clock pulses produced by the generator of 1 clock pulses arrives at the control unit 3, which forms a sequence of pulses of duration t, and a repetition period T, which comes through an additional key element 4 to the current source 5, which turns on the channels only for the time t polled. In the pause (T-t) current source 5 is disconnected from all channels.

Устройство 13 формировани  адреса представл ет собой двоичный счетчик импульсов, где m loggN с выходами дл  каждого разр да кода. Дес тичное значение кода счетчика, увеличенное на единицу, соответст- .вует номеру канала многоканального коммутатора, подключенного к информационной шине 8 в данный момент времени. Сброс счетчика осуществл етс  подачей на синхронизирующий вход устройства 13 формировани  адресов с выхода делител  2 частоты.The address generation device 13 is a binary pulse counter, where m loggN with outputs for each code bit. The incremental value of the counter code, incremented by one, corresponds to the channel number of the multichannel switch connected to the information bus 8 at a given time. The counter is reset by applying to the synchronization input of the device 13 for generating addresses from the output of the splitter 2 frequency.

Информаци  от источников 9 информации с информационной шины 8 поступает на вход блока 25 АЦП. Врем  анлого-цифрового преобразовани  блока 25 АЦП t ; Т (Т - период следовани  тактовых импульсов). С выхода блока 25 АЦП информаци  в параллельном п- разр дном коде .через элементы И блоков 20 и 21 из п элементов И подает на информационные входы запоминающих устройств 26 и 27. Адрес источника 9 информации с выхода устройства 13 формировани  адреса через блоки 14 и 16 из m элементов И и блоки 18 и 19 из m элементов ШШ подаетс  на адресные входы запоминающих устройств 26 и 27.Information from sources 9 of information from the information bus 8 is fed to the input of the ADC block 25. The time of the analog-digital conversion unit 25 ADC t; T (T is the period of the following clock pulses). From the output of block 25 ADC information in a parallel n-bit code. Through the elements And blocks 20 and 21 of the n elements And delivers information inputs of the storage devices 26 and 27. The address of the source 9 information from the output of the device 13 forming the address through the blocks 14 and 16 of the m elements And and the blocks 18 and 19 of the m elements of the NL is fed to the address inputs of the storage devices 26 and 27.

Свободный доступ потребител  информации к источнику 9 информации реализуетс  предоставлением потребителю свободного доступа к информации , записанной в запоминающих устройствах 26 и 27. Дл  получени  необходимой информации потребитель информации записьшает адрес требуемого канала (адрес  чейки пам ти в запоминающих устройствах 26 и 27). в регистр 29 адреса, формирует сигнал Запрос и подает его на входFree access of the information consumer to the information source 9 is provided by providing the consumer free access to the information recorded in the storage devices 26 and 27. To obtain the necessary information, the information consumer records the address of the desired channel (the address of the memory cell in the storage devices 26 and 27). in the address register 29, forms a signal Request and delivers it to the input

5151

счетного триггера 33 и первые входы элементов И 31 и 32, Элементы И 31 и 32 поочередно коммутируют сигнал Запрос на входы соответст- ве но триггеров Шмидта 29 и 30. Например , все нечетные запросы поступают на вход триггера Шмидта 29, а четные - на вход триггера 30. Пусть первый запрос поступает на вход триг гера 29. Тогда на инверсном выходе триггера 29 и соответственно на, первых входах элементов И блоков 4 и 20, входе Запись запоминающего устройства ,26 устанавливаетс  низ- кий уровень напр жени , в результате чего код адреса .опрашиваемого канала не,проходит через блоки 4 и 18 на адресные входы запоминающего устройства 26, код информации с вы- хода блока 25 АЦП не поступает через блок 20 на информационные входь запоминающего устройства 26-, С пр мого выхода триггера 29 высокий уровень напр жени  подаетс , на первые |входы элементов И блока 15, блока 22 и на вход Чтение запоминающего устройства 26, разреша  считьшание информации с  чейки пам ти запоминающего устройства 26 по адресу, пуо ход щему с регистра 28 адреса через блоки 15 и 8 на адресные входы запоминающего устройства 26.. Информаци  с запоминающего устройства 26 через блоки 22 и 24 поступает на ин формационные выходы многоканального коммутатора.counting trigger 33 and the first inputs of the And 31 and 32 elements, And the 31 and 32 elements alternately switch the signal. The request for the inputs of Schmidt triggers 29 and 30, respectively. For example, all odd requests are sent to the input of the Schmidt trigger 29, and the even ones - trigger 30. Let the first request enter the input of trigger 29. Then, on the inverse output of trigger 29 and, respectively, on the first inputs of elements AND blocks 4 and 20, input Record storage device 26 sets a low voltage level, as a result the address of the channel that is not being scanned Audited through blocks 4 and 18 to the address inputs of the storage device 26, the information code from the output of the ADC block 25 does not flow through the block 20 to the information inputs of the storage device 26-, from the direct output of the trigger 29 a high voltage level is applied to the first | the inputs of elements I of block 15, block 22 and to the input of Read memory 26, permitting information from the memory cell of memory 26 to be read at the address received from address register 28 through blocks 15 and 8 to the address inputs of memory 26. Information with memorize The device 26 through the blocks 22 and 24 enters the information outputs of the multichannel switch.

После сн ти  сигнала Запрос на входе триггера 29 ус анавливаетс  низкий, уровень напр жени - и процесс записи информа Ции источников 9 информации в запоминающее устройство 26 возобновл етс  При этом в процессе считьшани  информации с запоминающего устройства 26 обновление информации в запоминающем устройстве 27 не прерьтаетс . При поступлении следующего (в данном примере второго) запроса триггер 33 измен ет свое состо ние, и на пр мом выходе устанавливаетс  низкий уровень напр жени , на инверсном выходе - высокий уровень напр жени , Сигнал Запрос поступает через открытый элемент И 32 на вход тригге- ра 30. При этом становитс  возможным доступ к информации, записанной в запоминающем устройстве 27,After the removal of the signal, the Request at the input of the trigger 29 is set low, the voltage level is set, and the process of recording the information of the sources 9 information into the storage device 26 is resumed. In the process of reading information from the storage device 26, the update of the information in the storage device 27 is not interrupted. When the next request (in this example, the second one) is received, the trigger 33 changes its state, and a low voltage level is established at the forward output, a high voltage level at the inverse output, the Request signal is received through an open element 32 at the trigger input ra 30. This makes it possible to access information recorded in memory 27,

0 5 О 0 5 o

5five

„ „ „„

00

59-659-6

Claims (1)

Формула изобретени Invention Formula Многоканальный коммутатор, содержащий генератор тактовьк импульсов, делитель частоты, блок управлени , выход которого подключен через ключевой элемент и источник тока к шине питани , общую шину, информационную шину, устройство формировани  адреса, первый и второй блоки из га элементов И каждый, первый блок из т элементов ИЛИ, блок аналого-цифрового преобразовани , первый блок из п элементов И, первое запоминающее устройство, первый триггер Шмидта , регистр адреса, в каждом канале- источник информации, первый и второй ключевые элементы и синхронный D- триггер, выход источника информации в каждом канале через первый ключевой элемент подключен к информационной ши- Hej первый вход источника информации соединен с общей шиной, а второй вход через второй ключевой элемент соединен с шиной питани , информационный вход D-триггера первого канала соединен с выходом делител  частоты, выходы D-триггеров, кроме D-триггера последнего канала, соединены с инфор- ManHOHHbn-iH входами D-триггера последующих каналов и управл ющими входами первого и второго ключевых элементов своих каналов, первые входы элементов И первого блока из п элементов И, первого блока из m элементов И и вход Запись первого запоминаю- щего устройства соединены с инверсным выходом первого триггера Шмидта, пр мой выход которого подключен к входу Чтение первого запоминающего устройства и к аервым входам элементов И второго блока из m элементов И, вторые входы элементов И второго блока из m элементов И соединены с соответствующими выходами регистра адреса , входы которого соединены с адресными входами коммутатора, вьосод генератора тактовьк импульсов соединен с входами делител  частоты, блока управлени , счетным входом устройства формировани  адреса и с входами синхронизации D-триггера каждого канала , R-вход устройства формировани  адреса подключен к выходу делител  частоты, вторые входы элементов И первого блока из m элементов И подключены к соответствующим выходам уст- I ройства формировани  адреса, выходыA multichannel switch containing a clock pulse generator, a frequency divider, a control unit whose output is connected via a key element and a current source to the power bus, a common bus, an information bus, an address generation device, the first and second blocks of ha elements And each, the first block of tons of OR elements, analog-to-digital conversion unit, first block of n And elements, first storage device, first Schmidt trigger, address register, in each channel the source of information, first and second key elements A synchronous D-trigger; the source information output on each channel is connected to the information bus through the first key element; Hej, the first information source input is connected to the common bus, and the second input is connected to the power bus through the second key element, the D-trigger information input of the first channel is connected with the output of the frequency divider, the outputs of the D-flip-flops, in addition to the D-flip-flop of the last channel, are connected to the infor- mation HHObbn-iH inputs of the D-flip-flop of subsequent channels and the control inputs of the first and second key elements of their channels, the first inputs of elements AND of the first block of n elements I, of the first block of m elements I and input The recording of the first memory device is connected to the inverse output of the first Schmidt trigger, the direct output of which is connected to the input Reading the first memory device and to the first inputs of the elements And second a block of m elements And, the second inputs of the elements And the second block of m elements And connected to the corresponding outputs of the address register, the inputs of which are connected to the address inputs of the switch, the output of the pulse generator not with the inputs of the frequency divider, control unit, counting input of the address shaping device and the D-flip-flop synchronization inputs of each channel, the R input of the address shaping device is connected to the output of the frequency divider, the second inputs of the AND block of the first block of m elements AND devices - address shaping devices, outputs 714714 одноименных элементов И .первого и второго блоков из m элементов И соединены соответственно с первыми и вторыми входами соответствующих эле- . ментов ИЛИ блока из m элементов ИЛИ выходы квторого соёдинень с соответствующими адресными входами первого запоминающего устройства, информационные входы которого соединены с соответствующими выходами элементов И первого блока из п элементов И, вторые входы элементов И первого блока из п элементов И соединены с выходами блока аналого-цифрового преоб разовани , вход которого подключен к информационной шине, о т л и ч а - ю щ и и с   тем, что, с целью повышени  достоверности считьюаемой информации , введены третий и четвертый блоки из m элементов И каждый, второ третий, четвертый блоки из п элементов И каждый, второй блок из m элементов ИЛИ, блок из п элементов ИЛИ, первый, второй элементы И, второе за- поминающее устройство, второй триггер Шмидта, счетный триггер, вход Запись второго запоминающего устройства , первые входы элементов И третьего блока из m элементов И и второго блока из п элементов И соединены с инверсным выходом второго триггера Шмидта, пр мой выход которого подключен к входу Чтение второго запоминающего устройства, к первым входам элементов И четвертого блока из п элементов И и четвертого блока из га элементов И, вторые входы элементов И которого соединены с со.ответствующими выходами регистра адреса, выходы элементов И четвертого §лока из m элементов И соединены с соответствующими вторыми входами элеthe elements of the same name And the first and second blocks of m elements And are connected respectively with the first and second inputs of the corresponding ele. OR of a block of m elements OR the outputs of the second connection with the corresponding address inputs of the first storage device, the information inputs of which are connected to the corresponding outputs of the elements AND of the first block of n And elements, the second inputs of And elements of the first block of n And elements are connected to the outputs of the analog block digital conversion, the input of which is connected to the information bus, is the third and fourth blocks of m ale, in order to increase the reliability of the detected information ntov AND each, second third, fourth blocks of n elements AND each, second block of m elements OR, block of n elements OR, first, second elements AND, second storing device, second Schmidt trigger, counting trigger, input Record of the second memory device, the first inputs of the elements And the third block of m elements And the second block of n elements And connected to the inverse output of the second Schmidt trigger, the direct output of which is connected to the input Reading the second memory device, to the first inputs of the elements And the fourth block of n AND gates and the fourth block of n AND gates, the second inputs of AND gates whose outputs are connected to so.otvetstvuyuschimi register address outputs and fourth elements from m elements §loka and connected to respective second inputs of element Q 5 0 5 Q 5 0 5 00 5five 00 59«59 " монтов ИЛИ второго блока из m элементов ИЛИ, выходы которых соединены с соответствующими адресными входами второго запоминающего устройства, а первые входы элементов ИЛИ второго блока из m элементов ИЛИ соединены с соответствующими выходами элементов И третьего блока из га элементов И, вторые входы элементов И- которого подключены к соответствующим выходам устройства формировани  адреса, первые входы элементов И третьего блока из m элементов И соединены с пр мым выходом первого триггера Шмидта, вторые входы элементов И второго блока из п элементов И соединены с соответствующими выходами блока аналого-цифрового преобразовани , а выходы элементов И второго блока из п элементов И соединены с соответствующими информационными входами второго запоминаю- щего устройства, информационные выходы первого и второго запоминающих устройств соединены с вторыми входами соответствующих элементов И соответственно третьего и четвертого блоков из п элементов И, выходы элементов И которых соединены соответственно с первыми и вторыми входами соответствующих элементов ИЛИ блока из п элементов ИЛИ, выходы которого соединены с информационными выходами Данные многоканального коммутатора, вход Запрос многоканального коммутатора соединен с входом счетного триггера и первыми входами первого и второго элементов И, вторые входы которых соединены соответственно с пр мым и инверсным выходами счетного триггера , а выходы первого и второго элементов И соединены соответственно с входами первого и второго триггеров Шмидта.OR of the second block of m elements OR, the outputs of which are connected to the corresponding address inputs of the second storage device, and the first inputs of the OR elements of the second block of m elements OR are connected to the corresponding outputs of the AND blocks of the third block from the I elements, the second inputs of the AND elements connected to the corresponding outputs of the device forming the address, the first inputs of the elements And the third block of m elements And connected to the direct output of the first Schmidt trigger, the second inputs of the elements And the second block And from the n elements And connected to the corresponding outputs of the analog-digital conversion unit, and the outputs of the elements And the second block of the n elements And connected to the corresponding information inputs of the second storage device, information outputs of the first and second storage devices connected to the second inputs of the corresponding elements And, respectively the third and fourth blocks of n elements And, the outputs of the elements And which are connected respectively with the first and second inputs of the corresponding elements OR block and of the OR elements, the outputs of which are connected to the information outputs of the multichannel switch data, the input request of the multichannel switch is connected to the input of the counting trigger and the first inputs of the first and second elements AND, the second inputs of which are connected respectively to the forward and inverse outputs of the counting trigger, and the outputs the first and second elements And are connected respectively with the inputs of the first and second Schmidt triggers.
SU874250337A 1987-05-25 1987-05-25 Multichannel switching device SU1443159A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874250337A SU1443159A1 (en) 1987-05-25 1987-05-25 Multichannel switching device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874250337A SU1443159A1 (en) 1987-05-25 1987-05-25 Multichannel switching device

Publications (1)

Publication Number Publication Date
SU1443159A1 true SU1443159A1 (en) 1988-12-07

Family

ID=21306376

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874250337A SU1443159A1 (en) 1987-05-25 1987-05-25 Multichannel switching device

Country Status (1)

Country Link
SU (1) SU1443159A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1187260, кл. Н 03 К 17/04, 1984. Авторское свидетельство СССР № 1226644, кл. Н 03 KJ7/56, 1984. *

Similar Documents

Publication Publication Date Title
SU1443159A1 (en) Multichannel switching device
SU1226644A2 (en) Multichannel switching device
SU1661986A1 (en) Multichannels switch
SU1509595A1 (en) Recording device
SU1224991A1 (en) Device for generating pulse sequences
SU683018A1 (en) Time interval-to-code converter
SU1378059A1 (en) Digital register of single pulses
SU1228276A1 (en) Counter for subtraction
SU1432527A1 (en) Logical analyzer
SU1378024A1 (en) Multichannel device for shaping time intervals
SU1485305A1 (en) Device for recording of digital information
SU847313A1 (en) Information input device
SU1483438A1 (en) Multiphase pulsed voltage stabilizer
SU1751859A1 (en) Multichannel converter of series-to-parallel code
SU1624699A1 (en) Residue system code to positional code converter
SU1339890A1 (en) Multichannel a-d converter
SU1716497A1 (en) Generator of logic-dynamic test
SU1566388A1 (en) Information registering device
SU1570012A1 (en) Device for time multiplexing of asynchronous channels
SU1487151A1 (en) Time interval shaping unit
SU1228288A1 (en) Multichannel code conditioner
SU888293A1 (en) Selective device for control of thyristorized regulators
SU1319061A1 (en) Device for collecting data from distributed objects
SU1107328A1 (en) Device for transmitting multifrequency signals
SU1524037A1 (en) Device for shaping clock pulses