SU1434556A1 - Устройство установлени синхронизации - Google Patents

Устройство установлени синхронизации Download PDF

Info

Publication number
SU1434556A1
SU1434556A1 SU864082111A SU4082111A SU1434556A1 SU 1434556 A1 SU1434556 A1 SU 1434556A1 SU 864082111 A SU864082111 A SU 864082111A SU 4082111 A SU4082111 A SU 4082111A SU 1434556 A1 SU1434556 A1 SU 1434556A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
pulses
word
signal
Prior art date
Application number
SU864082111A
Other languages
English (en)
Inventor
Николай Петрович Попков
Михаил Александрович Сермяжко
Original Assignee
Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им.В.И.Ленина filed Critical Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им.В.И.Ленина
Priority to SU864082111A priority Critical patent/SU1434556A1/ru
Application granted granted Critical
Publication of SU1434556A1 publication Critical patent/SU1434556A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к электросв зи . Цель изобретени  - повышение помехоустойчивости синхронизации. Устр-во содержит входной согласуюодай блок 1, детектор 2, счетчик 3 бит, счетчик 4 слов и формирователь 5 синхроимпульсов , содержащий три элемента И 9 - 11, триггер 12, счетчик 13 единиц, счетчик 14 нулей и формирователь 15 коротких импульсов. Дл  достижени  цели в устр-во введены усилитель-ограничитель 6, триггер 7 и элемент 8 ИС1аП(НАЮР1ЕЕ ИЛИ. В предлагаемом устройстве по сравнению с прототипом значительно снижена веро тность фиксации ложных синхросигналов в информационных словах. 1 з.п. ф-лы, 2 ил. с Ф

Description

00 4ib
СП СП
Од
дзигЛ
10
Изобретение относитс  к электро- рв зи и может быть использовано в Системах передачи дискретной информа- щи дл  установлени  синхронизации.
Цель изобретени  - повышение помехоустойчивости синхронизации.
На фиг. 1 приведена структурна  электрическа  схема предлагаемого устройства установлени  синхрониза- |ции; на фиг. 2 - временные диаграммы, по сн  ош;ие работу устройства.
Устройство установлени  синхронизации содержит входной согласующий блок 1, детектор 2, счетчик 3 бит, 5 счетчик 4 слов и формирователь 5 синхроимпульсов , а также усилитель-ограничитель 6, триггер 7 и элемент 8 ИСКЛЮЧАЩЕЕ ИЛИ, при . этом формирователь 5 синхроимпульсов содержит пер- 20 вьй, второй и третий элементы И 9-11, триггер 12, счетчик 13 единиц, счетчик 14 нулей и формирователь 15 коротких импульсов.
25
I Устройство установлени  синхронизации работает следующим образом. I На вход устройства поступает сиг- ал, имеющий циклическую структуру прошедший линию св зи. Каждый цикл ЗО содержит п информационных слов и два служебных: слово единиц и слово нулей, необходимых дл  установлени  ринхронизма на приемной стороне. Фрагмент входного сигнала,, прошедше- го через входной согласуьоощй блок 1, необходимый дл  компенсации потерь и искажений в линии св зир представ- ле;н на диаграмме (фиг.2а). Огибающа  этого сигнала имеет устойчивую нуле ;вую линию с пргизнаками информационных символов. Усилитель-ограничитель 6 вырабатьшает сигнал с круты- ьщ фронтами (фиг.26) при переходе сигнала через нулевой уровень, а детектор 2 вырабатывает импульсы (фи1:.2в) при превьшении сигналом установленного уровн . Триггером 7 вырабатываетс  сигнал а соответствии с диаграммой, изображенной на фиг.2г, а на выходе элемента 8 ИСКЛЮЧАЩЕЕ 50 ИЛИ по вл етс  тактова  последовательность в соответствии с диаграммой , изображенной на фиг. 2д. Формирователь 15 коротких импульсов, вход щий в состав формировател  5 син- 55 хроимпульсов из последовательности тактовых импульсов вырабатьшает последовательность коротких тактовых
14345562
импульсов (фиг.2е), поступающую на входы элементов И 9-11.
Счетчик 13 единиц формировател  5 синхроимпульсов подсчитывает количество единичных посылок во входном сигнале путем подсчета импульсов, поступающих с выхода второго элемента И 10, и после по влени  подр д обусловленного их числа, определ емо-35
40
45
го длительностью слова единиц, на выходе этого счетчика устанавливаетс  уровень логической единицы. С этого момента -времени разрешаетс  прохождение через третий элемент И 11 коротких тактовых импульсов, по вл ющихс  на его выходе в моменты по влени  в входном сигнале нулевых посылок . Эти импульсы подсчитываютс  счетчиком 14 нулей, установленным предварительно в исходное состо ние сигналом с выхода счетчика 13 единиц.
При по влении в входном сигнале серии нулевых посыпок, длительность которой обусловлена длительностью служебного слова нулей, на выходе счетчика 14 нулей по вл етс  сигнал логической единицы, разрешающий с этого момента времени прохождение коротких тактовых импульсов через первый элемент И 9 на тактовый выход устройства (ТСИ) и вход счетчика 3 бит, имеилцего емкость, равную числу бит в одном информационном слове. Выход счетчика 3 бит  вл етс  выходом, блочной синхронизации (БСИ) устройства.
Счетчик 4 слов имеет емкость п, равную числу информационных слов в цикле, и сигнал с его выхода производит установку счетчика 14 формировател  5 синхроимпульсов в исходное состо ние и поступает на выход цикловой синхронизации (ЦСИ).
Прием последующих циклов происходит аналогичным образом.
В предлагаемом устройстве по сравнению с прототипом значительно снижена веро тность фиксации ложных синхросигналов в информационных словах.

Claims (1)

1. Устройство установлени  синхронизации , содержащее последовательно соединенные входной согласующий блок и детектор, последовательно соединенные счетчик бит и счетчик слов -и формирователь синхроимпульсов, первьш и второй входы и выход которого соеди0
5 0
5
О 0 5
Счетчик 13 единиц формировател  5 синхроимпульсов подсчитывает количество единичных посылок во входном сигнале путем подсчета импульсов, поступающих с выхода второго элемента И 10, и после по влени  подр д обусловленного их числа, определ емо-5
0
5
го длительностью слова единиц, на выходе этого счетчика устанавливаетс  уровень логической единицы. С этого момента -времени разрешаетс  прохождение через третий элемент И 11 коротких тактовых импульсов, по вл ющихс  на его выходе в моменты по влени  в входном сигнале нулевых посылок . Эти импульсы подсчитываютс  счетчиком 14 нулей, установленным предварительно в исходное состо ние сигналом с выхода счетчика 13 единиц.
При по влении в входном сигнале серии нулевых посыпок, длительность которой обусловлена длительностью служебного слова нулей, на выходе счетчика 14 нулей по вл етс  сигнал логической единицы, разрешающий с этого момента времени прохождение коротких тактовых импульсов через первый элемент И 9 на тактовый выход устройства (ТСИ) и вход счетчика 3 бит, имеилцего емкость, равную числу бит в одном информационном слове. Выход счетчика 3 бит  вл етс  выходом, блочной синхронизации (БСИ) устройства.
Счетчик 4 слов имеет емкость п, равную числу информационных слов в цикле, и сигнал с его выхода производит установку счетчика 14 формировател  5 синхроимпульсов в исходное состо ние и поступает на выход цикловой синхронизации (ЦСИ).
Прием последующих циклов происходит аналогичным образом.
В предлагаемом устройстве по сравнению с прототипом значительно снижена веро тность фиксации ложных синхросигналов в информационных словах.
Формула изобретени 
1. Устройство установлени  синхронизации , содержащее последовательно соединенные входной согласующий блок и детектор, последовательно соединенные счетчик бит и счетчик слов -и формирователь синхроимпульсов, первьш и второй входы и выход которого соеди (рие.2
SU864082111A 1986-05-19 1986-05-19 Устройство установлени синхронизации SU1434556A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864082111A SU1434556A1 (ru) 1986-05-19 1986-05-19 Устройство установлени синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864082111A SU1434556A1 (ru) 1986-05-19 1986-05-19 Устройство установлени синхронизации

Publications (1)

Publication Number Publication Date
SU1434556A1 true SU1434556A1 (ru) 1988-10-30

Family

ID=21243123

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864082111A SU1434556A1 (ru) 1986-05-19 1986-05-19 Устройство установлени синхронизации

Country Status (1)

Country Link
SU (1) SU1434556A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1083384, кл. Н 04 J 1/20, 1982. *

Similar Documents

Publication Publication Date Title
SU1434556A1 (ru) Устройство установлени синхронизации
JP2995756B2 (ja) 半二重通信用同期方法及び装置
SU1629972A1 (ru) Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке
SU1206965A1 (ru) Устройство цикловой синхронизации
SU1525922A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU773921A1 (ru) Нормализатор длительности импульсов
SU1728975A1 (ru) Устройство выбора каналов
SU864512A1 (ru) Регенератор импульсов
SU1159171A1 (ru) Устройство дл выбора цикла повторени информации
SU1021010A1 (ru) Устройство дл передачи цифровой информации
SU907835A1 (ru) Устройство синхронизации
SU1525931A1 (ru) Устройство синхронизации
SU1078657A2 (ru) Стартстопный хронизатор сеансов ведомой станции
SU1424044A1 (ru) Телемеханическа система
SU1185628A2 (ru) Устройство дл имитации ошибок в двоичном канале св зи
SU1160582A1 (ru) Устройство цикловой синхронизации
SU640627A1 (ru) Кодирующее устройство
SU1697258A1 (ru) Устройство дискретной автоматической регулировки усилени с цифровым управлением
SU1596475A1 (ru) Устройство цикловой синхронизации
SU1050106A1 (ru) Устройство тактовой синхронизации и выделени пачки импульсов
SU1283977A1 (ru) Кодирующее устройство
SU1762417A1 (ru) Устройство дл приема информации, передаваемой по двум параллельным каналам св зи
SU684757A1 (ru) Устройство цикловой синхронизации
SU1497755A1 (ru) Адаптивна система передачи дискретных сообщений
SU924696A1 (ru) Преобразователь последовательного кода в параллельный