SU1427372A1 - Устройство дл сопр жени ЭВМ с абонентами - Google Patents

Устройство дл сопр жени ЭВМ с абонентами Download PDF

Info

Publication number
SU1427372A1
SU1427372A1 SU864078146A SU4078146A SU1427372A1 SU 1427372 A1 SU1427372 A1 SU 1427372A1 SU 864078146 A SU864078146 A SU 864078146A SU 4078146 A SU4078146 A SU 4078146A SU 1427372 A1 SU1427372 A1 SU 1427372A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
communication unit
output
inputs
outputs
Prior art date
Application number
SU864078146A
Other languages
English (en)
Inventor
Юрий Михайлович Пшеницын
Original Assignee
Предприятие П/Я Р-6380
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6380 filed Critical Предприятие П/Я Р-6380
Priority to SU864078146A priority Critical patent/SU1427372A1/ru
Application granted granted Critical
Publication of SU1427372A1 publication Critical patent/SU1427372A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  сопр жени  внешних устройств ЕС ЭВМ. Целью изобретени   вл етс  упрощение устройства. Устройство содержит блок 1 , триггер 2, первый, второй элементы И 3,4. Устройство осуществл ет функцию управлени  обменом информацией между процессором и каналами ввода- вывода ЕС ЭВМ. 2 ил.

Description

4 ГО
оо to
Фиг. I
Изобретение относитс  к области вычислительной техники и может быть использовано дл  сопр жени  внешних устройств ЕС ЭВМ.
Целью изобретени   вл етс  упрощение устройства.
На фиг,1 представлена блок-схема устройства; на фиг.2 - схема блока 1 св зи.
Устройство содержит блок 1 св зи, триггер 2, первый, второй элементы И 3,4, второй 5 и первый 6 информационные входы-выходы устройства, вход 7 выборки устройства.
Блок 1 св зи содержит (см.фиг.2) блок 8 многопрограммного управлени , первый, второй блоки триггеров 9, 10, буферную пам ть данных 11, -бэток 12 индикации, с первого по четвертый триггеры 13 16.
Устройство работает следующим образом.
Если нет обмена данными между ЭВМ и абонентами, то триггер 2 сброшен и сигнал выборки абонента будет прин т на вход выборки через элемент И 4, открытый с нулевого выхода триггера 2. Если же ЭВМ обмениваетс  данными с абонентами, то триггер 2 установлен в 1 и сигнал выборки поступает на вход синхронизации блока 1 св зи, синхронизиру  передавае-г мую информацию.
Форму л а изобретени 
Устройство дл  сопр жени  ЭВМ с абонентами, содержащее блок св зи и триггер, причем первый, второй информационные входы-выходы блока св зи соединены с входами-выходами уст ройства дл  подключени  информационных входов-выходов соответственно ЭВМ и абонент;ов, выходы синхронизации и выборки блока св зи соединены соответственно с единичным и нулевым входами триггера, единичный выход
10
ts
20
25
30
35
40
45
которого ,соединен с входом синхронизации блока св зи, причем блок св зи содержит блок микропрограммного управлени , первъй, второй блоки триггеров , с первого по четвертый триггеры , блок индикации и буферную пам ть данных, причем в блоке св зи первый информационный вход-выход соединен с входом первого блока триггеров и с первым информационнным входом-выходом буферной пам ти данных , второй информа ционньй вход-выход которой и первый вход-выход второго блока триггеров соединены с вторым информационным входом-выходом блока св зи, вход-выход блока микропрограммного управлени  соединен с управл ющим входом буферной пам ти данных с входом-выходом первого блока, триггеров, с вторым входом- выходом второго блока триггеров, с выходами первого, второго триггеров и установочными входами третьего, четвертого триггеров, вход сигнализации блока св зи соединен с входом блока индикации, входы первого, второго триггеров соединены соответственно с входами синхронизации и выборки блока св зи, выходы третьего, четвертого триггеров соединены с первым входом-выходом второго блока триггеров и выходами синхронизации и выборки блока св зи соответственно , отлкчающеес  тем, что, с целью упрощени  устройства, в него введены первый, второй элементы И, причем единичный и нулевой выходы триггера соединены соответственно с первыми входами первого, второго элементов И, вторые входы которых соединены с входом устройства дл  подключени  выхода выборки абонентов, выходы первого, второго элементов И соединены соответственно с входами синхронизации и выборки блока св зи.
фие. Z

Claims (1)

  1. Форму ла изобретения Устройство для сопряжения ЭВМ с абонентами, содержащее блок связи и триггер, причем первый, второй информационные входы-выходы блока связи соединены с входами-выходами устройства для подключения информационных входов-выходов соответственно ЭВМ и абонентов, выходы синхронизации и выборки блока связи соединены соответственно с единичным и нулевым входами триггера, единичный выход которого .соединен с входом синхронизации блока связи, причем блок связи содержит блок микропрограммного управления, первый, второй блоки триггеров, с первого по четвертый триггеры, блок индикации и буферную память данных, причем в блоке связи первый информационный вход-выход соединен с входом первого блока триггеров и с первым информационнным входом-выходом буферной памяти данных, второй информационный вход-выход которой и первый вход-выход второго блока триггеров соединены с вторым информационным входом-выходом блока связи, вход-выход блока микропрограммного управления соединен с управляющим входом буферной памяти данных; с входом-выходом первого блока, триггеров, с вторым входомвыходом второго блока триггеров, с выходами первого, второго триггеров и установочными входами третьего, четвертого триггеров, вход сигнализации блока связи соединен с входом блока индикации, входы первого, второго триггеров соединены соответственно с входами синхронизации и выборки блока связи, выходы третьего, четвертого триггеров соединены с первым входом-выходом второго блока триггеров и выходами синхронизации и выборки блока связи соответственно, отличающееся тем, что, с целью упрощения устройства, в него введены первый, второй элементы И, причем единичный и нулевой выходы триггера соединены соответственно с первыми входами первого, второго элементов И, вторые входы которых соединены с входом устройства для подключения выхода выборки абонентов, выходы первого, второго элементов И соединены соответственно с входами синхронизаций и выборки блока связи.
    Фиг. 2
SU864078146A 1986-05-05 1986-05-05 Устройство дл сопр жени ЭВМ с абонентами SU1427372A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864078146A SU1427372A1 (ru) 1986-05-05 1986-05-05 Устройство дл сопр жени ЭВМ с абонентами

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864078146A SU1427372A1 (ru) 1986-05-05 1986-05-05 Устройство дл сопр жени ЭВМ с абонентами

Publications (1)

Publication Number Publication Date
SU1427372A1 true SU1427372A1 (ru) 1988-09-30

Family

ID=21241619

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864078146A SU1427372A1 (ru) 1986-05-05 1986-05-05 Устройство дл сопр жени ЭВМ с абонентами

Country Status (1)

Country Link
SU (1) SU1427372A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1160422, кл. G 06 F 13/00, 1983. Селекторный канал ЭВМ ЕС-1022, ЧГО.304.000. *

Similar Documents

Publication Publication Date Title
KR880010365A (ko) 디지탈 데이타 프로세서용 버스 인터페이스 회로
FI951849A0 (fi) Menetelmä ja laite säädön automaattiseksi siirtämiseksi sisäiseltä prosessorilta ulkoiselle tietokoneelle
JPS57117027A (en) Signal sending and receiving circuit
KR980007258A (ko) 범용 마이컴을 이용한 아이 스퀘어 씨(i²c)통신 장치
KR900015008A (ko) 데이터 프로세서
SU1427372A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
JPS5875239A (ja) 端末装置接続方式
KR880701046A (ko) 전화선 인터페이스용 선택모듈 및 그 인터페이스 방법
SU1282129A1 (ru) Устройство дл распределени заданий между ЭВМ
SU815722A1 (ru) Устройство дл сопр жени
SU1427373A1 (ru) Устройство дл сопр жени абонентов
SU1474659A1 (ru) Устройство дл сопр жени ЭВМ с каналами св зи
SU1587524A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
SU691839A1 (ru) Устройство дл сопр жени с линией св зи
SU1372355A1 (ru) Буферный повторитель
KR960038643A (ko) 듀얼프로세서간 인터페이스 장치
SU1100613A1 (ru) Устройство дл сопр жени
SU1631547A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
KR0153419B1 (ko) 디지탈 라인 에뮬레이터 및 그 제어방법
JPS57150058A (en) Information processing system
SU1182534A1 (ru) Устройство для сопряжения процессора с внешними абонентами
SU754424A1 (ru) Устройство для контроля и регистрации асинхронных сигналов 1
SU1702381A1 (ru) Устройство дл межмашинного обмена информацией
RU1803918C (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1508222A1 (ru) Устройство дл сопр жени двух ЭВМ