SU1399747A1 - Устройство дл сопр жени ЭВМ с внешними устройствами - Google Patents
Устройство дл сопр жени ЭВМ с внешними устройствами Download PDFInfo
- Publication number
- SU1399747A1 SU1399747A1 SU864160241A SU4160241A SU1399747A1 SU 1399747 A1 SU1399747 A1 SU 1399747A1 SU 864160241 A SU864160241 A SU 864160241A SU 4160241 A SU4160241 A SU 4160241A SU 1399747 A1 SU1399747 A1 SU 1399747A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- block
- outputs
- inputs
- information
- Prior art date
Links
Landscapes
- Small-Scale Networks (AREA)
Abstract
Изобретение относитс к вычислительной технике и позвол ет осуществить обмен информацией ЭВМ, имеющей интерфейс типа обща шина, с внешними устройствами с интерфейсом 2К. Целью изобретени вл етс сокращение аппаратурных затрат. В устройство, которое содержит .блок 1 дешифрации кода выборки, блок 2 дешифрации кода операции, блок Д коммутации и блок 5 усилителей, введен блок 3 дешифрации номера байта. По сигналу процессора блок 1 формирует адрес запрашиваемого внешнего устройства, блок 2 формирует команду, которзпо данное устройство должно выполнить, на блок 4 поступает информаци в режиме ввода, на блок 5 - в режиме вывода. После получени сигнала готовности пр оцессор производит ввод информации через блок 4по сигналам блока 3, определ ющего очередность ввода младшего и старшего байтов. Вывод информации производитс по сигналу процесрора через блок 5непосредственно. 4 ил., 2 табл. с fS (Л с
Description
00
со со |
Код выборки
1J3997472
Изобретение относитс к вычислительной технике и может быть использовано в измерительно-вычислительных
системах дл сопр жени ЭВМ, имеющей --i1f
интерфейс типа обща шина (например, Y13 I Y23 Y43 Y83
микроэвм Электроника ДЗ-28), с
внепшими устройствами, имеющими выход на интерфейс типа 2К.
Та
О
1
1
1
Таблица I
Код выборки
Адрес
1
1
1
1ВБРО-К
Цель изобретени - сокращение anna ратурных затрат устройства
На фиг,1 представлена блок схема устройства; на фиг.2 и 3 - функцио нальные схемы блока дешифрации кода операции и блока дешифрации номера I байтам на фиг.4 - J- временные диа- I граммы pafJoTM устройства в режиме j передачи информации от ЭВМ а интерфейс ., 2К. I Устройство (фиг.1) содержит блок 1 дешифрации кода выборки, блок 2 I дешифрации кода операции, блок 3 де- ; шифрации номера байта, блок 4 комму- тадии и блок 5 усилителей. I Блок 2 дешифрации кода выборки i (фиг.2) образует дешифратор 6, фор- I мирователь 7 импульсов и усилители i 8-11.
; Блок 3 дешифрации номера байта : (фйг.З) включает элементы НЕ 12 и 13, элементы И-НЕ 14, элемент НЕ 15, эле- мент И-НЕ 16, элемент НЕ 17 и элементы И-НЕ 18 и 19.
На фиг.1-3 показаны также шины 20 и 21 управлени , выходные шины 22 данных, лини 23 синхронизации и вход-- ные шины 24 данных ЭВМ, шины 25 выборки , шины 26 операции, выходные шины 27 и входные шины 28 данных интерфейса 2К.
На фиг.2 показаны элементы врем задающей цепи: конденсатор 29 и зистор .10.
Устройство функ1щонируёт в двух основных режимах; в режиме А - вьгаод информации с интерфейса обща шина на интерфейс 2К, и в режиме Б - ввод информации на интерфейс обща шина с интерфейса 2К,
В режиме А устройство работает следующим образом.
По команде процессора на шинах 20 устанавливаетс комбинаци кода (табл,1), определ юща адрес устрой
ства, с которым должен быть произведен обмен информацией, а на шинах 21 - код операции (), которую должно выполнить выбранное внетнее
устройство.
0
1
1
2ВБРО-К
ЗВБРО-К
4ВБРО-К
5БВРО-К
О
6ВБРО-К
7ВБРО-К
о
8ВБРО-К
9ВБРО-К
о
IОВБРО-К
1ВБРО-К
12BRPO-K
Q j
€
I ЗВБРО К
35
14ВБРО-К
Таблица 2
45
ОСТ-К
ПР-К
О
ВП-К
50
О
О
вд-к
Одновременно с шин 22 на вход блока 5 выставл етс информационный байт. Комбинаци кода, определ юща адрес выбранного устройства, поступает на вход блока на вход блока 2.
1, а код операции И выходах блоков 1 и 2 вырабатываютс соответствующие сигналы, после чего процессор вьщает информа- через блпк 5 на шины 28 и переходит в режим о сидани ответа от вы- Лр нного внешнего устройства, под-- тверждающего факт приема информации и готовность к приему следующего байта (сигнал ГТО-Т),
Приведенные на фиг.4 временные диаграммы по сн ют работу устройства в режиме А при обращении к внешнему устройству, наход щемус по адресу, выбираемому кодом выборки, например 5ВБРО-К.
В режиме Б устройство работает аналогичным образом.
По команде процессора с шин 20 комбинаци кода, определ ющего адрес выбранного устройства, поступает на вход блока ), а с шин 21 код операции - на вход блока 2, Одновременно на шинах 27 ШИНО-Т,..., 1ПИН15-Т вывода интерфейса 2К на вход блока 4 выставл етс информаци с выбранного устройства,
Затем по управл ющим сигналам XI3
Х23, Х83 с шины 21 и сигналу в линии 23 ВВ блок 3 организует очередность ввода младшего и старшего байтов через блок 4 на шины 24.
Фор м у ла изобретени
Устройство дл сопр жени ЭВМ с внешними устройствами,содержащее блок дешифрации кода выборки, группа информационных входов которого вл етс группой входов устройства дл подключени к группе адресных выходов ЭВМ, блок дешифрации кода операции.
0
5
0
группа выходов которого вл етс группой выходов устройства дл подключени -К группам входов операции внешних устройств, блок коммутации и блок усилителей, группа выходов которого вл етс группой выходов устройства дл подключени к группам информационных входов внешних устройств, а перва и втора группы входов соответственно вл ютс группами входов устройства дл подключени к группе выходов кода операции и синхронизации и группе информационных выходов ЭВМ, отличающеес тем, что, с целью сокращени аппаратурных затрат устройства, оно содержит блок дешифрации номера байта, причем группа информационных входов блока комму- та1щи и группа выходов блока дешифра, ции кода выборки вл ютс соответствующими группами входов и выходов устройства дл подключени к группам информационных выходов и входам выборки
5 внептих устройств, группа выходов блока коммутации вл етс группой выходов устройства дл подключени к группе информационных входов ЭВМ, первый и второй адресные входы блока ком0 мутации подключены соответственно к первому и второму выходам блока дешифрации номера байта, группа информационных входов которого вл етс группой входов устройства дл подключени к группе выходов кода операции ЭВМ и соединени с группой информационных входов блока дешифрации кода операции, синхровход которого вл етс входом устройства дл подклю0 чени к выходу синхронизации ЭВМ и .соединен с синхровходами блока дешиф- .рации кода выборки и блока дешифрации кода операции.
5
L..
g}us.2
5 XLJTnJ JTJTJlXLTL
(yf3
SBBfOK
k У93
фиа.Ц
Claims (1)
- Фор му ла изобретенияУстройство для сопряжения ЭВМ с внешними устройствами,содержащее блок дешифрации кода выборки, группа информационных входов которого является группой входов устройства для подключения к группе адресных выходов ЭВМ, блок дешифрации кода операции, группа выходов которого является группой выходов устройства для подключения к группам входов операции внешних устройств, блок коммутации и блок усилителей, группа выходов которого является группой выходов устройства для подключения к группам информационных входов внешних устройств, а Ю первая и вторая группы входов соответственно являются группами входов устройства для подключения к группе выходов кода операции и синхронизации и группе информационных выходов ЭВМ, 15 отличающееся тем, что, с целью сокращения аппаратурных затрат устройства, оно содержит блок дешифрации номера байта, причем группа информационных входов блока комму20 тации и группа выходов блока дешифрации кода выборки являются соответствующими группами входов и выходов устройства для подключения к группам информационных выходов и входам выборки 25 внешних устройств, группа выходов блока коммутации является группой выходов устройства для подключения к группе информационных входов ЭВМ, первый и второй адресные входы блока ком30 мутации подключены соответственно к первому и второму выходам блока дешифрации номера байта, группа информационных входов которого является группой входов устройства для подклю35 чения к группе выходов кода операцииЭВМ и соединения с группой информационных входов блока дешифрации кода операции, синхровход которого является входом устройства для подклю40 чения к выходу синхронизации ЭВМ и .соединен с синхровходами блока дешиф.рации кода выборки и блока дешифрации кода операции.От шин управления интерфейса, оощая шина фиг.З ввУ13У23Я№&-к<УЧЗУВЗ
ΒΠΉ ПР-К ОСТ-У У m-r ·>*12У82 физ.Ч
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864160241A SU1399747A1 (ru) | 1986-12-08 | 1986-12-08 | Устройство дл сопр жени ЭВМ с внешними устройствами |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864160241A SU1399747A1 (ru) | 1986-12-08 | 1986-12-08 | Устройство дл сопр жени ЭВМ с внешними устройствами |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1399747A1 true SU1399747A1 (ru) | 1988-05-30 |
Family
ID=21272426
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864160241A SU1399747A1 (ru) | 1986-12-08 | 1986-12-08 | Устройство дл сопр жени ЭВМ с внешними устройствами |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1399747A1 (ru) |
-
1986
- 1986-12-08 SU SU864160241A patent/SU1399747A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1399747A1 (ru) | Устройство дл сопр жени ЭВМ с внешними устройствами | |
US3681755A (en) | Computer independent data concentrators | |
JPH05300113A (ja) | シェルフ構成におけるカード間通信方式 | |
SU769522A1 (ru) | Мультиплексный канал | |
SU815722A1 (ru) | Устройство дл сопр жени | |
JPS61188656A (ja) | メモリアクセス方式 | |
KR0136514B1 (ko) | 공통선 신호장치의 속도정합장치 | |
SU1608677A2 (ru) | Адаптер канал - канал | |
SU1264196A1 (ru) | Устройство дл обмена информацией | |
SU1372355A1 (ru) | Буферный повторитель | |
SU1434446A1 (ru) | Устройство дл вывода информации | |
SU809143A1 (ru) | Устройство дл сопр жени с общей маги-СТРАлью ВычиСлиТЕльНОй СиСТЕМы | |
SU1734099A1 (ru) | Устройство дл сопр жени ЭВМ с абонентами | |
SU551634A1 (ru) | Устройство св зи эвм с объектом | |
SU1256036A1 (ru) | Микропрограммный мультиплексный канал | |
SU608151A1 (ru) | Устройство дл сопр жени цифровых вычислительных машин | |
SU1444790A1 (ru) | Устройство дл сопр жени группы операционных блоков с общей пам тью | |
SU1619285A1 (ru) | Устройство дл сопр жени двух магистралей | |
KR100217897B1 (ko) | 디지털 신호 프로세서와 캔 콘트롤러의 인터페이싱 방법 | |
SU1280631A1 (ru) | Устройство дл подключени источников информации к общей магистрали | |
SU1141394A1 (ru) | Устройство дл ввода информации | |
RU2018943C1 (ru) | Устройство для сопряжения | |
SU1487056A1 (ru) | Система связи эвм с дистанционно распределенными объектами измерения, контроля и управления | |
JPH01147651A (ja) | マルチプロセッサシステム | |
SU550631A1 (ru) | Устройство дл обмена информацией |