SU1381526A2 - Устройство дл сопр жени разнотипных вычислительных машин - Google Patents

Устройство дл сопр жени разнотипных вычислительных машин Download PDF

Info

Publication number
SU1381526A2
SU1381526A2 SU864148911A SU4148911A SU1381526A2 SU 1381526 A2 SU1381526 A2 SU 1381526A2 SU 864148911 A SU864148911 A SU 864148911A SU 4148911 A SU4148911 A SU 4148911A SU 1381526 A2 SU1381526 A2 SU 1381526A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
information
switch
control
Prior art date
Application number
SU864148911A
Other languages
English (en)
Inventor
Александр Васильевич Палагин
Виктор Николаевич Лещенко
Original Assignee
Институт кибернетики им.В.М.Глушкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт кибернетики им.В.М.Глушкова filed Critical Институт кибернетики им.В.М.Глушкова
Priority to SU864148911A priority Critical patent/SU1381526A2/ru
Application granted granted Critical
Publication of SU1381526A2 publication Critical patent/SU1381526A2/ru

Links

Landscapes

  • Selective Calling Equipment (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в вычислительных системах дл  сопр жени  болыиой ЭВМ высокой производительности с микроэвм при построении локальных вычислительных сетей. Цель изобретени  заключаетс  в расширении функциональных возможностей устройства и повышении достоверности обмена ЭВ.М за счет аппаратной упаковки разр дов слова данных и взаимного независимого двустороннего контрол  канала сопр жени . С этой целью в устройство по авт. св. № 1257651 дополнительно введены мультиплексор, третий регистр, дешифратор, двунаправленный коммутатор и четвертый элемент И. Изобретение позвол ет производить аппаратную упаковку разр дов слова данных, измен ть которую можно в произвольном пор дке. При этом задержка преобразовани  слова данных определ етс  только паразитными емкост ми его устройства преобразовани . Структура данного устройства позвол ет производить коммутацию в произвольном пор дке цепей входа-выхода устройства с цеп ми входа- выхода выходного ко.ммутатора, что позвол ет значительно облегчить поиск их неисправностей. 1 з. п. ф-лы, 8 ил. I (Л

Description

(jO 00
ел N3
О5
задержки, второй одновибратор 47, элемент ИЛИ 48, первый одновибратор 49 и второй элемент 50 задержки.
Коммутатор 9 контрольных сигналов выполнен на элементах ИЛИ 51 и 52 и элементе И-НЕ 53.
Кроме того, устройство содержит мультиплексор 54, третий регистр 55, дешифратор 56, двунаправленный коммутатор 57 и четвертый элемент И 58.
Двунаправленный коммутатор 57 образован матрицей НХ Н двунаправленных ключей 59 (где Н - число строк и столбцов в матрице).
Изобретение относитс  к вычислительной технике и может быть использовано в вычислительных системах дл  сопр жени  большой ЭВМ высокой производительности с микроэвм при построении локальных вычислительных сетей (например, БЭСМ - 6 и «Электроника-60).
Цель изобретени  - расширение функциональных возможностей устройства и повышение достоверности обмена ЭВМ за счет аппаратной упаковки разр дов слова данных ю и взаимного независимого двустороннего контрол  канала сопр жени .
На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. 2 - схема блока управлени ; на фиг. 3 - схема выходного коммутатора; на фиг. 4 - схема 5 шине ввода-вывода устройства; б - СИЛ блока формировани  запросных сигналов;на линии 4 группы входов блока 6 управна фиг. 5 - схема коммутатора контрольных сигналов; на фиг. 6 - схема двунаправленного коммутатора; на фиг. 7
временна  диаграмма цикла «Вывод ; наД - на восьмом выходе дешифратора 20.
фиг. 8 - временна  диаграмма цикла пе- На фиг. 8 показаны временные диаграммы цикла передачи нового кода упаковки ВМ 2: а - сигналы на информационном входе регистра 2; б - на чет- верто.м информационном выходе блока 1; в -
приемопередатчиков, первый информацион- 25 единичном выходе триггера 4; г на пер- ный регистр 2, первый элемент И 3, триг-вом информационном входе мультиплексогер 4 диагностики, второй элемент И 5, блок 6 управлени , выходной коммутатор 7, блок 8 формировани  запросных сигналов, ко.ммутатор 9 контрольных сигналов, третий элемент И 10, триггер 11 готовности вы- 30 вода, второй информационный регистр 12 и триггер 13 готовности ввода.
На фиг. 7 показаны сигналы: а - на
лени ; в - «Вывод на линии 2 группы входов блока 6 управлени ; г - сигнал на седьмом выходе дешифратора 23 команд;
фиг. 8 - временна  диаграмма редачи нового кода упаковки вычислительной машины (ВМ) 2.
Устройство содержит блок I канальных
ра 54; д - на информационном входе регистра 55, е - на входе записи регистра 55; ж - на выходе регистра 55.
Устройство работает следующим образом.
Обмен информацией между ЭВМ осуществл етс  программно в режиме опроса готовности (только дл  основной ВМ2) или по прерывани м (дл  обеих). В устройстве предусмотрен режим «Диагностика)
Обмен информацией между ЭВМ осуществл етс  программно в режиме опроса готовности (только дл  основной ВМ2) или по прерывани м (дл  обеих). В устройстве предусмотрен режим «Диагностика)
Блок 6 управлени  состоит из узла 14 дешифрации управл ющих сигналов, узла 15
дещифрации адреса, регистра 16 состо ни ,35 со стороны ВМ1 и ВМ2 и аппаратно узла 17 вектора прерывани , второгореализована упаковка разр дов слова дан- элемента И 18, четвертого триггера 19, груп-ных. Упаковка разр дов слова данных пы 20 канальных передатчиков и первогопроизводитс  с помощью двунаправленного элемента И 21.коммутатора 57. Это достигаетс  за счет
Узел 14 дещифрации управл ющихустановлени  св зей цепей первого входасигналов образуют первый триггер 22, де-40 выхода коммутатора 57 с его соответшифратор 23 команд, третий элемент И 24,ствуюшими цеп ми второго входа-выхода,
элемент 25 задержки, четвертый элемент И 26Задание кода упаковки ВМ1 производитс 
и первый элемент НЕ 27.с помощью канального цикла «Вывод.
Узел 15 дешифрации адреса выполненВМ1 в адресной части цикла «Вывод
на первом дешифраторе адреса, состо щем.с передает по входу-выходу устройства адиз группы элементов И-НЕ 28, гру1щыресное слово канала. Слово поступает через
перемычек 29 и элемента И-НЕ 30, и п -выходной коммутатор 7 на входы регисттом триггере 31.ра 16 состо ни , переключател  15 адреса.
Узел 17 вектора прерывани  содержитдешифратора 14. В адресных разр дах
второй триггер 32, седьмой 33 и п тый 34адресного слова записан адрес, присвоенэлементы И, третий триггеры 35, восьмой 36JQ ный ВМ2. Адрес ВМ1 задаетс  на этапе
и щестой 37 элементы И, щестой триг-проектировани  двухмашинного комплекса
рез 38, второй элемент НЕ 39, дес тый эле-и формируетс  путем запайки перемычек 29
мент И 40, второй дещифратор 41 адреса ив гнезда. При совпадении адресов на выходев тый элемент И 42.де элемента 30 по вл етс  сигнал
Выходной коммутатор 7 образован пер-«Устройство выбрано, которым устанавливым 43, вторым 44 и третьим 45 комму-55 ваетс  триггер 31. После установки адрестаторами .ного слова ВМ1 по группе входов устБлок 8 формировани  запросных сигна-ройства передает сигнал СИЛ, поступающий
лов включает в себ  первый элемент 46на входы триггеров 22 и 31 и выполн ющий
задержки, второй одновибратор 47, элемент ИЛИ 48, первый одновибратор 49 и второй элемент 50 задержки.
Коммутатор 9 контрольных сигналов выполнен на элементах ИЛИ 51 и 52 и элементе И-НЕ 53.
Кроме того, устройство содержит мультиплексор 54, третий регистр 55, дешифратор 56, двунаправленный коммутатор 57 и четвертый элемент И 58.
Двунаправленный коммутатор 57 образован матрицей НХ Н двунаправленных ключей 59 (где Н - число строк и столбцов в матрице).
шине ввода-вывода устройства; б - СИЛ на линии 4 группы входов блока 6 управне ввода-вывода устройства; б - СИЛ линии 4 группы входов блока 6 управНа фиг. 7 показаны сигналы: а - на
шине ввода-вывода устройства; б - СИЛ на линии 4 группы входов блока 6 управлени ; в - «Вывод на линии 2 группы входов блока 6 управлени ; г - сигнал на седьмом выходе дешифратора 23 команд;
единичном выходе триггера 4; г на пер- вом информационном входе мультиплексора 54; д - на информационном входе регистра 55, е - на входе записи регистра 55; ж - на выходе регистра 55.
Устройство работает следующим образом.
Обмен информацией между ЭВМ осуществл етс  программно в режиме опроса готовности (только дл  основной ВМ2) или по прерывани м (дл  обеих). В устройстве предусмотрен режим «Диагностика)
со стороны ВМ1 и ВМ2 и аппаратно реализована упаковка разр дов слова дан- ных. Упаковка разр дов слова данных производитс  с помощью двунаправленного оммутатора 57. Это достигаетс  за счет
запись информации, иаход щейс  на их информационных входах. Затем ВМ1 снимает адресное слово, помещает на шину ввода- вывода устройства код упаковки разр дов информационного слова и по группе входов устройства передает сигнал «Вывод, поступающий на третий вход дешифратора 23 узла 14. В соответствии с кодом, записанным в младших разр дах адресного слова , на седьмом выходе дешифратора 23
уровень «О подаетс  на четвертый управл ющий вход выходного 7 коммутатора и первый управл ющий вход коммутатора 9, где поступает на первый вход второй - группы 52 элементов ИЛИ и разрешает прохождение информационного слова ВМ2 через коммутатор 9 на его третий информационный выход, откуда оно поступает на четвертый информационный вход выходного коммутатора 7. В выходном коммупо вл етс  сигнал, который через четвер- tO таторе 7 информационное слово ВМ2 че- тую схему И 58 записывает код упаковкирез первый коммутатор 43 подаетс  на его
в регистр 55. Сигнал с седьмого выход; дешифратора 23 также поступает на элемент И 24, с выхода которого через
первый выход и поступает обратно в ВМ2. Отрицательный импульс, сформированный одновибратором 49, через второй элеэлемент 25 задержки поступает на первыймент 50 задержки поступает на п тый
вход канального передатчика 20, который вход блока б управлени . В блоке б управ- формирует сигнал СИП. ВМ1, получив сиг- -. -нал СИП, снимает сигнал «Вывод, установленные данные и сигнал СИА. Код упаковки с выхода регистра 55 поступает
на информационный вход дешифратора 56. 20 вень «О. Уровень «О в выходном ком- В соответствии с записанным кодом на вы-мутаторе 7 поступает на п тый вход втоходе дешифратора 56 устанавливаютс 
лени  сигнал через элемент И 21 переводит триггер 19 прерывани  в состо ние «О. При этом на второй управл ющий вход выходного коммутатора 7 подаетс  уроуправл ющие сигналы, которые открывают один из ключей каждого N-столбца, определ   св зи цепей первого и второго входа-выхода коммутатора 57. Данные уста- 25 новленные св зи определ ют пор док расположени  разр дов слова данных.
В режиме «Диагностика со CTopofibi ВМ2 устройство работает следующим образом .
Состо ние цепи готовности B.MI не вли ет на режим. ВМ2 выставл ет на информационном входе устройства слово информации , -которое через блок 1 поступает на информационный вход первого ин30
рою коммутатора 44 и с его второго выхода подаетс  в ВМ2, вызыва  прерывание программы, свидетельству  о том, что данные выведены.
принимает переданное ею раньше информационное слово и передает по управ- л юще.му входу устройства сигнал «Данные прин ты. Этот сигнал через блок 1 поступает на единичный вход триггера 4 диагностики , разрещающий вход блока 8, в котором подаетс  на первый вход элемента ИЛИ 48. При этом триггер 4 диагностики устанавливаетс  в первоначальное состо ние «1. Сигнал «Данные прин ты не проходит через элемент ИЛИ 48, так как длиформационного регистра 2 и перелает по 35 тельность этого сигнала меньше, чем врем  управл ющему входу устройства сигналзадержки первого элемента 46 задержки,
«Диагностика 1. Сигнал «Диагностика 1,т. е. в этот момент времени на втором
поступающий с четвертого выхода приемо-входе элемента ИЛИ 48 находитс  опрепередатчиков 1, устанавливает единичныйдел ющий потенциал «1. Одновре.менпо с
выход триггера 4 диагностики в состо ниеэтим отрицательный перепад сигнала с нуле«0 , нулевой - в «1, кроме того, через 40 вого выхода триггера 4 диагностики произ эле.мент И 5 устанавливает триггер 1 1водит запуск второго одновибратора 47.
готовности вывода в состо ние «Ь. УровеньОдновибратор 47 формирует отрицательный
«О с единичного выхода триггера 4 диаг-импульс, который через элемент И 10
ностики через элемент И 3 поступаетустанавливает триггер 11 в исходное сосна вход записи регистра 2 и производитто ние «О, а также поступает на четверзапись информации, наход щейс  на его ин- 45 вход блока 6 управлени , устанавли- формационном входе. Одновременно с за-ва  триггер прерывани  в начальное сосписью информационного слова ВМ2 в ре-то ние «I.
гистр 2 отрицательный перепад сигнала сВМ2 на основе сравнени  переданной
единичного выхода триггера 4 производити прин той информации делает вывод о
запуск первого одновибратора 49 блока 8.состо нии линии передачи информации.
Одновибратор 49 формирует отрицательныйТаким образом, контроль работоспособности
и.мпульс, который с его выхода поступа-осуществл етс  без участи  ВМ1.
В режиме опроса готовности ВМ2 может работать в двух вспомогательных режимах: 1) передача информации из ВМ2 в BMI второго 44 магистрального передатчика, с 55 с контролем правильности ее прохождени ; первого выхода которого следует в ВМ2 и,2) передача информации без контрол .
1. Управл юща  программа ВМ2 анализирует состо ние готовности. Если ВМ1 гоет на седьмой информационный вход выходного 7 коммутатора. В выходном 7 коммутаторе он поступает на второй вход
получив который, последн   снимает установленные данные. Одновременно с этим
уровень «О подаетс  на четвертый управл ющий вход выходного 7 коммутатора и первый управл ющий вход коммутатора 9, где поступает на первый вход второй группы 52 элементов ИЛИ и разрешает прохождение информационного слова ВМ2 через коммутатор 9 на его третий информационный выход, откуда оно поступает на четвертый информационный вход выходного коммутатора 7. В выходном коммутаторе 7 информационное слово ВМ2 че- рез первый коммутатор 43 подаетс  на его
вход блока б управлени . В блоке б управ- -. -вень «О. Уровень «О в выходном ком- мутаторе 7 поступает на п тый вход втолени  сигнал через элемент И 21 переводит триггер 19 прерывани  в состо ние «О. При этом на второй управл ющий вход выходного коммутатора 7 подаетс  уро30
това к вводу информации, то она устанавливает триггер 13 готовности ввода в состо ние «1. При этом ВМ2 выставл ет на информационном входе устройства слово информации, которое через блок I поступает на информационный вход первого ре- гистра 2 и передает по управл ющему входу устройства сигнал «Диагностика 1. Далее продолжаютс  описанные процессы, но при этом управл юща  программа ВМ1 производит опрос состо ни  цепей первого выхода коммутатора 9. Опрос состо ни  цепей первой выходной шины коммутатора 9 производитс  канальным циклом «Ввод.
Пор док выполнени  этих операций следующий .
ВЛА в адресной части цикла переда- ет по пжне ввода-вывода информации адресное слово канала. Слово поступает в выходной 7 коммутатор, на вход-выход коммутатора 45, с выхода которого передаетс  на первый выход блока 6 управлени . В блоке б управлени  поступает на информационный вход регистра 16 состо ни , первый вход узла 15 дешифратора адреса , первый вход дешифратора 14 управл ющих сигналов. В адресных разр дах адресного слова записан адрес, присвоенный ВМ2. Но коду адреса на выходе элемента И - НЕ 30 по вл етс  сигнал «Устройство выбрано, который подаетс  на информационный вход триггера 31.
После установки адресного слова ВМ1 по группе входов устройства передает сиг- нал СИЛ, поступающий на синхровходы триггеров 22 и 31 и выполн ющий запись инфор.мации. После этого ВМ1 снимает адресное слово и цо группе входов устройства вырабатывает сигнал «Ввод, который подаетс  на второй в.ход дешифрато- ра 23.
При опросе состо ни  цепей первого инфор.мационного выхода коммутатора 9 в младших разр дах адресного слова ВМ1 записывает код, который вместе с сигналом «Устройство выбрано обусловливает по вление сигнала на третьем выходе де- 1иифратора 23. Этот сигнал цостуггает на второй управл ющий вход коммутатора 9 и разрешает прохождение информации, нахо- д щейс  на его информационных входах 3, 4, 6 и 7 в канал ВМ1. Одновременно с этим сигнал с третьего выхода деп1иф- ратора 23 через элемент И 24 и элемент 25 задержки поступает на первый вход канального передатчика 20, который формирует сигнал СИП, свидетельствуюи1ий о том, что данные помещены в канал, и передает его в ВМ1 по группе выходов устройства.
ВМ1 принимает сигнал СИП, данные снимает сигнал «Ввод и по заднему фронту сигнала СИП снимает сигнал СИЛ, заверша  канальный цикл «Ввод.
0
5
5 5
0 5
5 0
0
На основании анализа прин тых данных делает вывод о том, записана информаци  или нет в первый информационный регистр 2. Если информаци  записана , то ВМ1 производит цикл «Ввод.
На первом выходе дешифратора 23 по вл етс  сигнал, который поступает на первый управл ющий вход выходного коммутатора 7, который св зан с первым входом коммутатора 44. При этом данные, наход щиес  на его втором входе, поступают на его первый вход-выход. Одновременно с этим триггер 11 готовности вывода устанавливаетс  в начальное состо ние «О.
После того, как по управл ющему выходу устройства в ВМ2 поступает сигнал «Данные введены, ВМ2 снимает информационное слово. Параллельно с этим происход т процессы, описанные дл  режи.ма «Диагностика со стороны ВМ2, т. е. передаваема  информаци  принимаетс  ВМ2 и контролируетс  на правильность прохождени . Этот режим работы дает дополнительные возможности диагностики неисправностей , так как в случае передачи известной обеи.м мащинам информации при неисправности одной из первых входной или выходной линии можно сразу локализовать неисправность. Однако глубина диагностики недостаточна, так как при получении ВМ2 правильной, а ВМ1 искаженной инфор.мации неисправность локализована в цепи: третий коммутатор 45 - информационный вход-выход устройства. Дл  окончательной локализации неисправности необходимо изменить взаимосв зи цепей первого и второго входа-выхода коммутатора 57 и сравнить коды данных, полученных при предыдущем и последуюп1ем об.менах.
Пор док выполнени  операций при локализации неисправности данной цепи аналогичен описанным. Однако при обнаружении неисправностей ВМ2 в передаваемом слове информации записывает новый код упаковки , т. е. код изменени  взаимосв зей цепей первого и второго входа-выхода коммутатора 57. По сигналу «Диагностика I информаци  записываетс  в регистр 2 и через мультиплексор 54 поступает на информационный вход регистра 55. Да. 1ее ВМ2 по управл ющему входу устройства передает сигна.п «Диагностика 2, который с п того выхода записываетс  в третий регистр приемопередатчика 1 и схему И 58, поступает на вход записи регистра 55, производ  запись информации, наход щейс  на ее информационном входе. В коммутаторе 57 измен ютс  взаимосв зи цепей.
После того, как по управл ющему выходу устройства в ВМ2 поступает сигнал «Данные введены, ВМ2 снимает код упаковки и передает в ВМ) информационное слово, переданное ей до изменени  взаимоснч .юй попой BMI o);iH:iHFiaoT коцы лпиных. rio. iyiioiiMMx |1()И К(11п|и)лы1ых оОмонах. и n;i осипвнмии их срнниоин  Л()к;1ли:(уо7 ноис правногть.
2. Уп);|р. 1ЯК)1ил  программ,) F1M2 .чна.чи- .чируот ооотснпио упранл юпюй Н1,(холппн 111ННЫ, а нмонно цопи готопиости. дми R (отова к пволу информации, го она упа манливаот триггор 13 готовности Р)мола в состо пио «1. При этом ВМ2 выставл от на информационном входе слово инфо)ма- ции, котороо чореч блок I поступаот на )рмационный вхол первого рогистра 2 и по)олаот по управл ющему в.холу cm нал «Данные установлены. Этот сигнал чо рез элемент И 3 поступает на Е1чол за имей первою пн(и)рмапион11огч) ()е(ист)а 2 и производит загшсь информапии, н.чхолч пюйс  на информационном входе. От повременно с этим триггер II готопно (и вывода данных сигналом «/1анмые устанои лены устанавмиваетс  в состо ние г I
ВМ1 с П() канальпого пикла ofifiaiuMBaoT сосго рню погкм пор вого выхода коммутатора 9. При этом, если в первый информапионнь 1Й регист) 2 записана информаци . ВМ1 производит ее ввод с помощью канального цикла . описанногг) выше.
В режиме «Диагностика со стороны fiMI устройство pafioTaeT следующим .
Правильность прохождени  информации контролируетс  при помощи кана, 1ьньгх циклов «Вывод и . FiMl в адресной части цикла «Вывод передает по входу-нь1Х()ду устройства адресное слово и вырабатьпчает сигнал СИЛ. Узел 15 л(мпиф)ации адреса дешифрует адрес и по сигналу ( ИЛ сигнал «ВыГ)с)р устройсгва запоминаетс  н триггере 31 у.чла |Г), а младшие разр ды адресного словав 1риггере 22 де1пи()ратора 14 упран. 1 и)Ц1их сигналов. ВМ1 снимает адресное слово, помешает на вход- выход устройства да)1ные и по r iynne входов устройства передаст сигнал .шод. Этот сигнал поступает на T)einii вход дешифратора 23 y.i. ia 14. 5 соответсг и(и с кодом, загшсанным в м. ьздших разр дах ад)есного . на п юм выходе ;ienni(() ратора 23 по в. тотс  сигнал. к(1то)ый через элем(-цт И 2Н поступает на вход за писн второго информапионного 12 регистра и производит запись и({)Opмaции. паходч- ШОЙСЯ на его ип(о|1мациоппом входе. Гдц на.1 с п того вьгх()да дешифратора также посту паег на э:1емет и 24. с Fiыxoдa которого че1)ез э. 1еме1гт 25 задержки пост пас т па первый кана. п.ного передатчика L O который (|)о()мируот сигна.1 (.ИИ.
ВЛ11. получив си1иал (JHl. снимает сиг na. i «Вывод - . ус1 аповл1 ппь1е данные и сиг пал ( ИЛ. Ии())( рмацп . записанна  wi то )ой )ег ист) I L че|им псршлй коммутаюр 1Л, поступаот на сю выход Да.юо l )из
0
5
0
5
0
5
0
5
0
5
В0.1И1 никл лВвод. 1)и -(М)м К0.1. (ами сапнь.|й в м.юлших patpHiax а inci HIM и c.i ва. со(1Г1(О1сгв Т ш(члпм iu,i(i.i iciiniit pii- тора 23 .via 14. C.nrna.i с iiu i-ioMi ruj хола Л(ЧПИ({1ра1()|1а 23 .IOмeнI III . 7 посчупао па вхол ком 1 лагора I. п.ч пср вы1( вход iiefiBoii rjiynnbi э. |ем1 нмш И. П .i Данные. нахо.1Я1цисс  па ее ичип н ноступакипие гула с nn np i;ini 4nni и выхода устройства, подакпс  и K. iiia.i
принимас поредан1| 1о рапыцс им формации. ,и ализируот ( с и до.ьзсг ак.1Ю чепие о г1равпл1)Нос ТИ прохождени  информа ПИИ че)ез вход-В1 1ход устройства, выходной комм тарор 7. второй ин()ормационн(.ц 1 ре 12. коммутатор 9.
fi режиме обмена информаци1м ) по прерывани м устройство работает следующим )бра.и)м.
Ишшиатор обменарн помог ательна  ма|нина. Этот режим обмс На  вл етс  дл  нее единственным режимом перо дачи информации. нроисхолит црн помощи кана. Ьного ц|1кда (о. 1 Однако при этом, код, передаваемый в младп1их разр дах адресиого слова, соответствует четвертому вь1ходу дешифратора 23 ла 14. При пс) в.тении сигнала на четЕ)ертг)м вьгходе дешифратора 23 происходит запись ин||и)рма- ции во второй информациопньп регистр 12 -и установка триггера 19 прерывани  бло ка Г) в состо ние «I. Ири этом на втором выходе второго кгжмутатора 44 по в л етс  сигнал прерывани  программы, посту паюший в .
1ри ртеродаче ин4н)рмации с контро.чом правильности ее Г1рг)хождепи  проиь водит канальньп цикл «Ввод этом код, записанный в младших (разр дах а.чресного сло1(а. соответствует П1естому выхо чу дешифратора 23 узла 14. ( дильз.ч i шестого выхода депшфратора 23 чере элемент ИГ. 27 поступает на третий уп 1ар ЛЯК11ц)1Й вход коммутатора 9, в )м сле.чует па первы(1 вход первой группы элемеипш И. 1И 51. Ири этом даппые, наход пиич   на ic нгором входе и поступающие ту.ча с иыхо.ча то рого ип(1Ормационного рсгист а 12 черт i первый KOMMV TaTfip 43, (инлхпакм в капа.) ВЛА1. ВМI принимает nepcM, ей информацию и на оспове I e ana .че.1ает заклк чепне о П(1ав11. 1ьности ее прпхончдо- ни .
. по.тучив сигпа.ч nprpi-П ; мает гюреданныо .чаним от по п)авл к)шем вчо.г. с;| па.1 Данш.ю п|1ипи ы -. кокцмли на третий б.кжа ti ii;ia: ii навлииаст триггер I l прсрын iHir.i not- . остоЯП11е (.1 i И нициа I op ,i i
iiMina
И I ПрИПЯ ,1 lU h . . )1,|пании. Л.чрес 1 д-к||)|м npi;; .- noiTyn.ieHnn T ie6oii,iiiM4 iipi j i .и.
H;IH вывод информации различен и зани- сан в дешифраторе 41 адреса узла 17. При работе в режиме прерываний ВМ1 во врем  кана,тьног ) цикла «Вывод производит запись кодов в рег истр 16 состо ни , разрешающих ВМ1 ввод или вывод информации в peжflмe прерываний. При этом на первый в.ход элемента И 34 узла 17 поступает потенциал, разрец аю1ций или запрещающий работу BMI по вводу информации в режиме прерываний, а на первый элемент И 37 по выводу информации. ВМ2 передает требова)1ие црерывани  на вывод информации сигналом «Данные прин ты , который через блок I и элемент ИЛИ 48 блока 8 поступает на третий вход блока Н управлени  и устанавливает триггер 35 требовани  прерывани  в состо ние «О.
Сигнал требовани  прерывани  с выхода триггера 35 через элемент И 37, триггер 38 предоставлени  прерывани  и элемент И 40 поступает на второй вход канального iie)e- датчика 20, с выхода которого поступает в канал .
Процессор BiMl вырабатывает сигнал предостав.лени  прерывани  (ПИР). Сигнал ППР поступает на второй вход дешифратора 14 управл ющих сигналов и первый вход узла 17. В узле 17 он через мент ПН 39 поступает на нулевой вход три1гера 38 предоставлени  прерывани , который запо.минает требование прерывани . С выхода элемента И 36 сигнал «1 поступает па единичный триггера 35, устанавлива  его в состо ние «I. Дешифратор 41 адреса помешает адрес вектора на первый выход узла 17 векторного прерывани , св занного с входом-выходом ВМ1. В деп1ифраторе 14 управл ющих сигналов сигна;| ППР поступает па четвертый вход элемента И 24, с выхс)да KOTOpoi o через элемепт 25 задержки поступает па первый вход канального передатчика 20. Канальный передатчик 20 формирует сигна; СИП, свидетельствующий о том, что адрес помешен в канал. ВМI принимает вектор прерывани , сни.мает сиг нал ППР и переходит к обс.пуживанию под- прог раммы прерывани  по выводу информации .
При передаче информации в ВМ1 по прерыванию устройство работает следующим образо.м.
выставл ет слово информации и передает сигпал «Лан)1ые установлены. Слово информации записываетс  в первый информационный регистр 2. триггер 11 готовности вывода устанавливаетс  в состо ние «I, в блоке 6 управлени  триггер 32 требовани  прерывани  устанавливаетс  также в состо ние «I. Сигнал с выхода триггера 32 требовани  прерывани  через эле- .мент П 34 поступает на триггер 38. с первого единичного выхода которого поступает на первый вход элемепта И 40 и на
второй вход дешифратора 41 адреса, а со вто- рог о нулевого выхода на второй вход элемента И 33. С пр мого выхода элемента И 40 сигнал ППР поступает па второй вход канального передатчика 20. с выхода которого поступает в канал ВМ1. Далее повтор ютс  описанные процессы, но при этом формируетс  вектор прерывани  на ввод информации.
10

Claims (2)

  1. Формула изобретени 
    I. Устройство дл  сопр жени  разно- типны.х вычислительных машин по авт. св. № 1257651, отличающеес  тем, что, с целью расп ирени  функциональных возможностей 5 устройства и повышени  достоверности обмена ЭВМ за счет аппаратной упаковки разр дов слов данных и взаимного независимого двустороннего контрол  канала сопр жени , в него введены третий регистр, деп1ифратор, двунаправленный коммутатор и
    МUI
    четвертый элемент И, приче.м первый информационный вход .мультиплексора подключен к выходу первого регистра, второй информационный вход мультиплексора подключен к третьему информационному выходу
    5 выходного коммутатора, управл юпшй вход мультиплексора соединен с единичным выходом триггера диагностики, выход мультиплексора подключен к информационному входу третьего регистра, нервый и второй входы четвертого элемента И соединены с
    0 выходо.м записи в третий регистр блока канал1 ных приемопередатчиков и с выходо.м записи кода упаковки блока управ.чепи , выход четвертого элемента П подключен к входу записи третьего регист)а, выход которого соединен с входом деп1ифратора,
    5 выход которого подключен к управл ю- П1ему входу двунаправленного коммутатора, первый вход-выход двунаправленного коммутатора  вл етс  информационным входом- выходом устройства, второй вход-выход дву
    направленного коммутатора соединен с информационным входом-выходом выходного коммутатора, кроме того, в блоке управлени  седьмой выход деп1ифратора команд подключен к восьмо.му входу третье1Ч) элемента И и соединен с выходом записи
    кода упаковки блока управ.тепи .
  2. 2. Устройство по п. 1, отличающеес  тем, что двунаправленный коммутатор содержит матрицу HX Н двунаправленных ключей ( П-разр дность слова данных), причем первый вход-выход каждого ключа i-й строки (i-1, П) соединен с i-м разр дом первого информационного входа-выхода двуна- прав.ченного ко.ммутатора, второй вход- выход каждого ключа j-ro столбца (J-1, П) соединен с j-м разр дом второго информационного входа-выхода двунанравленнок)
    ко.ммутатора, а управл ющий вход каждого ключа подключен к управ. тюшему входу двунаправленного коммутатора.
    ll
    55
    tput.S
    5
    L
    «риг. f
    SO
    -j
    L
    LJ
    N5
    Я5
    ,J
    Фиг.7
SU864148911A 1986-08-19 1986-08-19 Устройство дл сопр жени разнотипных вычислительных машин SU1381526A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864148911A SU1381526A2 (ru) 1986-08-19 1986-08-19 Устройство дл сопр жени разнотипных вычислительных машин

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864148911A SU1381526A2 (ru) 1986-08-19 1986-08-19 Устройство дл сопр жени разнотипных вычислительных машин

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1257651 Addition

Publications (1)

Publication Number Publication Date
SU1381526A2 true SU1381526A2 (ru) 1988-03-15

Family

ID=21268191

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864148911A SU1381526A2 (ru) 1986-08-19 1986-08-19 Устройство дл сопр жени разнотипных вычислительных машин

Country Status (1)

Country Link
SU (1) SU1381526A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Л1. 1257651, кл. G 06 F 13/00, 1984. *

Similar Documents

Publication Publication Date Title
US3810103A (en) Data transfer control apparatus
SU1381526A2 (ru) Устройство дл сопр жени разнотипных вычислительных машин
SU1257651A1 (ru) Устройство дл сопр жени разнотипных вычислительных машин
JPH0560877B2 (ru)
SU1474665A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU980027A1 (ru) Устройство автоматического контрол электронных систем
SU1019451A1 (ru) Устройство дл контрол электронной вычислительной машины
RU2111545C1 (ru) Устройство для телеуправления и телесигнализации
SU525955A1 (ru) Устройство дл имитации управл ющей вычислительной машины
SU648974A1 (ru) Устройство дл сопр жени
SU409225A1 (ru) Устройство для контроля достоверности информации
SU1357971A1 (ru) Устройство дл сопр жени ЭВМ в вычислительную систему
SU1487057A1 (ru) Устройство для сопряжения магистрали эвм с внешними устройствами
SU1193682A1 (ru) Устройство дл св зи процессоров
SU734661A1 (ru) Адаптер канал-канал
SU1312590A1 (ru) Устройство дл сопр жени ЦВМ с абонентами
SU1390614A1 (ru) Могистральный приемо-передатчик
SU1290330A2 (ru) Вычислительна система
SU769523A1 (ru) Устройство дл сопр жени однородной вычислительной системы
SU1048467A1 (ru) Устройство дл сопр жени
SU1728867A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU641438A1 (ru) Устройство дл сопр жени основной и вспомагательных цифровых вычислительных машин
SU1288709A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1179353A1 (ru) Устройство дл сопр жени диспле с цифровой вычислительной машиной (цвм)
SU1539787A1 (ru) Микропрограммное устройство дл сопр жени процессора с абонентами