SU1361553A1 - Асинхронное устройство переменного приоритета - Google Patents

Асинхронное устройство переменного приоритета Download PDF

Info

Publication number
SU1361553A1
SU1361553A1 SU864102666A SU4102666A SU1361553A1 SU 1361553 A1 SU1361553 A1 SU 1361553A1 SU 864102666 A SU864102666 A SU 864102666A SU 4102666 A SU4102666 A SU 4102666A SU 1361553 A1 SU1361553 A1 SU 1361553A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
group
input
register
Prior art date
Application number
SU864102666A
Other languages
English (en)
Inventor
Нина Александровна Воронцова
Олег Григорьевич Раскевич
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU864102666A priority Critical patent/SU1361553A1/ru
Application granted granted Critical
Publication of SU1361553A1 publication Critical patent/SU1361553A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике и может быть использовано в блоках управлени  устройствами общего пользовани . например в арбитрах ЭВМ. Цель изобретени  - расширение области применени  за счет возможности изменени  приоритетов запросов. Устройство содержит п-разр дный регистр запросов, две группы элементов И-НЕ, регистр маски, две группы элементов И, генератор импульсов, три элемента И, Изобретение позвол ет организовать новый режим работы асинхронного приоритетного устройства} 3аключаюпцШс  в возможности измен ть пор док обработки запросов путем маскировани  запросов с последующей их обработкой без смены маски. 1 ил. Од 05 сл ел со

Description

Изобретение относитс  к цифровой вычислительной технике и может быть использовано в блоках управлени  устройствами общего пользовани , например в арбитрах ЭВМ.
Целью изобретени   вл етс  расширение области применени  за счет возможности понижени  приоритета по любому разр ду с последующей обработ- кой запроса по данному разр ду без смены маски.
На .чертеже приведена схема предлагаемого устройства.
Устройство содержит группы злемен . тов И-НЕ I, И 2, регистр 3 запросов регистр 4 маски, группу элементов И-ПЕ 5, триггер 6, элемент И 7, генератор 8 импульсов, элемент И 9, элемент НЕ 10, группу элементов И П, элемент И 12, входы 13 запросов устройства, ответные входы 14 устройства , вход 15 установки в исходное состо ние устройства, вход 16 записи маски устройства, кодовые входы
17устройства, информационные выходы
18устройства и выход.19 разрешени  записи маски устройства.
Приоритетное устройство работает следующим образом.
При включении питани  на вход 15 подаетс  импульс установки в исходное состо ние, который обнул ет регистр 3 запросов. После этого на входы 17 устройства подаетс  код приоритета, причем нулевые значени  разр дов указывают замаскированные уровни приоритетов. На вход 16 уст- ройства подаетс  импульс, по которому происходит запись маски в регистр 4, Так как регистр 3 запросов обну-f. леи, то на первых входах группы элементов И-НЕ 5 присутствуют О, На первых входах элементов И 11 также присутствуют О, поэтому на выходах 18 будут О. На входах элемента И 7 и на входе генератора 8 присутствуют логические единицы, поэтому на выходе последнего форми- |руетс  импульс, который переводит |триггер 6 в нулевое состо ние. Регистр 4 маски переводитс  в состо ние высокого импеданса. Так как на выходе элемента И 7 продолжает присутствовать логическа  единица, то генератор 8 формирует следующий им- пуЛьс, который переводит триггер 6 в единихшое состо ние. На выходе элемента И 9 формируетс  импульс, кото
д
g 0 5
0
Q 5
5
0
5
рый разрешает запись поступивших запросов в регистр 3 запросов.
Триггеры регистра запросов, кото- рым соответствуют поступившие запросы , устанавливаютс  в единичное состо ние . На выходах элементов И-НЕ 5 в тех разр дах, которые не замаксиро- ваны, по вл ютс  логические О, Невыходе элемента И 7 также по вл етс  низкий потенциал, В результате этого на выходе элемента И 9 по вл етс  О, запрещающий дальнейшую запись запросов в регистр 3,
Логический О с выхода элемента И 7 инвертируетс  элементом НЕ 10 и на входы элементов НЕ 10 и И 1 по-, ступает логическа  1, однако совпадение логических 1 происходит только на входах того элемента И 11, куда поступает 1 с соответствующего триггера регистра 3, Таким обрат- зом, на выходах 18 присутствует только одна 1, По окончании обработки запроса на вход 14 поступает сигнал ответа, сигнализируюш 1й об окончании обмена. Соответствующий триггер регистра 3 устанавливаетс  в исходное состо ние и с выхода 18 снимаетс  1. В то же врем  по вл етс  1 на другом выходе 18, если была произведена запись запроса в соответ7 ствующем разр де регистра 3 и этот разр д не замаскирован. После того, как будут обработаны все незамаскированные запросЬ, на всех входах элемента И 7 по вл ютс  логические 1, С выхода этого элемента логическа  1 поступает на вход генератора 8 и он формирует следующий импульс, по которому триггер- 6 переводитс  в нулевое состо ние, В результате этого регистр 4 переключаетс  в состо ние высокого импеданса, С входов элементов И-НЕ 5 снимаетс  код маски и начинаетс  обработка запросов, которые были замаскированы. По окончании обработки этих запросов на входах элемента И 7 по вл ютс  доги- ческие 1, Логическа  1 с выхода этого элемента поступает на вход генератора 8 и на вход элемента И 12, Так как триггер 6 в это врем  находитс  в нулевом состо нии, то логическа  1 с инверсного выхода триггера поступает на второй вход элемента И 12, Логическа  1 на выходе элемента И 12  вл етс  сигналом разрешени  записи маски устройства на выходе 19. По этому сигналу можно произвести запись новой маски JB регистр 4 в случае необходимости. Одновременно с этим происходит совпадение логических 1 с выхода элемента И 7 и с выходов генератора 8 и триггера 6 на элементе И 9. Логическа  1 с выхода элемента И 9 разрешает запись поступивших запро- сов. После того, как генератор 8 сформировал импульс, триггер 6 переключаетс  в единичное состо ние, начинаетс  новый цикл работы устройства . Если же к моменту записи запро сов на входы 13 не поступили новые запросы, то триггеры регистра 3 остаютс  в нулевом состо нии и на выходе элемента И 7 посто нно присутствует логическа  1. Генератор 8 посто нно формирует импульсы, которые периодически переключают триггер 6. На выходе 19 разрешени  записи маски периодически по вл ютс  импульсы . С элемента И 9 также периоднчес- ки проходит разрешение на запись запросов в регистр. В таком состо нии устройство находитс  до тех пор, пока хот  бы на одном из входов 13 не по витс  запрос. При записи в регистр 14 кода с единицами во всех разр дах на всех выходах регистра 4 посто нно будут логические 1. По окончании обработки всех предыдущих запросов на пр мых выходах, триггеров регистра з-апросов будут логические о. Поэтому на выходах элементов И-НЕ 5, а также на выходе элемента И 7 будут логические 1. На,входах элемента И 9 происходит совпадение логических 1 с выхода элемента И
7и с инверсных выходов генератора
8и триггера 6. Логическа  1 с выхода элемента И 9 поступает на входы элементов И-НЕ 1 и происходит запись поступивших запросов в регистр 3.
На пр мых выходах, триггеров регистра 3 по вл ютс  логические 1 в тех разр дах, куда поступили запросы. На выходах соответствующих элементов И-НЕ 5 по вл ютс  логические О, так как на вторых входах всех этих элементов присутствуют логические 1 Q выходов регистра 4. Логический О с выхода элемента И 7 инвертиру- етс  элементом НЕ 10 и на вторые входы элементов И 11 поступает логическа  1, однако совпадение логически 1 происходит только на входах того
0 0
5
g
5
элемента И 11, куда поступает 1 с соответствующего триггера регистра 3, Таким образом, на выходах 18 присутствует тольно одна 1. По окончании обработки запроса на вход 14 поступает сигнал ответа, сигнализирующий об окончании обмена. Со ответствующий триггер регистра 3 устанавливаетс  в исходное состо ние н 1 с выхода 18 снимаетс . В тоже врем  по вл етс  1 на другом выходе 18 с более низким уровнем приоритета, если на соответствующем входе 13 был запрос. По окончании обслуживани  всех запросов на входах элемента И 7 по вл ютс  логические 1, Логическа  1 с выхода этого элемента поступает/ на вход генератора 8 и он формирует следующий импульс, по KOTOpohty триггер 6 переводитс  в нулевое состо ние. По совпадению логических I на входах элемента И 9 на выходе этого элемента вырабатываетс  импульс, по которому производитс  запись новых запросов в регистр 3 запросов.

Claims (1)

  1. Формула изобретени 
    Асинхронное устройство переменного приоритета, содержащее первую группу элементов И-НЕ, регистр запросов , первый элемент И, элемент НЕ, первую и вторую группы элементов И, причем первые входы элементов И-НЕ первой группы соединены с соответствующими входами запросов устройства и с первыми входами соответствую-: щих элементов И первой группы, вторые входы элементов И-НЕ первой группы объединены между собой и соединены с выходом первого элемента И, третьи входы элементов И-НЕ первой группы соединены с соответствующими ответными входами устройства и с вторыми входами соответствуюших элементов И первой группы, выходы которых соединены с нулевыми входами соответствующих разр дов регистра запросов, единичные входы разр дов регистра запросов соединены с входами соответствующих элементов И-НЕ первой группы , единичные разр дные выходы регистра запросов соединены с первыми входами соответствующих элементов И второй группы, выходы элементов И второй группы  вл ютс  информационными выходами устройства, вторые входы элементов И второй группы соединены с- выходом элемента НЕ, отличающеес  тем, что, с целью расширени  области применени  за счет возможностей понижеюг  приоритета по любому разр ду с последующей обработкой запроса по данному разр ду без смены маски, в него введены регистр маски, втора  группа элементов И-НЕ, генератор импульсов, вто- рой и третий элементы li 5 триггер 5 вы- ход второго-элемента И  вл етс  выходом разрешени  записи маски устройства, первый вход второго элемента И соединен с Ш1верс1а й выходом триггера, первьш вход первого элемента И сое- динен с выходом третьего элемента И; с входом запуска генератора импульсов и с входом элемента НЕ, выход генератора импульсов соединен с вторыми входами первого и второго эле- ментов И и с тактовым входом триггера , единичный выход триггера соединен с входом управлени  третьим состо нием регистра маски, вход установки в единичное состо ние триггера соединен с входом разрешени  записи регистра маски и с входом записи масВНИИПИ Зшсаз 6291/48 Тираж 671
    Произв.-полигр.пр-тие, г. Ужгород, ул. Проектна , 4
    ки устройства, информационные входы регистра маски соединены с группой кодовых входов устройства, каж.цый выход регистра маски соединен с первым входом одноименного элемента И- НЕ второй группы и с третьим входом одноименного элемента И второй группы , выходы элементов И-НЕ второй группы соединены с соответствующими входами третьего элемента И, второй вход каждого элемента И-НЕ второй группы соединен с пр мым выходом одноименного разр да регистра запросов, информационные входы регистра запросов соединены с входом логического нул  устройства, тактовый вход регистра запросов соединен с входом установки в исходное состо ние устройства, третий вход первого элемента И соединен с инверсным выходом триггера, инверсный выход последнего разр да регистра запросов соединен с соответствующим входом третьего элемента И, выход каждого элемента И-НЕ второй группы соединен с соответствующими входами всех последукнцих элементов И второй группы.
    Подписное
SU864102666A 1986-05-20 1986-05-20 Асинхронное устройство переменного приоритета SU1361553A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864102666A SU1361553A1 (ru) 1986-05-20 1986-05-20 Асинхронное устройство переменного приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864102666A SU1361553A1 (ru) 1986-05-20 1986-05-20 Асинхронное устройство переменного приоритета

Publications (1)

Publication Number Publication Date
SU1361553A1 true SU1361553A1 (ru) 1987-12-23

Family

ID=21250959

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864102666A SU1361553A1 (ru) 1986-05-20 1986-05-20 Асинхронное устройство переменного приоритета

Country Status (1)

Country Link
SU (1) SU1361553A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1104518, кл. G 06 F 9/46, 1983. Авторское свидетельство СССР № 960818, кл. G 06 F 9/46, 1980. *

Similar Documents

Publication Publication Date Title
SU1361553A1 (ru) Асинхронное устройство переменного приоритета
SU1624449A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU1401589A1 (ru) Преобразователь код-временной интервал
SU1226464A1 (ru) Устройство дл обслуживани запросов
SU1483454A1 (ru) Устройство дл обслуживани запросов
SU1462342A1 (ru) Устройство системного контрол дл мультипроцессорной системы
SU1617460A1 (ru) Устройство дл поиска информации в ассоциативной пам ти
SU1262498A1 (ru) Устройство переменного приоритета
SU1201855A1 (ru) Устройство дл сравнени двоичных чисел
SU1290327A1 (ru) Устройство формировани сигнала прерывани
SU951389A1 (ru) Устройство дл регенерации информации в блоке пам ти
SU1171793A1 (ru) Устройство переменного приоритета
RU2047920C1 (ru) Устройство для программирования микросхем постоянной памяти
SU1472911A1 (ru) Устройство дл сопр жени абонентов с ЦВМ.
SU1633404A1 (ru) Устройство приоритета
SU1370766A1 (ru) Устройство неординарной разовой коммутации
SU1130867A1 (ru) Асинхронное приоритетное устройство
SU864288A1 (ru) Устройство дл обслуживани запросов
SU1242933A1 (ru) Устройство дл сравнени двоичных чисел
SU1251127A1 (ru) Приоритетное устройство
SU1594548A1 (ru) Устройство дл контрол обращений процессора к пам ти
SU1288698A1 (ru) Устройство динамического приоритета
SU1241242A1 (ru) Устройство дл формировани сигнала прерывани
SU1446620A1 (ru) Устройство приоритетного прерывани дл микроЭВМ
RU1829046C (ru) Устройство дл поиска свободных зон пам ти