SU1356220A1 - Analog-digital delay device - Google Patents

Analog-digital delay device Download PDF

Info

Publication number
SU1356220A1
SU1356220A1 SU864025853A SU4025853A SU1356220A1 SU 1356220 A1 SU1356220 A1 SU 1356220A1 SU 864025853 A SU864025853 A SU 864025853A SU 4025853 A SU4025853 A SU 4025853A SU 1356220 A1 SU1356220 A1 SU 1356220A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
analog
register
outputs
output
Prior art date
Application number
SU864025853A
Other languages
Russian (ru)
Inventor
Всеволод Анатольевич Гудым
Анатолий Владимирович Майструк
Геннадий Леонидович Фуников
Михаил Юрьевич Баранцев
Original Assignee
Конструкторское Бюро "Шторм" При Киевском Политехническом Института Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Конструкторское Бюро "Шторм" При Киевском Политехническом Института Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Конструкторское Бюро "Шторм" При Киевском Политехническом Института Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU864025853A priority Critical patent/SU1356220A1/en
Application granted granted Critical
Publication of SU1356220A1 publication Critical patent/SU1356220A1/en

Links

Landscapes

  • Networks Using Active Elements (AREA)

Abstract

Изобретение относитс  к радиотехнике и может быть использовано в формировател х диаграмм направленности антенн. Цель изобретени  - расширение диапазона длительностей за73 держиваемых аналоговых сигналов. Устройство содержит п-разр дный аналого-цифровой преобразователь 1,ре- циркул рное запоминающее устройство, состо щее из коммутатора 2 и блока 3 регистров, цифроаналоговый преобразователь 5. генератор 6 импульсов, дешифратор 9, ключ 11 и фильтр 12 нижних частот. Введение регистра 4, счетчика 7 импульсов, элемент И 8, элемента ИЛИ 10 и образование новых функциональных св зей позвол ет задерживать низкочастотный аналоговый сигнал неограниченной длительности. Причем дл  изменени  времени задержки достаточно подключитьс  к соответствующему выходу устройства или применить перестраиваемый дешифратор . 1 ил. I сл оо сл С5 tsD ЮThis invention relates to radio engineering and can be used in a shaper of antenna patterns. The purpose of the invention is to expand the range of durations for 73 held analog signals. The device contains a n-bit analog-to-digital converter 1, a recirculation memory consisting of a switch 2 and a block of 3 registers, a digital-to-analog converter 5. a generator of 6 pulses, a decoder 9, a key 11 and a low-pass filter 12. Introduction of the register 4, the pulse counter 7, the AND 8 element, the OR 10 element and the formation of new functional connections allows the delay of the low-frequency analog signal of unlimited duration. Moreover, to change the delay time, it is enough to connect to the corresponding output of the device or use a tunable decoder. 1 il. I cl oo cl C5 tsD Yu

Description

1 one

Изобретение относитс  к радиотехнике и .может быть использовано в формировател х диаграмм нaпpaвлeJ нoc ти антенн, фильтрах, коррел ционных анализаторах, имитаторах сигналов линейных антенн и другой аппаратуре обработки сигналов, требующей задержки низкочастотных сигналов во времени.The invention relates to radio engineering and can be used in waveform formers of antenna patterns, filters, correlation analyzers, linear antenna signal simulators, and other signal processing equipment requiring a delay of low frequency signals in time.

Цель изобретени  - расширение диапазона длительностей задерживаемых аналоговых сигналов.The purpose of the invention is to expand the range of durations of delayed analog signals.

Поставленна  цель достигаетс  путем записи выборок входного аналогового сигнала, преобразованных в цифровую форму, в рециркул ционное запоминающее устройство, функцию которого выполн ет блок регистров и коммутатор, где они хран тс  в течение требуемого времени задержки, после чего считьшаютс  и поступают на соответствующий фильтр нижних частот , который восстанавливает континуальную форму сигнала.The goal is achieved by writing samples of the input analog signal, converted into digital form, to the recirculation memory, the function of which is performed by the register block and the switch, where they are stored for the required delay time, after which they are combined and fed to the appropriate low-pass filter. which restores the continuous waveform.

На чертеже приведена структурна  схема аналого-цифрового устройства задержки.The drawing shows a structural diagram of an analog-digital delay device.

Устройство содержит п-разр дный аналого-цифровой преобразователь 1, коммутатор 2, блок 3 регистров, состо щий из включенных параллельно регистров сдвига, регистр 4, цифроана- логовьш преобразователь 5. генератор 6 импульсов, счетчик 7 и элемент И 8 а также цепи формировани  задержанного сигнала, включающие в себ  дешифратор 9, элемент ИЛИ 10 и по числу каналов задержки последовательно соединенные ключ 11 и фильтр 12 нижних частот. Входной сигнал поступает по входу 13, вывод задержанных сигналов осуществл етс  по выходам - . The device contains an n-bit analog-to-digital converter 1, switch 2, a block of 3 registers consisting of parallel shift registers, register 4, a digital-to-analog converter 5. a generator of 6 pulses, a counter 7, and an element 8 as well as a formation circuit delayed signal, including the decoder 9, the element OR 10 and the number of delay channels connected in series key 11 and the filter 12 of the lower frequencies. The input signal is fed to the input 13, the output of the delayed signals is carried out on the outputs -.

Вход устройства соединен со входом п-разр дного аналого-цифрового преобразовател  1, выходы которого подключены к первым информационным входам коммутатора 2. Выходы коммутатора 2- подключены к входам блока 3 регистров, состо щего из п регистров сдвига, включенных параллельно Выходы регистров сдвига блока 3 регистров подключены к вторым информационным входам коммутатора 2 и к входам регистра 4. Тактовые входы регистров сдвига блока 3 регистров подключены к выходу генератора 6 импульсов. Выход генератора 6 им10The device input is connected to the input of an n-bit analog-to-digital converter 1, the outputs of which are connected to the first information inputs of switch 2. The outputs of switch 2 are connected to the inputs of a block of 3 registers consisting of n shift registers connected in parallel Outputs of the shift registers of block 3 the registers are connected to the second information inputs of the switch 2 and to the inputs of the register 4. The clock inputs of the shift registers of the block 3 of registers are connected to the output of the generator 6 pulses. Generator output 6 im10

1515

2020

56220. 256220. 2

пульсов подключен также к входу счетчика 7-импульсов, выходы которого подключены к входам дешифратора 9, а также через элемент И 8 - к входу управлени  коммутатора 2 и к второму входу аналого-цифрового преобразовател  1. Выходы дешифратора 9 подключены к входам управлени  соответствующих ключей - , выходы которых соединены с входами фильтров 12-1 - 12-р нижних частот, выходы которых  вл ютс  выходами 14-1 - 14-р устройства. Выходы дешифратора 9 подключены также к входам элемента ИЛИ 10, выход которого соединен с синхровходом регистра 4.pulses are also connected to the 7-pulse counter input, the outputs of which are connected to the inputs of the decoder 9, as well as through the element 8 to the control input of the switch 2 and to the second input of the analog-digital converter 1. The outputs of the decoder 9 are connected to the control inputs of the corresponding keys - The outputs of which are connected to the inputs of the filters 12-1 - 12-p low frequencies, the outputs of which are the outputs 14-1 - 14-p of the device. The outputs of the decoder 9 is also connected to the inputs of the element OR 10, the output of which is connected to the synchronous input register 4.

Выходы регистра 4 соединены с входами цифроаналогового преобразовател  5, выход которого соединен с входами ключей 11-1 - 11-р.The outputs of the register 4 are connected to the inputs of the digital-to-analog converter 5, the output of which is connected to the inputs of the keys 11-1 - 11-p.

Устройство работает следующим образом.The device works as follows.

Выборки входного сигнала записы- 25 ваютс  в рециркул ционное запоминающее устройство, которое  вл етс  основным узлом, предназначенным дл  записи, сжати  во времени и задержки сигнала. Рециркул ционное запоминаю- 30 щеб устройство состоит из последовательно включенных коммутатора 2 и блока 3 регистров, в состав которого вход т п включенных параллельно регистров сдвига, выходы которых подключены к соответствующим входам коммутатора 2. Дл  синхронизации процессов записи и сдвига сигнала в рециркул ционном запоминающем устройстве производитс  тактирование регистров сдвига блока 3 регистров сигналами с вьпсода .генератора 6 импульсов , следующими с периодом Трдц, и импульсом записи, следующим с выхода элемента И 8 с периодом , 45 cAB - 1), где N - разр дность регистров сдвига блока 3 регистров. Период циркул ции выборок сигнала равен . . отличаетс  от Т, на величину . Это приводит к тому , что выборка входного сигнала, записанна  в момент прихода импульса записи, с каждой циркул цией сдвигаетс  . На относительно импульса записи. Следовательно, открыва  ключи 11 в i-M такте следовани  импульсом с выхода генератора 6 импульсов , которьм следует после импульса записи (ИЗ), можно считывать выборку сигнала, прошедшую i цирку35The input signal samples are recorded in a recirculation memory, which is the main unit for recording, time compression and signal delay. The recirculation memory device consists of a series-connected switch 2 and a block of 3 registers, which includes n parallel shift registers, the outputs of which are connected to the corresponding inputs of switch 2. To synchronize the recording processes and shift the signal in the recirculation memory the shift registers of the block of the 3 registers are clocked by signals from the generator of 6 pulses, followed by a period Trc, and a write pulse, following from the output of the element And 8 from iodine, 45 cAB - 1) where N - a width of unit 3 registers shift registers. The circulation period of the signal samples is. . differs from T by value. This leads to the fact that the sampling of the input signal, recorded at the moment of arrival of the recording pulse, shifts with each circulation. On a relatively write pulse. Therefore, opening the keys 11 in the i-M clock cycle following a pulse from the generator output 6 pulses, which follows the write pulse (FROM), can be read a sample of the signal that passed through the i35

4040

5050

л ций, т.е. имеющую задержку относительно входного сигнала. Описанный принцип используетс  дл  получени  задержанного сигнала во всех каналах считывани , состо щих из соответствующего ключа 11 и фильра 12 нижних частот.lectures, i.e. having a delay relative to the input signal. The described principle is used to obtain a delayed signal in all read channels consisting of a corresponding key 11 and a low pass filter 12.

Процесс сдвига выборок сигнала относительно ИЗ продолжаетс  в течение (N 1) циркул ции, после чего выборка совпадает во времени с ИЗ. При этом кольцо циркул ции размыкаетс  и вместо прежней выборки запи- сьтаетс  нова , пришедша  с выхода аналого-цифрового преобразовател  1 Таким образом, в каждой циркул ции происходит непрерывное обновление записанной информации на одну выборку , что приводит, к возможности задержки неограниченных по длительности непрерьшных низкочастотных аналоговых сигналов.The process of shifting the signal samples relative to the CI continues for (N 1) circulation, after which the sample coincides in time with the CI. In this case, the circulation ring is opened and instead of the previous sample, a new one coming from the output of the analog-digital converter 1 is recorded. Thus, in each circulation there is a continuous update of the recorded information by one sample, which leads to the possibility of a delay of unlimited duration uninterrupted low-frequency analog signals.

При считывании код, соответствующий номеру выборки относительно ИЗ, поступает с выхода счетчика 7 на вход дешифратора 9, вследствие чего на выходах последнего поочередно вырабатываютс  импульсы, временное положение которых соответствует требуемой задержке сигнала (номеру тактового импульса относительно ИЗ). Импульс с выхода дешифратора 9 пост пает на управл ющий вход соответствующего ключа 11-1 - 11-р и через элемент ИЛИ 10 - на синхровход ре гистра 4, куда по переднему фронту пришедшего импульса записываетс  i-  (относительно ИЗ) выборка входного сигнала. Эта выборка восстанавливает в цифроаналоговом преобразователе аналоговую форму и поступает через соответствующий отпертый ключ 11-1 - 11-р на фильтр 12-1 - 12-р нижних частот. Восстановленный континуальный сигнал поступает на соответствующий выход 14 устройства. Вследствие того, что временной сдвиг импульсов на выходах дешифратора 9 относительно ИЗ возрастает с увеличением номера выхода, задержка сигнала на выходах устройства соответственно возрастает, т.е. устройство выполн ет функцию многоотводной линии задержки низкочастотного аналогового сигнала.When reading, the code corresponding to the sample number relative to the CI, is fed from the output of the counter 7 to the input of the decoder 9, as a result of which the outputs of the latter alternate pulses, the temporary position of which corresponds to the desired signal delay (the number of the clock pulse relative to the C). The pulse from the output of the decoder 9 is sent to the control input of the corresponding key 11-1 - 11-p and through the element OR 10 - to the synchronous input of the register 4, where the i- (relative to OZ) sample of the input signal is recorded on the leading edge of the incoming pulse. This sample restores the analog form in the digital-analog converter and is fed through the corresponding unlocked key 11-1 - 11-p to the filter 12-1 - 12-p low frequencies. The restored continuum signal is fed to the corresponding output 14 of the device. Due to the fact that the time shift of the pulses at the outputs of the decoder 9 relative to the IZ increases with increasing output number, the delay of the signal at the outputs of the device increases accordingly, i.e. the device performs the function of a multi-drop delay line of a low-frequency analog signal.

По сравнению с известным устройством аналого-цифровое устройство задержки при одной и той же разр дности N регистров сдвига блока регистров обеспечивает в (N - 1) раз более широкий диапазон задержки входного сигнала. Тем самым обеспечиваетс  экономи  аппаратных затрат при обеспечении требуемого диапазо- на задержек.Compared with the known device, the analog-digital delay device with the same bit size N of the shift registers of the block of registers provides (N - 1) times a wider delay range of the input signal. This saves hardware costs while ensuring the required range of delays.

Устройство может быть полностью чThe device can be completely h

выполнено на интегральных микросхемах серий 140, 155, 505 и 594 в соответствии РТМ по их применению.performed on integrated circuits 140, 155, 505 and 594 in accordance with RTM for their use.

Введение в устройс гво новых эле- ментов, а тай:же новых функциональныхIntroducing new devices and Tai: the same new functional elements.

св зей позвол ет задерживать низко- частотный аналоговый сигнал неограниченной длительности, причем дл  изменени  времени задержки достаточно подключитьс  к соответствующемуconnection, it allows you to delay a low-frequency analog signal of unlimited duration, and to change the delay time, it is enough to connect to the corresponding

выходу устройства или применить перестраиваемый дешифратор.device output or apply a tunable decoder.

Claims (1)

Формула изобретени  Аналого-цифровое устройство за-Invention Analog-to-digital device for держки, содержащее п-разр дный аналого-цифровой преобразователь, блок регистров, состо щий из п регистров сдвига, включенных параллельно, генератор тактовых импульсов, подключенный выходом к тактовым входам регистра сдвига блока регистров, циф- роаналоговьй преобразователь, отличающеес  тем, что, с целью расширени  диапазона длительностей задерживаемых аналоговых сигналов , в него введены счетчик импульсов , регистр, элемент ИЛИ, эле- мент И, коммутатор, дешифратор с количеством выходов п, р идентичныхa holder containing an n-bit analog-to-digital converter, a register block consisting of n shift registers connected in parallel, a clock pulse generator connected by an output to the clock inputs of the register block shift register, a digital-analog converter the purpose of expanding the range of durations of delayed analog signals, a pulse counter, a register, an OR element, an AND element, a switch, a decoder with the number of outputs n, r identical are entered into it |цепей, состо щих из последовательно соединенных ключа и фильтра нижних частот, причем выходы последних  вл ютс  выходами устройства, входом которого  вл етс  первый вход п-разcircuits consisting of a key and a low-pass filter connected in series, the outputs of which are the outputs of a device whose input is the first input n-times р дного аналого-цифрового преобразовател , выходы которого поразр дно соединены с первыми информационными входами коммутатора, выходы которого соединены с соответствующими входами регистров сдвига блока регист- ,ров , выходы регистров сдвига блокаAn analog-to-digital converter whose outputs are one bit connected to the first information inputs of the switch, whose outputs are connected to the corresponding inputs of the register shift registers, the output of the shift registers регистров соединены с информационными входами регистра и вторыми информационными входами коммутатора, выходы регистра соединены с входами цифроаналогового преобразовател , выход которого подключен к первым входам ключей, входы управлени  ко- торых подключены к соответствующимthe registers are connected to the information inputs of the register and the second information inputs of the switch; the outputs of the register are connected to the inputs of the digital-to-analog converter, the output of which is connected to the first inputs of the keys, the control inputs of which are connected to the corresponding 513562206513562206 выходам дешифратора и входам элемен- торого подключен к выходу генератора та ИЛИ, выход которого соединен с импульсов и входам элемента И, вы- синхровходом регистра, входы дешиф- ход которого подключен к входу управ- ратора соединены с соответствующими лени  коммутатора и второму в ходу входами рчетчика импульсов, вход ко- аналого-цифрового преобразовател .the decoder's outputs and the elemental inputs are connected to the generator output OR, the output of which is connected to the pulses and inputs of the AND element, a register output, the inputs of the decoder which are connected to the controller input are connected to the corresponding laziness of the switchboard and the second inputs pulse counter, input of a co-analogue converter.
SU864025853A 1986-02-19 1986-02-19 Analog-digital delay device SU1356220A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864025853A SU1356220A1 (en) 1986-02-19 1986-02-19 Analog-digital delay device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864025853A SU1356220A1 (en) 1986-02-19 1986-02-19 Analog-digital delay device

Publications (1)

Publication Number Publication Date
SU1356220A1 true SU1356220A1 (en) 1987-11-30

Family

ID=21222879

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864025853A SU1356220A1 (en) 1986-02-19 1986-02-19 Analog-digital delay device

Country Status (1)

Country Link
SU (1) SU1356220A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 879758, кл. Н 03 К 5/13, 1979. Авторское свидетельство СССР № 1195434, кл. Н 03 К 5/13, 1984. *

Similar Documents

Publication Publication Date Title
SU1356220A1 (en) Analog-digital delay device
SU1511851A1 (en) Device for synchronizing pulses
SU1511706A1 (en) Digital phase meter
SU1056271A1 (en) Storage
SU1681375A1 (en) Digital frequency synthesizer
SU1166008A1 (en) Device for spectral analysing of signals
SU1425825A1 (en) Variable countrown rate frequency divider
SU1376224A2 (en) Two-phase shaper of harmonic signals
SU957424A1 (en) Pulse generator
SU982077A1 (en) Device for registering single signals
SU1550625A1 (en) Harmonic signal code-to-frequency converter
SU684710A1 (en) Phase-pulse converter
SU1448342A1 (en) Information input device
ATE119725T1 (en) SYNCHRONIZATION DEVICE FOR HIGH DATA RATES.
SU1067535A2 (en) Analog storage
SU1718367A1 (en) Pulse sequencer
SU1723655A1 (en) Pulse generator
SU1686433A1 (en) Multichannel device for computing modular correlation functions
SU1397863A1 (en) Apparatus for reproducing magnetic field
SU1629969A1 (en) Pulse shaper
SU1039026A1 (en) Code to frequency converter
SU824118A1 (en) Dewice for introducing corrections into a time-keeper
SU1019611A1 (en) Pulse delay device
SU1478309A1 (en) Device for selection of synchronization of pulses
SU1338093A1 (en) Device for tracking code sequence delay