SU1352505A1 - Устройство дл контрол монтажа - Google Patents

Устройство дл контрол монтажа Download PDF

Info

Publication number
SU1352505A1
SU1352505A1 SU853961573A SU3961573A SU1352505A1 SU 1352505 A1 SU1352505 A1 SU 1352505A1 SU 853961573 A SU853961573 A SU 853961573A SU 3961573 A SU3961573 A SU 3961573A SU 1352505 A1 SU1352505 A1 SU 1352505A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
trigger
switch
Prior art date
Application number
SU853961573A
Other languages
English (en)
Inventor
Владимир Иванович Никаноров
Владимир Николаевич Романов
Андрей Валентинович Пучков
Original Assignee
Предприятие П/Я А-1586
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1586 filed Critical Предприятие П/Я А-1586
Priority to SU853961573A priority Critical patent/SU1352505A1/ru
Application granted granted Critical
Publication of SU1352505A1 publication Critical patent/SU1352505A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  проверки и маркировки многожильных кабелей. Целью изобретени   вл етс  повьппение производительности контрол  монтажа. Устройство содержит два соединенных входами-выходами через провер емый мойтаж блока контрол , каждый из которых содержит узел вывода, регистр , генератор импульсов, формирователь тактов вывода, счетчик (координаты X), счетчик (координаты Y), дешифраторы, схему сравнени , триггеры , коммутатор опроса, узлы элементов разв зки, разъемный соединитель, формирователь стробирующих импульсов, формирователь импульсов синхронизации , формирователь импульсов опроса, переключатель режима, элементы ИЛИ, элементы И, элементы НЕ,формирователь импульсов установки в исходное состо ние , формирователь импульсов отсутстви  св зи, переключатель установки исходного состо ни . Устройство позвол ет получить количественную информацию о соединени х в провер емом кабеле,, конкретно получить дополнительную информацию о количественном значении омического сопротивлени  жилы , а также сопротивление изол ции жил между собой и экранирующей оплеткой кабел . 6 ил. сл 00 сл 1ЧЭ сл о сл

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  проверки и .маркировки многожильных кабелей.
Целью изобретени   вл етс  повышение производительности контрол  монтажа путем автоматического измерени  параметрических характеристик монтажа. .На фиг.1 представлена блок-схема одного блока контрол  устройства; на фиг.2 - функциональна  схема формировател  тактов вывода; на фиг.З - схема формировател  импульсов установки в исходное состо ние (отсутстви  св зи , синхронизации); на фиг.4 - схема формировател  импульсов опроса; на фиг.5 - схема коммутатора опроса; на
фиг.6 - схема измерени  омического сопротивлени  кабел .
Устройство состоит из двух блоков контрол , каждый из которых содержит (фиг.1) узел 1 вьшода, генератор 2
20
Формирователи 26, 31, 34 и 40 (фиг.З)  вл ютс  элементами дискрет ной временной задержки, синхронизир емыми сигналами внешнего генератора импульсов, и содержат элемент И 48 счетчик 49 и триггер 50.
Коммутатор 17 (фиг.5) выполн ет функцию .электронного коммутатора ан логовых сигналов и содержит группу
импульсов, формирователь 3 тактов вы-25 аналоговых ключей 51, выходы которых
объединены и поступают на дополнит ньш аналоговый выход коммутатора 1 и на вход преобразовател  52 (поро гового элемента) уровн . 30 Управл ющий логический сигнал с одного из выходов дешифратора 10 (дешифратора координаты Y) откроет соединенный с этим выходом аналогов ключ 51, выполненный, например, на
вода, регистр 4, второй и первый счетчики 5 и 6 импульсов, первый дешифратор 7, первый триггер 8, элемент 9-сравнени , второй дешифратор 10, разъемный соединитель 11, пер вый элемент НЕ 12, первый-третий элементы И 13-15, второй Элемент НЕ 16, коммутатор 17 опроса, второй и первый узлы 18 и 19 элементов разв зки, пер40
45
вый элемент ИЛИ 20, четвертьм и один- о полевом транзисторе, при э1оМ анало- надцатый элементы И 21 и 22, четвертый триггер 23, второй элемент ИЛИ 24, дев тый элемент И 25, формирователь 26 импульсов установки в исходное состо ние, третий триггер 27, седьмой и дес тый элементы И 28 и 29, четвертьй элементы НЕ 30, формирователь 31 импульсов отсутстви  .св зи, второй триггер 32, восьмой элемент И 33, формирователь 34 стро- бирующих импульсов, переключатель 35 установки в исходное состо ние, шестой элемент И 36, формирователь 37 импульсов опроса, п тьи элемент- И 38, регистр 39 сдвига, формирователь 40, импульсов синхронизации, третий элемент НЕ 41, переключатель 42 режимов и аналого-цифровой преобразователь 43.
Формирователь 3 тактов вьшода (фиг.2) содержит генератор 44 им-. пульсов, элемент И 45, распределитель 46 тактов и триггер 47.
Цикл работы формировател  3 начинаетс  с поступлением сигнала на еди-
50
55
гова  информаци  с входа открытого аналогового ключа 51 поступит на дополнительный аналоговый выход коммутатора 17 и на вход преобразовател  52, которьй выдаст на выход логичес- кзпо единицу при достижении на входе определенного уровн  напр жени .
Формирователь 37 (фиг.4)  вл етс  элементом дискретной временной задержки , синхронизируемьм сигналами внешнего генератора импульсов, и содержит элемент И 53, счетчик 54 импульсов и триггер 55.
На фиг.6 представлена схема цепи измерени  омического сопротивлени  жилы кабел  или сопротивлени  изол ции жил между собой и каждой из них с экранирующей оплеткой..
Цепь омического сопротивлени  (фиг.6) содерз сит логический ключ, расположенный на выходе дешифратора 7, вьшолненный на бипол рном транзисторе , коллектор которого подключен к одному из концов измер емой
5
0
ничный вход триггера 47. При этом импульсы с выхода генератора 44 через элемент И 45, на второй вход которого с выхода триггера 47 поступает разрешающий потенциал, поступ т на вход распределител  46, который сформирует последовательность сигналов, поочередно возбуждающих каждую из выходных шин. Последний сигнал распределител  46 устанавливает триггер 47 в состо ние логического нул , чем запрещаетс  прохождение импульсов с выхода генератора 44 на вход распределител  46.
Формирователи 26, 31, 34 и 40 (фиг.З)  вл ютс  элементами дискретной временной задержки, синхронизируемыми сигналами внешнего генератора импульсов, и содержат элемент И 48, счетчик 49 и триггер 50.
Коммутатор 17 (фиг.5) выполн ет функцию .электронного коммутатора аналоговых сигналов и содержит группу
аналоговых ключей 51, выходы которых
объединены и поступают на дополнитель- ньш аналоговый выход коммутатора 17 и на вход преобразовател  52 (порогового элемента) уровн . Управл ющий логический сигнал с одного из выходов дешифратора 10 (дешифратора координаты Y) откроет соединенный с этим выходом аналоговый ключ 51, выполненный, например, на
полевом транзисторе, при э1оМ анало-
гова  информаци  с входа открытого аналогового ключа 51 поступит на дополнительный аналоговый выход коммутатора 17 и на вход преобразовател  52, которьй выдаст на выход логичес- кзпо единицу при достижении на входе определенного уровн  напр жени .
Формирователь 37 (фиг.4)  вл етс  элементом дискретной временной задержки , синхронизируемьм сигналами внешнего генератора импульсов, и содержит элемент И 53, счетчик 54 импульсов и триггер 55.
На фиг.6 представлена схема цепи измерени  омического сопротивлени  жилы кабел  или сопротивлени  изол ции жил между собой и каждой из них с экранирующей оплеткой..
Цепь омического сопротивлени  (фиг.6) содерз сит логический ключ, расположенный на выходе дешифратора 7, вьшолненный на бипол рном транзисторе , коллектор которого подключен к одному из концов измер емой
цепи, аналоговый ключ, расположенный на входе коммутатора 17 и выполненный на полевом транзисторе, один электрод которого подключен к измер емой цепи, а второй - к сопротивлению нагрузки и входу аналого-цифрового преобразовател  43.
Падение напр жени  на логическом и-аналоговом ключах нормировано в определенных пределах тока измерени  поэтому падение напр жени  на этих элементах можно учесть при измерении Входное сопротивление аналого-цифрового преобразовател  43 во много раз больше сопротивлени  нагрузки.
Если измер емое сопротивление соизмеримо с сопротивлением входа аналого-цифрового преобразовател  43, т на его выходе будет напр жение, близкое к напр жению источника питани .
Таким образом, входным сопротивлением аналого-цифрового преобразовател  43 можно пренебречь.
Поскольку сопротивление нагрузки соединено последовательно с измер емым сопротивлением, то напр жение источника питани  распределитс  на сопротивлении нагрузки и измер емом сопротивлении пропорционально их величине .
Величина сопротивлени  нагрузки известна. Тогда величину измер емого
сопротивлени  можно определить из пропорциональной измер емому сопротивлению величины падени  напр жени  на нем.
Узлы 18 и 19 служат дл  гальванической разв зки сигналов и  вл ютс  диодными сборками с объединенными анодами (узел 18) и с объединенными катодами (узел 19).
Устройство используетс  дл  проверки и маркировки многожильных кабелей , причем кабелей с удаленными дру от друга концами на значительное рассто ние .
Дл  проверки таких кабелей используютс  два блока контрол , один из которых подключаетс  к одному концу кабел  и включаетс  в режим вспомогательный , а второй - к другому концу кабел  и включаетс  в режим основной .
Устройство работает следующим образом .
После включени  основного и вспомогательного блоков контрол  при помощи основного блока переключател  4
5
0
5
0
5
0
5
0
5
производитс  запуск формировател  40, который вьфабатывает импульсы синхронизации в начале каждого цикла про- верки. Этими импульсами запускаютс  тактовые распределители, состо щие из формирователей 26, 31, 34 и 37 в обоих блоках. Тактовые распределители обоих блоков синхронно друг с другом вырабатывают последовательность сигналов, по первому из которых в первом, цикле проверки производитс  установка в исходное состо ние счетчиков и триггеров обоих блоков, во врем  действи  второго - анализируетс  ответна  реакци  вспомогательного блока на импульс синхронизации основного , по третьему - производитс  операци  проверки, а именно открьшают- с  задающий и опросный ключи коммутатора , соответствующие коду счетчиков 5 и 6, производитс  анализ наличи  соединени  между данными контактами коммутатора 17, дешифратора 7, измер етс  величина омического сопротивлени  как самой жилы кабел , так и сопротивлени  изол ции между жилами и каждой жилы с экранирующей оплеткой , преобразуетс  аналогова  величина омического сопротивлени  в цифровой код и фиксируетс  в регистре 39 наличие соединени , готов тс  к изменению кода счетчики 5 и 6, по четвертому - производитс  анализ состо ни  регистров 39 обоих блоков, и если состо ние любого-из них отлично от нул , то запускаетс  цикл выдачи кода координат соединени  и кода величины омического сопротивлени  на печать и индикацию. Далее вырабатываетс  следующий импульс синхронизации и цикл повтор етс .
С включением напр жени  питани  устанавливаютс  в обоих блоках в единичное состо ние триггеры 27 , 27. Первый цикл работы блоков начинаетс  с установки в основном блоке контрол  (индекс 1) триггера 32, в единицу переключателем 35 .
Режиму основной соответствует единичный сигнал на выходе переключател  , которьш поступает на вход 4С формировани  и заставл ет его непрерывно, через определенньй интервал времени, вырабатывать импульсы синхронизации.
Первый импульс синхронизации с выхода 4С| формировател  попадает через элемент ИЛИ 24 и узел 19,, представ513
л ющий- собой каналы магистрали контролируемых точек устройства. К магистрали в основном блоке кроме узла 19 подключены задающие ключи дешифратора 7 (координата X), опросные аналоговые ключи коммутатора 17у,
входы узла 1Р динители 11
и через разъемные сое- , и 11 и провер емый кабель магистраль вспомогательного блока , к которой подключены соответственно задающие ключи дешифратора 72, опросные аналоговые ключи коммутатора 17 2, входы узла ISj, выходы уз- ла 19.
По каналам магистрали импульс синхронизации поступит одновременно на входы узла 18 и через разъемные соединители 11 и 11 и контролируемый кабель на входы узла 18,.
С выходов узлов 18 и 18 импульс синхрониз-ации через элементы И 22/ и 222 попадет на входы формирователей
26; и /.Uj
их.
и 26 и задним фронтом запуст т
В основном блоке импульс исходного состо ни  с выхода формировател  26 поступит на вход элемента И 28, и так как с выхода триггера 32/ проходит единичный сигнал, то импульс
исходного состо ни  установит задним
фронтом триггер 32 в нулевое состо ние , запретив этим до следующего нажати  переключател  35 установки в исходное состо ние, по вление на выходе элемента И 28 импульсов исходного состо ни . Этот сигнал через
f и узел 19 попадет в Из магистрали он выделитэлемент ИЛИ 24j магистраль.
с  узлами 18 и 18 и поступит на входы элементов И 25 и 25, на других входах которых присутствует в это .врем  сигнал с выходов формирователей 26 и 26.
Элементы И 25 и 25лВ этом случае формируют импульс установки в исодное состо ние счетчиков и триггеров обоих блоков.
Импульсом с выхода формирователей 26 и 262 переключатс  в нулевое состо ние триггеры 27 и 27„, котррые блокируют работу формирователей 26 и 26 2 до окончани  текущего цикла работы распределител , а по заднему фронту запуст тс  формирователи 31;j
и 312.
Во вспомогательном блоке импульс с выхода формировател  312 поступит на вход элемента И 33j, на второй ход которого через элемент НЕ 41j
поступает нулевой сигнал, соответствующий режиму вспомогательный устройства .
С выхода элемента И 33 сигнал опроса отсутстви  св зи через эле
5
0
g
0
5
0
5
мент ИЛИ 24 и узел 19 попадает в магистраль. Из магистрали по провер емому кабелю сигнал опроса отсутстви  св зи поступит в основной блок и вьщелитс  там узлом 18 . С его выхода через элемент НЕ 30 поступит на один из входов элемента И 29.,, на второй вход которого приходит разрешающий потенциал с выхода переключател  42;,.
Первый вход элемента И 29 стро- бируетс  сигналом формировател  31;,.
Если сигнал опроса отсутстви  св зи не пришел из вспомогательного блока во врем  действи  импульса опроса отсутстви  св зи, то элемент И 29.J выработает сигнал, который установит триггер 23. и включит лампу 5 индикации. Это значит, что импульс синхронизации не попал во вспомогательный блок и не запустил в нем распределитель . Така  ситуаци  может быть в том случае, когда основной и вспомогательный блоки не имеют между собой канала св зи дл  обмена информацией , т.е. блоки не соединены между собой провер емьм кабелем.
Задний фронт импульса опроса отсутстви  св зи запустит в обоих бло- ках формирователи 34, и 342.
Дешифратор 7 , преобразующий двоичный код счетчика 6 в позиционный код, по импульсу строба откроет первый задающий ключ в основном блоке и подаст в соответствующий ему канал магистрали напр жение прозвонки. Дешифратор 10, преобразующий двоичный код счетчика 5 в позиционный код, по импульсу строба откроет первый аналоговый опросный ключ в коммутаторе 17 основного блока и подключит первый канал магистрали к входу преобразовател  52 уровн  и к . аналоговому выходу коммутатора 17у. Так как в первом цикле работы распределител  задающий 7 и опросный 17., коммутаторы подключаютс  к первому каналу магистрали, то напр жение прозвонки, присутствующее здесь во врем  действи  импульса строба, пройдет на логический и аналоговый выходы коммутатора 17 . Если по причине неисправности сигнал на логический вы7
ход коммутатора 17 или 172 при усло ВИИ равенства кодов счетчиков 6 и 6j и 5, и 5j, не придет, то элемент И 15 вырабатывает сигнал неисправности коммутатора, и через первъй элемент ИЛИ 20 запустит формирователь 3 , который распечатает адрес неисправного канала коммутатора 17. Сигналом строба, задним фронтом запуст тс  формирователи 37 и 37„ и подготов тс  к переключению счетчики 6 и 6.. Во вспомогательном блоке сигнал с выхода формировател  372 поступит на один из входов элемента И 382, второй вход которого открыт прошедшим через третий элемент НЕ сигналом переключател  42/1, а третий вход соединен с последовательным выходом регистра 39. Таким образом, информаци  каждого разр да регистра 39 во врем  действи  .соответствующего импульса сдви га выставл етс  на вход элемента И 382, с выхода которого через эле- . мент ИЛИ 242 и узел 19 сигнал пос- . тупает в магистраль. Из магистрали вспомогательного блока через разъемные соединители 11 и 11. и провер емый кабель, информаци  регистра 39 попадет в магистраль основного блока, где вьзделитс  узлом 18 , ас его выхода попадет на вход элемента И 36 , открытого единичным сигналом с выхода переключател  42 . Если на входе элемента И 36 присутствует в этом врем  сигнал с выхода формировател  37 , то информаци  с выхода элемента И 36, сопровождаема  соответствующим импульсом сдвига с дополнительного выхода того же формиро вател , поступит на последовательный вход регистра 39 . Таким образом,- информаци  регистра -392 вспомогательного блока во врем  действи  сигнала формирователей 37 и 37„ по сигналам сдвига перепишетс  в регистр 39, основного блока. Однако, если во вспомогательном блоке в данном цикле проверки не подавалось напр жение про- звонки на входы опросных ключей или они не включались дешифратором 10, то регистр 392 останетс  в нулевом состо нии, и во врем  опроса основным блоком по сигналу Опрос наличи  соединени  информаци  на вход регистра 39 не поступит и не изменит его состо ни . Сигнал с выхода фор- мировateлей 37 и 37 - завершающий в цикле распределител  управ 3525058
л ющих сигналов. Он завершает процесс печати (если это требуетс  в данном цикле), переключает состо ние счетчиков 6 и 6j, готовит триггеры 27 5 и 27 дл  приема следующего импульса синхрониз ации.
Через определенный интервал времени , покрывающий врем  рассинхронизации обоих блоков, формирователем 40 основного блока вырабатьгоаетс  следующий синхроимпульс, которьтй запустит новый цикл работы распределителей управл ющих импульсов блоков. По окончании каждого цикла проверки увеличиваетс  состо ние счетчиков 6 и 6 на единицу. Процесс увеличени  состо ни  счетчиков продолжаетс  до возникновени  сигнала переполнени  счетчиков. Дешифраторами 7 и 7, при этом открываютс  поочередно задающие ключи вначале в основном, а затем во вспомогательном блоках до полного перебора всех задающих ключей дешифратора 17. Сигнал переноса счетчиков
20
25
6 и 6 изменит состо ние счетчиков
5 и 5. , который переключит опросный ключ в коммутаторе 17 . После переключени  опросного ключа повторитс  процесс перебора всех задающих ключей,
30 с каждым импульсом переполнени  счетчиков 6 и 6 увеличиваетс  состо ние счетчиков 5 и 5. на единицу. При этом де.иифраторы 10 и 10 будут поочередно переключать аналоговые клю35 чй до полного перебора всех опросных ключей обоих блоков, причем после каждого переключени  опросного ключа будет.повтор тьс  перебор задающих ключей.
- 40 Если в каком-то цикле проверки на выходах коммутатора 17 или 17 по- - витс  во врем  действи  импульса строба напр жение прозвонки, что соответствует соединению, то при содер45 жимом счетчиков 6 и Ь, меньшем со- . держимого счетчиков 5 к 5 (триггер В в нулевом состо нии), данное соединение фиксироватьс  не будет, так как оно было зафиксировано в од-
50 ,ном из предыдущих циклов проверки. При содержимом счетчиков (координаты X) 6 и б, большем содержимого счетчиков координаты Y 5 и 5 (триггер 8 в единичном состо нии), сигнал
55 с логического выхода коммутатора 17 или 17 поступит соответственно на один из входов- элементов И 21 и 21,
Сигнал с выхода элемента И 21 и 212 в основном блоке подготовит к
запуску через элемент ИЛИ 20 формирователь 3 , а также поступит на синхронизирующий вход параллельного ввода информации регистра 39 или 39 , на информационные входы которого с выхода аналого-цифрового преобразовател  43 или 43- поступит к тому времени пропорциональный величине напр жени  прозвонки код величины омического сопротивлени  данной св зи. Таким образом, по сигналу строба в основном или вспомогательном блоках при наличии св зи между каналами магистрали блоков регистром 39 или 397 зафиксируетс  цифровой код значени  омического сопротивлени  провер емой св зи. Если данный код зафиксировалс  регистром 39 вспомогательного блока, то во врем  следовани  сигнала опроса наличи  соединени , следующего за сигналом строба, информаци  последовательным кодом передаетс  из вспомогательного блока по провер емому кабелю в основной и фиксируетс  там в регистре 39 . Затем код адресов соединени  и код значени  омического сопротивлени  отпечатаетс  печатающим устройством узла -1 .
Процесс проверки заканчиваетс  после опроса последнего канала магистрали .

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  монтажа, состо щее из двух блоков контрол , подключенных друг к другу входами- выходами через контролируемое монтажное соединение, причем каждый блок контрол  содержит узел вьшода, св занный входом пуска с первым выходом формировател  тактов вывода, а. информационным входом - с выходом регистра, подключенного первьм информационным входом к первому входу элемента сравнени , к информационным входам первого дешифратора и к информационному выходу первого счетчика импульсов, синхровход регистра подключен к второму выходу формировател  тактов вывода, третий выход которого св зан с входом пуска генератора импульсов, второй информационный вход регистра подключен к второму входу элемента сравнени , к информационным входам второго дешифратора и к выходу второго счетчика им
    5
    0
    5
    0
    5
    0
    5
    0
    5
    пульсов, св занного счетным входом с выходом переполнени  первого счетчика импульсов и с единичным входом первого триггера, соединенного нулевым входом с выходом элемента сравнени  и с входом первого элемента НЕ, пр мым выходом - с первым входом первого элемента И, а инверсным выходом - с первым входом второго элемента И, подключенного вторым входом к выходу первого элемента НЕ, выход элемента сравнени  соединен с первым
    входом третьего элемента И, соединенI
    ного выходом с первым входом первого
    элемента ИЛИ, а вторым входом - с выходом второго элемента НЕ, подключенного входом к второму входу первого элемента И, к выходу коммутатора опроса и к первому входу четвертого элемента И, соединенного вторым вхо- . дом с выходом второго элемента И, а выходом - с вторым входом первого элемента ИЛИ, св занного выходом с входом пуска формировател  тактов вывода , первые входы п того и шестого элементов И соединены с выходом формировател  импульсов опроса, второй вход п того элемента И соединен с выходом третьего элемента НЕ, а выход - с первым входом второго элемента ИЛИ, соединенного вторым входом с выходом формировател  импульсов синхронизации, а выходом - с входом первого узла элементов разв зки, подключенного группой выходов к группе входов второго узла элементов разв зки и группе информационных входов коммутатора опроса, адресные входы которого соединены с выходами второго дешифратора, группы выходов первого узла элементов разв зки и первого дешифратора подключены через разъемный соединитель к входу-выходу блока контрол , стробирующие входы первого и второго дешифраторов подключены к выходу формировател  стробирующих импульсов , к запускающему входу формировател  импульсов опроса и к считы-- вающему входу первого счетчика импульсов , св занного счетным входом с выходом первого элемента И, а тактовым входом - с выходом генератора импульсов и с тактовыми входами формирователей стробирующих импульсов и .импульсов опроса и синхронизации, запускающий вход формировател  импульсов синхронизации подключен к входу третьего элемента-НЕ, к выходу переключателей режимов и к второму входу шестого элемента И, соединенного выходом и третьим входом первого элемента ИЛИ соответственно с третьим входом и выходом второго узла элементов разв зки, выход переключател  установки в исходное состо ние подключен к единичному входу второго триггера,св занного нулевым входом с выходом седьмого элемента И и с третьим входом второго элемента ИЛИ,четвертый вход которого подключен к выходу восьмого элемента И, пр мой выход второго триггера соединен с первым входом седьмого элемента И, соединенного вторым входом с нулевым входом третьего триггера, с первым входом дев того элемента И, с выходом формировател  импульсов установки в исходное состо ние и с запускающим входом формировател  импульсов отсутстви  св зи, подключенного тактовым входом к тактовому входу формировател  импульсов установки в исходное состо ние и к выходу генератора импульсов, а выходом - к запускающему входу формировател  строби- рующих импульсов, к первому входу восьмого элемента Инк первому входу дес того элемента И, св занного вторым входом с выходом переключател  режимов, а выходом - с единичным, входом четвёртого триггера, третий вход дес того элемента И соединен через четвертый элемент НЕ с выходом второго узла элементов раза зки, с тре- .тьим входом шестого элемента И и с вторым входом дев того элемента И, подключенного выходом к входам На
    5
    0
    5
    0
    5
    чальна  установка первого-четверто- го триггеров и первого и второго счетчиков импульсов,.выход формировател  импульсов опроса св зан с единичным входом третьего триггера, подключенного пр мым выходом к первому входу одиннадцатого элемента И, соединенного вторым входом с выходом второго узла элементов разв зки, а выходом - с запускающим входом формировател  импульсов установки в исходное состо ние, нулевой вход четвертого триггера подключен к выходу формировател  импульсов синхронизации , выход третьего элемента НЕ соединен с вторым входом восьмого элемента И, отличающеес  тем, что, с целью повьшени  производительности контрол  монтажа, в каждый блок контрол  введены аналого- цифровой преобразователь и регистр сдвига, причем третий информационный вход регистра и третий вход п того элемента И подключены соответственно к информационным выходам параллельного и последовательного кодов регистра сдвига, информационные входы параллельного и последовательного кодов которого соединены соответственно с выходом аналого-цифрового преобразовател  и выходом шестого элемента И, выход серии импульсов формировател  импульсов опроса и выход четвертого элемента И подключены соответственно к синхровходу записи параллельного кода и входу сдвига регистра сдвига, вход аналого-цифрового преобразовател  соединен с аналоговым выходом коммутатора опроса.
    фиг1
    44 - 45
    Л
    46
    i i Г
    фие.2
    9
    фиг.З
    53
    54
    фие.4фие .5
    SI
    52
    Редактор Ю.Середа
    Составитель В.Вертлиб Техред М.Ходанич
    Заказ 5567/49 Тираж 671Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35 Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород,-ул. Проектна , 4
    фие.6
    Корректор М.Шароши
SU853961573A 1985-10-08 1985-10-08 Устройство дл контрол монтажа SU1352505A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853961573A SU1352505A1 (ru) 1985-10-08 1985-10-08 Устройство дл контрол монтажа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853961573A SU1352505A1 (ru) 1985-10-08 1985-10-08 Устройство дл контрол монтажа

Publications (1)

Publication Number Publication Date
SU1352505A1 true SU1352505A1 (ru) 1987-11-15

Family

ID=21200132

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853961573A SU1352505A1 (ru) 1985-10-08 1985-10-08 Устройство дл контрол монтажа

Country Status (1)

Country Link
SU (1) SU1352505A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1115064, кл. G 06 F 15/46, 1984. Авторское свидетельство СССР № 1221663, кл. G 06 F 15/46, 1984. .(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МОНТАЖА *

Similar Documents

Publication Publication Date Title
US3742350A (en) Pulse train method and apparatus for locating and identifying conductors in a cable
SU1352505A1 (ru) Устройство дл контрол монтажа
SU1472850A1 (ru) Регистратор гальванических св зей
SU1425719A2 (ru) Система дл контрол монтажа
SU1248061A1 (ru) Устройство дл контрол счетчиков импульсов
SU822342A1 (ru) Преобразователь напр жение-код сКОНТРОлЕМ
SU1223234A1 (ru) Устройство дл контрол логических блоков
SU1478147A1 (ru) Устройство дл измерени параметров многополюсников
SU1226461A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU1057960A1 (ru) Устройство дл контрол распределител
SU1221663A1 (ru) Система дл контрол монтажа
SU1474665A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1265778A1 (ru) Многоканальное устройство тестового контрол логических узлов
SU1596460A1 (ru) След щий аналого-цифровой преобразователь
SU1315982A1 (ru) Устройство тестового контрол цифровых блоков
SU1282142A1 (ru) Многоканальное устройство дл сопр жени
SU1536337A2 (ru) Устройство дл регистрации молний
SU1181128A1 (ru) Устройство дл получени разностной частоты импульсов
SU1319014A1 (ru) Устройство дл ввода информации
SU1012263A1 (ru) Устройство дл контрол цифровых узлов
SU1638716A1 (ru) Устройство дл локализации неисправностей
SU1455347A1 (ru) Устройство дл контрол электрического монтажа
SU1244690A1 (ru) Многоканальное устройство дл сбора информации
SU591902A1 (ru) Устройство дл приема команд телеуправлени
SU1405044A1 (ru) Устройство дл ввода информации