SU1338053A1 - Сумматор - Google Patents
Сумматор Download PDFInfo
- Publication number
- SU1338053A1 SU1338053A1 SU864042572A SU4042572A SU1338053A1 SU 1338053 A1 SU1338053 A1 SU 1338053A1 SU 864042572 A SU864042572 A SU 864042572A SU 4042572 A SU4042572 A SU 4042572A SU 1338053 A1 SU1338053 A1 SU 1338053A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- transistor
- transistors
- resistor
- level
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в вычислительных устройствах в качестве полного комбинационного сумматора дл сложени сигналов - логического О и Г Изобретение обеспечивает повышение надежности устройства путем его упрощени . Устройство содержит входы 1-3, шину 4 питани , выход 5 суммы, выход 6 переноса, промежуточный выход 7, транзисторы 8 и 9, резисторы, многоэмиттерный транзистор 13, диоды 15 и 16, транзисторы 18 и 1,9. Введение в устройство третьего входа 3 и выходов 5 и 6 полной суммы и переноса позволило расширить функциональные возможности устройства по сравнению с прототипом. 1 ил. 00 00 00 о ел 00
Description
Изобретение относитс к импульсн технике и может быть использовано в вычислительных устройствах в качестве полного комбинационного сумматор
Целью изобретени вл етс увеличение надежности путем упрощени .
На чертеже представлена принципиальна схема сумматора.
Сумматор содержит первый 1, втор 2 и третий 3 входы, шину 4 питани , выход 5 суммы, выход 6 переноса, певый промежуточный выход 7, третий 8 и четвертый 9 транзисторы, соединенные эмиттерами с входами 1 и 2, коллекторами - с выходом 7 и через второй резистор 10 - с шиной питани 4 а базами - соответственно через восмой 11 и седьмой 12 резисторы - с входами 2 и 1, втора дополнительна схема соединена своим первым входом с выходом 7, вторым входом - с третьим входом 3 и выходом - с выходом 5 суммы, эмиттеры многоэмиттер- ного транзистора 13 подключены к первому 1 и второму 2 входам, база чере.з четвертый резистор 14 - к анодам первого 15 и второго 16 диодов, катоды которых соединены с выходами 7 и 5 соответственно, а коллектором с выходом 6 и через третий резистор 17 - с шиной 4 питани , коллекторы второго 18 и первого 19 транзисторо соединены с выходом 5 и через первы резистор 20 - с шиной 4, их эмиттеры - с катодами диодов 15 16, с вы
ходом 7 и входом 3 и шестой резисторы 21, транзисторов 19 и 18.
Сумматор работает следующим разом.
через п тый и 22 - с базами
обЕсли за единичный уровень вз ть высокий уровень коллекторного напр жени открытого транзистора, а за нулевой.- низкий уровень коллекторного напр жени запертого транзистора , близкого к напр жению шины питани , то в зависимости от комбинаци этих напр жений на входах 1-3 можно выделить восемь рабочих состо ний сумматора. Первое состо ние: на все три входа поданы нулевые уровни, на выходы 5 и 6 попадают нулевые уров- ни, так как все транзисторы наход тс в запертом состо нии. Второе состо ние: на первый вход 1 подан еди- ничньй уровень, на входы 2 и 3 - нулевой , транзистор 8 открыт и удерживаетс в открытом состо нии током
5
22,
0
5
0
смещени по цепи: высокий уровень входа 1, переход эмиттер - база транзистора 8, резистор 11, низкий уровень входа 2, открыт транзистор 18 и удерживаетс током смещени по цепи: высокий уровень коллектора открытого транзистора 8, переход эмиттер - база транзистора 18, резистор низкий уровень входа 3, остальные транзисторы наход тс в запертом состо нии, высокий единичный уровень напр жени с коллекторного перехода открытого транзистора 18 попадает на выход 5, на выходе 6 - нулевой уровень . Третье состо ние: на второй вход 2 подан единичный уровень, на входы 1 и 3 - нулевой, открыт транзистор 9 и удерживаетс током по цепи: высокий уровень входа 2, переход эмиттер - база транзистора 9, резистор 12, низкий уровень входа 1, открыт транзистор 18 и удерживаетс в открытом состо нии током смещени по вьш1еописанной цепи, с его коллектора единичный уровень попадает на вход 5, остальные транзисторы наход тс в запертом состо нии, на входе 6 нулевой уровень. Четвертое состо ние: на третий вход 3 подан единичный уровень, на входы 1 и 2 - нулевой , открыт транзистор 19 и удерживаетс в открытом состо нии током по цепи: высокий уровень входа 3, переход эмиттер - база транзистора 19, резистор 21, резистор 10; низкий уровень шины питани , единичный уровень с коллектора открытого транзистора 19 попадает на выход 5. Остальные транзисторы заперты, так как напр жени на их базах и эмиттерах равны и низки по уровню, на выходе 6 - нулевой уровень. П тое состо ние: на первый 1 и третий 3 входы подан единичный уровень, на вход 2 - нулевой, открыт транзистор 8 током смещени по вьш1еописанной цепи, открыт транзистор 13 и удерживаетс в открытом состо нии током смещени по цепи: высокий уровень напр жени входа 1, переход первый эмиттер - база транзистора 13, резистор 14, диод 16, резистор 20, низкий уровень шины питани . Транзисторы 18 и 19 заперты, так как их эмиттеры и базы наход тс 5 на одном единичном уровне напр жений, транзистор 9 заперт высоким уровнем входа 1, на выход 5 попадает нулевой уровень шины питани через резистор 20, на выход 6 - единичный уро5
0
5
0
вень коллектора открытого транзистора 13. Шестое состо ние: на второй 2 и третий 3 входы поданы единичные уровни, на вход 1 - нулевой уровень открыт транзистор 9 током смещени по вышеописанной цепи, открыт транзистор 13 током смещени по цепи: высокий уровень входа 2, переход второй эмиттер - база транзистора 13 резистор 14, диод 16, резистор 20, низкий уровень шины питани ; остальные транзисторы заперты, па выходе 5 - нулевой уровень, а на выходе 6 - единичньм. Седьмое состо ние: на пер вый 1 и второй 2 входы подан единичный уровень, на вход 3 - нулевой, открыт транзистор 13 током смещени по цепи: высокие уровни входов I и 2 переходы первый и второй эмиттеры - база транзистора 13, резистор 14, диод 15, резистор 10, Ь изкий уровень шины питани , остальные транзисторы заперты, на выходе 5 - нулевой уровень , а на выходе 6 - единичный. Восьмое состо ние: на все три входа (1, 2 и 3) поданы единичные уровни напр жени , открыт транзистор 19 током смещени по вышеописанной цепи и транзистор 13 током смещени по последней его описанной выше цепи, все остальные транзисторы наход тс в запертом состо нии, 1а выход 5 попадает единичный уровень с коллектора откры 1 ого транзистора 19, а на выход 6 - единичный уровень с коллектора открытого транзистора 13.
Таким образом, предлагаемое устройство обеспечивает выполнение функций полного сумматора.
Редактор А.Маковска
Составитель А.Янов Техред М.Ходанич
Ко По
4144/55 Тираж 901
ВШ1ИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5
Производственно-полиграфическое предпри тие, г. Ужгород, ул. Ирооктил , 4
0
g
0
5
0
5
0
Claims (1)
- Формула изобретениСумматор, содержащий три , выход переноса, ceMi резисторов, четыре транзистора, многоэмитт ерный транзистор, эмиттеры которого соответственно соединены с перв1 гм и вторым входами, коллекторы первого и второго транзисторов соединены с выходом суммы и через первый резистор подключены к шине питани , первые выводы второго и третьего резисторов соединены с шиной питани , первый вывод четвертого резистора соединен с базой многоэмиттерного транзистора , отличают и и с тем, что, с целью увеличе1П1 надежности путем упрощени , в него введены резистор и два диода, аноды которых соединены с вторым выводом четвертого резистора, а катоды - с эмиттером второго транзистора и первым выходом, базы первого и второго транзисторов соединены соответственно через п тый и шестой резисторы с эмиттераг ш соответственно второго и первого транзисторов, эьшттеры третьего и четвертого транзисторов соединены с первым и вторым входами и соответственно через седьмой и восьмой резисторы подключены к базам четвертого и третьего транзисторов, коллекторы которых соединены с вторым выводом второго резистора и эмиттером второго транзистора, эмиттер первого транзистора соединен с третьим входом, коллектор многоэмиттерного транзистора соединен с выходом переноса и вторым выводом третьего резистора .Корректор С.Шекмар Подписное
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864042572A SU1338053A1 (ru) | 1986-03-25 | 1986-03-25 | Сумматор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864042572A SU1338053A1 (ru) | 1986-03-25 | 1986-03-25 | Сумматор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1338053A1 true SU1338053A1 (ru) | 1987-09-15 |
Family
ID=21228464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864042572A SU1338053A1 (ru) | 1986-03-25 | 1986-03-25 | Сумматор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1338053A1 (ru) |
-
1986
- 1986-03-25 SU SU864042572A patent/SU1338053A1/ru active
Non-Patent Citations (1)
Title |
---|
Будинский Я. Транзисторные переключающие схемы. М.: Св зь, 1965, с. 215, рис. 135. Алексенко А.Г., Шагурин Н.И. Микросхемотехника. М.: Радио и св зь, 1982, с.148, рис. 3.296. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4714841A (en) | Double-sided logic input differential switch | |
KR870008444A (ko) | 직렬/병렬 변환기용 레벨 시프팅 회로 | |
US4112314A (en) | Logical current switch | |
US4754430A (en) | Memory cell with dual collector, active load transistors | |
GB1367205A (en) | Ternary logic circuits | |
KR950002090B1 (ko) | 논리 레벨 변환기 회로 | |
SU1338053A1 (ru) | Сумматор | |
SU1529410A1 (ru) | Повторитель тока | |
US3660676A (en) | Circuit arrangement for converting signal voltages | |
SU1205295A1 (ru) | Интегральный ЭСЛ-элемент | |
SU1388955A1 (ru) | Устройство дл выборки и хранени информации | |
KR930006692Y1 (ko) | 쇼트키 다이오드를 이용한 스위칭 시간 단축회로 | |
US4740720A (en) | Integrated injection logic output circuit | |
SU1160556A1 (ru) | Инвертор | |
SU1378049A1 (ru) | Мажоритарный элемент | |
SU913597A1 (ru) | Переключатель тока 1 | |
SU1011025A1 (ru) | Преобразователь уровн сигналов | |
SU615604A1 (ru) | Инвертор | |
SU1213521A1 (ru) | Логическое устройство | |
SU752659A1 (ru) | Реверсор посто нного тока | |
SU1200412A1 (ru) | Высоковольтный логический элемент | |
SU1457149A1 (ru) | Выходной каскад формировател импульсов | |
SU790315A1 (ru) | Оптоэлектронный переключатель | |
SU1309301A1 (ru) | Схема согласовани уровней ТТЛ-ЭСЛ | |
SU1188874A2 (ru) | Электронный коммутатор |