SU1314327A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU1314327A1 SU1314327A1 SU853906028A SU3906028A SU1314327A1 SU 1314327 A1 SU1314327 A1 SU 1314327A1 SU 853906028 A SU853906028 A SU 853906028A SU 3906028 A SU3906028 A SU 3906028A SU 1314327 A1 SU1314327 A1 SU 1314327A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- signal
- output
- inputs
- memory block
- Prior art date
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Abstract
Изобретение относитс к вычислительной технике, в частности к устройствам ввода информации в составе систем подготовки данных. Изобретение позвол ет повысить достоверность вводимой информации за счет выДачи ее в каждом цикле опроса клавиш только от одной клавиши. Информаци во внешнее устройство выдаетс только при наличии сигнала,подтверждающего нажатие клавиши в первом и втором циклах опроса. Увеличиваетс скорость ввода информации за счет снижени затрат времени на исправление ошибок при вводе (одновременное нажатие двух и более клавиш). Устройство содержит счетчик 1, который выдает коды, соответствующие расположению клавиш на клавиатуре 3. Дешифратор 2 осу1цеств- л ет последрвательный опрос клавиш клавиатуры 3. Сигнал нажатой клавиши в текущем цикле опроса снимаетс с клавиатуры 3. Первый блок 4 пам ти выдает в текугцем цикле опроса сигналы , относ щиес к клавишам клавиатуры 3, записанные в предыдущем цикле опроса. Второй блок 5 пам ти вы С (Л
Description
13
дает в текущем цикле опроса сигналы соответствующие сигналам клавиатуры 3, сн тым с него раньше на два цикла опроса. Логические схемы 6,7,8 и 9 в каждом цикле опроса осуществл ют сравнение выходных сигналов клавиатуры 3, первого блока 4 пам ти и второго блока 5 пам ти и дают разрешение на установку триггера 10 и совместно с сигналом с выхода триггера 10 дают разрешение на выдачу информации
Изобретение относитс к автоматике и вычислительной технике и може быть использовано дл ввода информации в различные устройства.
Целью изобретени вл етс повыше ние достоверности ввода информации ,
На фиг.1 представлена структурна схема предлагаемого устройства; на фиг.2 - временна диаграмма его работы .
Устройство {фиг.1) содержит счетчик 1, дешифратор 2, клавиатуру 3, первый блок 4 пам ти, второй блок 5 пам ти, первый элемент И 6, второй элемент И 7, элемент Ш1И 8, третий элемент И 9, триггер 10, четвертый элемент И 11, группу элементов И 12.
На чертежах (фиг.2) прин ты следу
юш;ие обозначени : сигнал 13 адреса сканируемой клавиши, сигнал 14 опроса клавиши, сигнал 15 - сигнал вы- хода клавиатуры 3, указывающий, что сканируема клавиша нажата. Сигнал 16 вл етс .выходным сигналом первого блока 4 пам ти и его уровень (О или 1) определ ет, в какое состо ние устанавливаетс триггер 10. Сигнал 17 вл етс разрешающим дл выдачи сигнала блокировки, сигнал 18 - разрешающим дл выдачи информации и входным сигналом дл второго блока 5 пам ти. Сигнал 19 вл етс разрешающим дл выдачи сигналов занесени в триггер 10 и дл выдачи сигналов информации или блокировки в устройство . Сигнал 20 вл етс выходным сигналом второго блока 5 пам ти. Сигнал 21 вл етс стробирующимсигна
14327
с группы элементов И 2 или сигнала блокировки с элемента И 11. Выдача информации происходит только при наличии сигнала нажатой клавиши в первом и втором циклах опроса и отсутствии этого сигнала на два цикла раньше . Выдача сигналов блокировки происходит при одновременном нажатии . двух и более клавиш в одном цик ле опроса без вьщачи информации 2 ил.
5
5
0
5
лом дл триггера 10 и дл первого и второго элементов И 6 и 7. Сигнал 22, снимаемый с выхода триггера 10, вл етс разрешающим дл выдачисигналов в устройство. Сигнал 23 вл етс сигналом блокировки, а сигнал 24 - сигналом выдачи инфо|рмации во внешнее устройство (не показано). Сигнал 25 - тактовый сигнал, стробирую- щий сигналы выдачи информации. Сигнал
26 вл етс сигналом обращени дл второго блока 5 пам ти, а сигнал
27- сигналом счета дл счетчика 1 и сигналом обращени дл первого блока 4 пам ти. Сигналы 25 - 27 вл ютс входными сигналами, поступающими с внешнего устройства.
Устройство работает следующим образом .
В исходном состо нии происходит посто нное сканирование клавиш клавиатуры 3 импульсами, вырабатываемыми дешифратором 2 за счет изменени состо ни счетчика 1, выходной сигнал 13 (адрес сканируемой клавиши; кото-, рого поступает на вход дешифратора 2. Если ни одна из клавиш не нажата, сигнал 15 на выходе клавиатуры 3 имеет уровень логического О, по всем адресам в первом блоке 4 и втором блоке 5 пам ти записываетс О, триггер 10 находитс также в нулевом состо нии. Сигналы на выходах 17 - 19 имеют низкий уровень и сигнал 20 не формируетс .
При нажатии клавиши на выходе клавиатуры 3 по вл етс сигнал 15 высокого уровн , соответствующий i-му адресу счетчика i. Поскольку
длительность нажати клавиши эначи- тельно больше времени сканировани клавиатуры 3, .данный сигнал 15 по вл етс по i-му адресу в п-циклах сканировани (врем длительности од- ного цикла сканировани определ етс от момента по влени первого сигнала 15 до момента по влени следующего сигнала 15 по i-му адресу).
В первом цикле сканировани сигнала 15 высокого уровн поступает на вход элемента ИЛИ 8, на выходе которого формируетс высокий уровень сигнала 19.При наличии высокого уровн сигнала 19 и низкого уровн сигнала 20 с выхода второго блока 5 пам ти на входах третьего элемента И 9 и при поступлении стробирующего сигнала 25 на вход элемента И 9, на
выходе последнего формируетс сигнал 20 водитс в значение О и на вход 21, по заднему фронту которого уста- данных триггера 10 подаетс сигнал нивливаетс триггер 10. При этом триггер 10 устанавливаетс в единич16 высокого уровн , считываемый с первого блока 4 пам ти (запись был произведена в первом цикле сканиро
ное состо ние в соответствии с уров16 высокого уровн , считываемый с первого блока 4 пам ти (запись была произведена в первом цикле сканирова-
нем сигнала 16, поступающего на вход ни ). Высокий уровень сигнала 18 пос- данных триггера 10, в первом цикле тупает на вход данных блока 5 пам ти
и записываетс по сигналу 26 Запись
сканировани сигнал 16 имеет низкий уровень, так как в данный момент времени , в момент прихода стробирующего сигнала 25, первый блок 4 пам ти ра- 0 нал 24 не вьщаетс , так как триггер ботает в режиме Чтение и с него 10 установлен в нулевое состо ние и считываетс информаци , записанна в исходном состо нии. Так как установка триггера 10 происходит по заднему фронту сигнала 21, сигналы 17 и 18 на35 второго блока 5 пам ти считываетс входы элементов И 11 и 12 поступают сигнал 20 высокого- уровн , которьи
в блок 5 пам ти.
В третьем цикле сканировани сигсигнал 21 в данном и последующих циклах сканировани по i-му адресу не формируетс , потому что с выхода
в разное врем и формировани сигналов 23 и 24 с выходов элементов И 11 и I2 не происходит (даже при наличии разрешающих сигналов 17 или 18 на входах данных элементов).
Кроме того, в первом цикле сканировани записываетс О во второй блок 5 пам ти, так как на вход данных бло ка 5 пам ти поступает сигнал 18 низкого уровн с выхода элемента И 7 (на первый вход элемента И 7 поступает сигнал 16 низкого уровн ). Сигнал 26, определ ющий режим Запись дл второго блока 5 пам ти, выдаетс в момент присутстви сигнала 27 соответствующего уровн , опреде
л ющего режим Чтение дл первого блока 4 пам ти.
При переключении уровн сигнала 27 в режиме Запись происходит запись 1 в блок 4 пам ти по.i-му адресу , так как на входе данных блока
1А3274
4 пам ти присутствует сигнал 15 высокого уровн .
Во втором цикле сканировани с первого блока 4 пам ти считываетс сигнал 16 высокого уровн по i-му адресу, поступающий одновременно с сигналом 15 на вход элемента И 7. При наличии на входах элемента И 7 сигналов 15 и 16 высокого уровн на выходе элемента И 7 образуетс сигнал 18 высокого уровн , который поступает на входы элементов И группы 12. Так как триггер 10 в первом цикле сканировани установлен в еди- -5 ничное состо ние (сигнал 22 имеет высокий уровень), на выходах элементов И группы 12 формируютс информационные сигналы 24. Затем задним фронтом сигнала 21 триггер 10 пере10
водитс в значение О и на вход данных триггера 10 подаетс сигнал
16 высокого уровн , считываемый с первого блока 4 пам ти (запись была произведена в первом цикле сканирова-
ни ). Высокий уровень сигнала 18 пос- тупает на вход данных блока 5 пам ти
нал 24 не вьщаетс , так как триггер 10 установлен в нулевое состо ние и второго блока 5 пам ти считываетс сигнал 20 высокого- уровн , которьи
в блок 5 пам ти.
В третьем цикле сканировани сигнал 24 не вьщаетс , так как триггер 10 установлен в нулевое состо ние и второго блока 5 пам ти считываетс сигнал 20 высокого- уровн , которьи
сигнал 21 в данном и последующих циклах сканировани по i-му адресу не формируетс , потому что с выхода
запрещает формирование сигнала 21,
При нажатии двух и более клавиш одновременно в одном цикле сканировани дл первой клавиши процесс работы повтор етс так же, как и дл одной клавиши (триггер 10 установлен в единичное состо ние). При по влеНИИ сигнала 15 по i + k адресу сигнал 16 по данному адресу имеет низкий уровень. Такое сочетание сигналов на входах элемента И 6 формирует на выходе данного элемента сигнал 17
высокого уровн , поступающий на вход элемента И 11. При по влении сигнала 21, формируемого считыванием сигнала 20 низкого уровн со второго блока 5 пам ти по адресу i + k, с выхода элеента И 11 формируетс сигнал 24 блокировки .
При воздействии помехи на клавиатуру 3, с выхода последней снимаетс сигнал 15, имеющий потенциал, соизме5 3
римый с потенциалом нажатой клавиши, длительность сигнала помехи находитс в пределах времени опроса i-й клавиши и в соответствии с работой устройства , происходит установка на выходе триггера 10 высокого потенциала 22 и запись высокого потенциала 15 в блок 4 пам ти по i-му адресу. Во втором цикле сканировани сигнал помехи, отсутствует, сигнал 15 имеет низкий потенциал, а сигнал 16 с выхода блока 4 пам ти имеет высокий потенциал . При таком сочетании уровней сигналов 15 и 16 не происходит формировани сигналов 17 и 18, а формируетс только сигнал 19, разрешающий вьздачу сигнала 2, и происходит установка триггера 10 в исходное состо ние (сигнал 22 переходит в низкий уровень).
При воздействии сигнала помехи, имеющего длительность, большую времени сканировани одной клавиши (например , врем воздействи сигнала помехи имеет длительность сканировани двух,трех и т.д. клавиш), данный сигнал воспринимаетс устройством, как сигнал одновременного нажати двух и более клавиш, что в соответствии с работой устройства воспринимаетс как ошибочна ситуаци и выдаетс сигнал 23 ошибки без выдачи кодов,
Технико-экономические преимущества предлагаемого устройства заключаютс в том, что оно позвол ет повысить достоверность вводимой во внешнее устройство информации за счет вьщачи ее в каждом цикле сканировани только от одной клавиши, при этом информаци выдаетс только при подтверждении сигнала нажати определенной клавиши в первом и втором циклах сканировани . Выдача информации во внешнее устройство может производитьс от нажимаемой клавиши , без отпускани ранее нажатых,поскольку данные клавиши выдают сигналы о нажатии в различных циклах сканировани .
Так как в устройствах длительность цикла сканировани обычно не превышает 1 мс, при правильном вводе информации не возникает ситуации нажати двух и более клавиш в одном цикле сканировани (т.е. соблюдаетс последовательность набора). При одновременном нажатии двух клавишj т.е. регистрации нажати клавиш в одном цик76
ле сканировани , (что соответствует ошибочным действи м операторов), происходит блокировка клавиатуры, при этом выдачи кода ни первой, ни последующей одновременно нажатых клавиш во внешнее устройство не происходит. Тем самым сокращаетс врем на исправление ошибки (при вводе ошибочного кода), что в свою очередь повышает скорость ввода.
Claims (1)
- Формула изобретениУстройство дл ввода информации,содержащее счетчик, дешифратор,клавиатуру, три элемента И, триггер, элемент ИЛИ, группу элементов И, выходы счетчика соединены с первыми входами элементов И группы и входамидешифратора, выходы которого соединены с входами клавиатуры, выход которой соединен с первыми входами первого и второго элементов И, счетньм вход счетчика вл етс первым тактовым входом устройства, первый вход третьего элемента И вл етс вторым тактовым входом устройства, отличающеес тем, что, с целью повышени достоверности ввода информации в устройство введены два блока пам ти, четвертый элемент И, выходы счетчика соединены с адресными входами блоков пам ти,выход клавиатуры соединен с первым входом элемента ИЛИ и информационным входом первого блока пам ти, выход элемента ИЛИ соединен с вторым входом третьего элемента И, выход которого соединен с синхронизирующим входом триггера,вторыми входами первого и второго элементов И, выход первого блока пам ти соединен с третьими входами первого и второго элементов И, вторым входом элемента ИЛИ и информационным входомтриггера, выход которого соединен с вторыми входами элементов И группы и первым входом четвертого элемента И, выход первого элемента И соединен с вторым входом четвертого элементаИ, выход которого вл етс выходом блокировки устройства, выход второго .элемента И соединен с информационным входом второго блока пам ти и третьими входами элементов И группы,выходы которых вл ютс информационными выходами устройства, выход второго блока пам ти соединен с третьим входом третьего элемента И, вход обращени второго блока пам ти вл етс713143278третьим тактовым входом устройства, соединен с первым тактовым входом вход обращени первого блока пам ти устройства.Редактор Ю.СередаСоставитель И.Карнова Техред М.Ходанич2214/49Тираж 673ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д.4/5Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4Корректор И.111улла
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853906028A SU1314327A1 (ru) | 1985-06-05 | 1985-06-05 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853906028A SU1314327A1 (ru) | 1985-06-05 | 1985-06-05 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1314327A1 true SU1314327A1 (ru) | 1987-05-30 |
Family
ID=21181000
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853906028A SU1314327A1 (ru) | 1985-06-05 | 1985-06-05 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1314327A1 (ru) |
-
1985
- 1985-06-05 SU SU853906028A patent/SU1314327A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 983694, кл. G 06 F 3/02, 1981. Авторское свидетельство СССР № 842770, кл. G 06 F 3/02, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1314327A1 (ru) | Устройство дл ввода информации | |
US4278021A (en) | Magnetic interference prevention system | |
US3764993A (en) | Word backspace circuit for buffered key entry device | |
SU1241222A1 (ru) | Устройство дл ввода информации | |
SU1291954A1 (ru) | Устройство дл ввода информации | |
SU1182506A1 (ru) | Устройство дл ввода информации | |
SU1305771A1 (ru) | Устройство управлени буферной пам тью | |
SU1605222A1 (ru) | Устройство дл ввода информации | |
SU1322297A1 (ru) | Устройство дл вывода информации | |
SU1264174A1 (ru) | Устройство дл обслуживани запросов | |
RU1786483C (ru) | Устройство дл ввода информации | |
SU1383372A1 (ru) | Устройство дл отладки программ | |
SU703802A1 (ru) | Устройство дл ввода информации | |
SU1335969A1 (ru) | Устройство дл сопр жени ЭВМ с дискретными датчиками | |
SU1425641A1 (ru) | Устройство дл ввода информации | |
SU1290327A1 (ru) | Устройство формировани сигнала прерывани | |
SU1332307A1 (ru) | Устройство дл ввода информации | |
SU858025A1 (ru) | Устройство дл считывани информации с перфоленты | |
SU1355984A1 (ru) | Устройство дл регистрации информации | |
JP2717577B2 (ja) | セクタマーク検出装置 | |
SU1112365A1 (ru) | Устройство формировани сигнала прерывани | |
SU1267402A1 (ru) | Устройство дл выбора заданного числа повторений двоичных чисел | |
SU1334140A1 (ru) | Устройство дл ввода информации | |
SU1619284A1 (ru) | Устройство дл сопр жени ЦВМ с внешним устройством | |
SU1348840A1 (ru) | Устройство дл отладки программ |