SU1309025A1 - Многоканальное устройство приоритета - Google Patents

Многоканальное устройство приоритета Download PDF

Info

Publication number
SU1309025A1
SU1309025A1 SU853892126A SU3892126A SU1309025A1 SU 1309025 A1 SU1309025 A1 SU 1309025A1 SU 853892126 A SU853892126 A SU 853892126A SU 3892126 A SU3892126 A SU 3892126A SU 1309025 A1 SU1309025 A1 SU 1309025A1
Authority
SU
USSR - Soviet Union
Prior art keywords
channel
input
output
trigger
bus
Prior art date
Application number
SU853892126A
Other languages
English (en)
Inventor
Владимир Владимирович Скрипник
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU853892126A priority Critical patent/SU1309025A1/ru
Application granted granted Critical
Publication of SU1309025A1 publication Critical patent/SU1309025A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Изобретение относитс  к области вычислительной техники, в частности к системам прерьгоани  и управлени  передачей информации. Цель изобретени  - повышение быстродействи i Устройство содержит каналы 1, каждый из которых содержит элементы НЕ 2, 1416 , элементы И-НЕ 3, 5, 10, триггеры 4, 7, элемент И 6. В устройстве при по влении на входе 9 сигнала требовани  любого из каналов сигнал запроса по вл етс  на шине 12 и одноименном выходе устройства. Этот сигнал запроса в каждом канале осуществл ет опрос входа 9 канала и устанавливает первый D-триггер 4 при наличии требовани  магистрали. Вследствие этого каждый канал подготовлен к тому, чтобы с по- йвлением сигнала на входе 13 передать его следующему каналу без дополнительной задержки или, запретив передачу следующим KaHanoff, использовать дл  формировани  сигналов на выходах 8 и 11, в зависимости от состо ни  первого D-триггера 4. 1 ил. с Ф (Л

Description

1
Изобретение относитс  к вычислительной технике, в частности система прерьгаани  и управлени  передачей информации , и может быть использовано в устройствах ввода-вывода вычислительных комплексов.
Цель изобретени  - повьшение быстродействи  устройства.
На чертеже приведена функциональна  схема -предлагаемого устройства.
Устройство содержит каналы 1, каждый канал содержит элемент НЕ 2, элемент И-НЕ 3, триггер А, элемент И-НЕ 5, элемент И 6, триггер 7, сигнальны выход 8 устройства, запросный вход 9 устройства, элемент И-НЕ 10. Кроме того, показаны шина 11 подтверждени  запроса общей магистрали, шина 12 запроса общей магистрали, разрешающий вход 13 устройства, элемента НЕ 14-16.
Устройство работает следующим образом .
При отсутствии сигнала на входах 9 (низкий уровень потенциала) триггеры 4 и 7 каналов удерживаютс  в состо нии сброса. Это состо ние триггеров обеспечивает отсутствие сигналов на вькодах 8 (низкий уровень потенци- ала) и отсутствие магистральных сигналов на шинах 11 и 12 (высокий уровень потенциала). При этом отсутствует сигнал на входе 13 (высокий уровень потенциала).
При возникновении сигнала запроса на входе 9 любого из каналов 1 (высокий уровень потенциала) триггеры 4 и 7 этого канала перестают удерживатьс  в состо нии сброса по соответствующим входам. Вместе с тем на шине 12 по вл етс  сигнал запроса маг истрали низкого уровн  потенциала. По вление сигнала низкого уровн  на шине 12 вызывает по вление в каждом канале 1 сигнала высокого уровн  на выходе элемента НЕ 14. Этот сигнал в каждом канале поступает на тактовый вход триг- 4 и при наличии сигнала на входе 9 устанавливает триггер 4 этого канала . В результате этого сигнал низкого уровн  потенциала с инверсного выхода триггера 4 блокирует первый вход элемента И-НЕ 3 этого канала и фшссирует на его выходе высокий уровень потенциала . Сигнал высокого уровн  потенциала с пр мого выхода первого триггера 4 этого канала поступает на- второй вход элемента И 6, разреша 
0
5
0
5 ЗО -зс
J3
о 45
50
55
прохождение сигнала с первого нхода элемента И 6 на его выход, св занный с тактовым входом триггера 7. При отсутствии на входе 9 сигнала высокого уровн  первый и второй триггеры 4 и 7 канала сохран ют состо ние сброса.
Таким образом, каждь(й канал 1 подготовлен к тому, чтобы с по влением сигнала на входе элемента НЕ 2 канала передать его через элемент И-НЕ 3 следующему каналу без внесени  дополнительной задержки, или, запретив передачу следующим каналам, использовать дл  формировани  сигнала на выходе 8 канала.
В ответ на по вление сигнала на шине 12 (низкий уровень потенциала) на входе 13 устройства по вл етс  сигнал низкого уровн , поступающий на вход элемента НЕ .2 первого канала, имеющего наивысший приоритет. Если триггер 4 первого канала установлен, то сигнал РЗМ высокого уровн  с выхода .элемента НЕ 2 через элемент И 6 поступает на тактовый вход триггера 7 и устанавливает его. В результате этого по вл етс  сигнал высокого уровн  на выходе 8 первого канала и сигнал низкого уровн  на шине 11. По вившийс  на шине.11 сигнал низкого уровн  через элементы Не 15 и 16 каждого канала поступает на вторые входы элементов 10 в каждом канале, формиру  на выходе передатчика этого элемента, а следовательно, и на шине 12 высокий уровень потенциала. Сигнал низкого уровн  на шине 11 ПЗ и сигналы высокого уровн  на выходе 8 канала и на шине 11 ПЗ сохран ютс  до тех пор, пока первый канал не освободит магистраль. В ответ на по вление сигнала низкого уровн  на. шине 11 сигнал низкого уровн  на входе 13 будет сн т

Claims (1)

  1. Если триггер 4 первого канала находитс  в состо нии сброса к моменту прихода сигнала на вход 13, то этот сигнал будет последовательно передан по каналам и предоставит магистраль канаипу с наивысшим приоритетом из запросивших магистраль. Формула изобретени 
    Многоканальное устройство приоритета , содержащее каналы, а в каждом канале четыре элемента НЕ, два триггера , три элемента И-НЕ, и элемент И, причем вход разрешени  устройства через первый элемент НЕ соединен с первым входом первого элемента И-НЕ пер 31309025
    вого канала, выход первого элеменга -НЕ каждого канала соединен с первым входом первого элемента НЕ следующего канала, первый вход второго элемента И-НЕ каждого канала соединен с пр мым 5 выходом первого триггера своего канала , второй вход второго элемента И-НЕ каждого канала соединен с пр мым выходом второго триггера своего канала и с соответствующим сигнальным выхо- fO дом устройства, каждый запросный вход устройства соединен с первым входом третьего элемента И-НЕ одноименного канала и с информационным входом первого триггера одноименного канала, 15 ыходы второго и третьего элементов -НЕ каждого канала соединены с шиной запроса и с шиной подтверждени  запоса общей магистрали устройства со- ответственного тличающеес 20 ем, что, с целью повышени .быстроде ни на ка ме пр вх тр вы че со ст ка ме со НЕ во рым его три эле
    Редактор Н,Тупица
    Составитель М.Кудр шев
    Техред В.Кадар , Корректор А.Т ско
    Заказ 1799/41Тираж 673 Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб,, д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    действи  устройства, шина подтверждени  запроса общей магистрали соединена через второй и третий элементы НЕ каналов с вторым входом третьего элемента И-НЕ каждого канала, каждый запросный вход устройства соединен с входами сброса первого и второго триггеров одноименного канала, тактовые входы первых триггеров каналов через четвертые элементы НЕ каналов соединены с шиной запроса общей магистрали , пр мой выход первого триггера канала соединен с первым входом элемента И канала, второй вход которого соединен с выходом первого элемента НЕ своего канала, инверсный выход первого триггера канала соединен с вторым выходом первого элемента И-НЕ своего канала, тактовый вход второго триггера канала соединен с выходом элемента И своего канала.
SU853892126A 1985-04-29 1985-04-29 Многоканальное устройство приоритета SU1309025A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853892126A SU1309025A1 (ru) 1985-04-29 1985-04-29 Многоканальное устройство приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853892126A SU1309025A1 (ru) 1985-04-29 1985-04-29 Многоканальное устройство приоритета

Publications (1)

Publication Number Publication Date
SU1309025A1 true SU1309025A1 (ru) 1987-05-07

Family

ID=21175981

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853892126A SU1309025A1 (ru) 1985-04-29 1985-04-29 Многоканальное устройство приоритета

Country Status (1)

Country Link
SU (1) SU1309025A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 830388, кл. G 06 F 9/46, 1979. Микропроцессорные средства и системы, 1984, № 3, с. 85, рис. 7. *

Similar Documents

Publication Publication Date Title
US4745548A (en) Decentralized bus arbitration using distributed arbiters having circuitry for latching lockout signals gated from higher priority arbiters
SE8406439D0 (sv) Kommunikationsnet med seriearkitektur av master-slavtyp och med kommunikation master-till-slav och slav-till master
SU1309025A1 (ru) Многоканальное устройство приоритета
US4040014A (en) Modem sharing device
SU1274634A3 (ru) Устройство дл приоритетного подключени источника информации к общей магистрали
JP2521522B2 (ja) 信号伝送回路
SU691839A1 (ru) Устройство дл сопр жени с линией св зи
SU809143A1 (ru) Устройство дл сопр жени с общей маги-СТРАлью ВычиСлиТЕльНОй СиСТЕМы
SU1123033A1 (ru) Многоканальное устройство приоритета
SU739511A1 (ru) Устройство дл сопр жени
SU425177A1 (ru)
JPH0247906B2 (ru)
SU1282123A1 (ru) Многоканальное приоритетное устройство
SU1444753A1 (ru) Устройство дл вычислени разности двух чисел
SU1182518A1 (ru) Многоканальное устройство приоритета
SU1038945A1 (ru) Многоканальное приоритетное устройство
SU1524059A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1322302A1 (ru) Многоканальное устройство дл сопр жени вычислительных машин
SU1128257A1 (ru) Многоканальное устройство дл приоритетного подключени источников информации к общей магистрали
SU1622883A1 (ru) Многоканальное устройство приоритета
SU481895A1 (ru) Устройство дл сопр жени
SU1372355A1 (ru) Буферный повторитель
KR930003122Y1 (ko) 장치간 데이타 버퍼장치
SU1358086A1 (ru) Устройство двунаправленной передачи цифровых сигналов с гальваническим разделением
SU1361552A1 (ru) Многоканальное устройство приоритета