SU1290548A1 - Устройство дл передачи цифровой информации - Google Patents
Устройство дл передачи цифровой информации Download PDFInfo
- Publication number
- SU1290548A1 SU1290548A1 SU843829840A SU3829840A SU1290548A1 SU 1290548 A1 SU1290548 A1 SU 1290548A1 SU 843829840 A SU843829840 A SU 843829840A SU 3829840 A SU3829840 A SU 3829840A SU 1290548 A1 SU1290548 A1 SU 1290548A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- output
- outputs
- switch
- source
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Изобретение м.б. использовано в системах телеизмерений, телесигнализации , вычислительных системах с кабельными лини ми св зи. Цель изобретени - повышение достоверности передачи путем адаптации к различным лини м св зи. Устр-во содержит источник 1 сигнала, источник 2 синхросигнала , измеритель 3 длительности импульса и паузы, линию 4 задержки , формирователь (Ф) 5 биимпульсно- го сигнала, амплитудно-временной корректор 6, состо щий из регистров 6 и 6 сдвига, регулируемых токовых ключей 63 и суммирутсщих резисторов 6ц, согласующий блок 7. Показана лини 11 св зи. Вновь введены Ф 8 строба , коммутатор 9, делитель 10 частоты . Ф 8 формирует импульсы записи в соответствующий регистр 6, и 6 Управление ключей 6i производитс сигналами , поступакщи ми с.делител 10 через коммутатор 9, установленный в определенное состо ние 1 ил. i (Л tsD СЛ й 00
Description
11
Изобретение относитс к технике передачи дискретной информации по каналам св зи и может использоватьс в системах телеизмерений, телесигнализации , вычислительных системах с кабельнь:ми лини ми св зи.
Цель изобретени - повышение достоверности передачи путём адаптации к различным лини м св зи.
На чертеже представлена структурна электрическа схема предлагаемого устройства.
Устройство дл передачи цифровой информации содержит источник 1 сигнала , источник 2 синхросигнала, измеритель.3 длительности импульса и паузы, линию 4 задержки, формирователь 5 биимпульсного сигнала, амплитудно-временной корректор 6, состо щий иа первого и второго регистров сдвига 6,, 6j, регулируемых токовых ключей 6 и суммирукицих резисторов 6, согласующий блок 7, формирователь 8 строба, коммутатор 9, делитель частоты 10, показана лини 11 св зи.
Устройство работает следующим образом.
Цифровой сигнал источника 1 и синхросигнал источника 2 поступают на входы линии задержки 4. По мере прохождени информационного сигнала линии 4 задержки измеритель 3 измер ет длительности импульсов и дли тельности пауз кодовых посылок. Сиг нал последовательного выхода линии 4 задержки поступает на информационный вход формировател 8 строба, который формирует импульсы записи в соответствующий регистр сдвига 6,, 6,j амплитудно-временного коррек тора 6, записываетс информаци о длительност х импульса и паузы , поступающа с параллельных выходов измерител 3 длительности импульса и паузы. Информаци с выходов первого и второго регистров сдвига 6 и 6 параллельно подаетс на информационные входы двух секций регулируемых токовых ключей, управление которыми производитс сигнала ми, поступающими от делител .частоты 10 через коммутатор 9, установленный в определенное состо ние. В зависимости от типа конкретного канала св зи коммутатор 9 коммутирует поделенную частоту источника 2 синхросигнала на сдвиговый вход регист
905482
ров сдвига 6., и 6,, в .блоке амппитуд- но-временного. корректора 6, и подает напр жение источника питани ( на одноименные управл ющие
5 входы регулируемых токовых ключей 6.J обоих секций в амплитудно-временном корректоре 6, что обеспечивает вполне определенное значение тока на выходах каждого из регулируемых О токовых ключей 6 , Выходные токи
регулируемых токовых ключей 6 суммируютс и создают вполне определенное значение напр жени на суммирующих резисторах 6-, поступаю щее на пр мой и инверсный входы формировател 5 биимпульсного сигнала, Су выхода которого снимаетс биим- пульсный сигнал с вполне определен- . ными энергетическими параметрами и
вполне определенной формой вершины в соответствии с законом затухани данного канала св зи.
Таким образом, информаци , по- 25 ступающа от измерител 3 длительности импульса и паузы, переходит через строго определенную комбинацию токовых ключей, что приводит к установлению на суммирующих резис- торах 6 строго определенной началь- ной амплитуды передаваемых импульсов . По мере прохождени информа- ции по первым и вторым регистрам
сдвига 6, и Ь производитс уменьше- ни.е амплитуды передаваемого импульса , в соответствии с тем, какое значение поделенной частоты источника 2 синхросигнала подаетс на сдвиговые входы первого и второго регистров „ сдвига 6, и 6j с выхода делител частоты 10, и в зависимости от разр дности первого и второго регистров сдвига 6, и 6, в амплитудно-временном корректоре 6,
., Сигнал с выхода формировател 5 биимпульсного сигнала через согласующий блок 7 поступает в линию св зи 11 .
35
50
55
Claims (1)
- Формула изобретениУстройство дл передачи цифровой информации, содержащее формирователь биимпульсного сигнала, согласующий блок, выход которого подключен к линии св зи, источник сигнала и источник синхросигнала, выходы которых соединены с входами линии задержки, одни выходы которой подключены квходам измерител длительности импульса и паузы, выходы которого соединены с сигнальными входами амппи- тудно-временного корректора, отличающеес тем, что, с целью повышени достоверности передачи путем адаптации к различным лини м св зи, введены формирователь строба, коммутатор и делитель частоты , выходы которого подключены к входам коммутатора, выходь которого соединены с управл ющими входамиамплитудио-времениого корректора стробирующие входы и выходы которого соединены соответственно с выходами формировател строба и с входами формировател биимпульсного сигнала, выход которого подключен к входу согласующего блока, при этом выход источника синхросигнала и другой выход линии задержки соединены с входами формировател строба, а к входу делител частоты подключен выход источника синхросигнала.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843829840A SU1290548A1 (ru) | 1984-12-21 | 1984-12-21 | Устройство дл передачи цифровой информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843829840A SU1290548A1 (ru) | 1984-12-21 | 1984-12-21 | Устройство дл передачи цифровой информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1290548A1 true SU1290548A1 (ru) | 1987-02-15 |
Family
ID=21153303
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843829840A SU1290548A1 (ru) | 1984-12-21 | 1984-12-21 | Устройство дл передачи цифровой информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1290548A1 (ru) |
-
1984
- 1984-12-21 SU SU843829840A patent/SU1290548A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1061268, кл. Н 04 В 5/02, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2363234A1 (fr) | Modulateur modulaire notamment pour emetteur radar, et radar comportant un tel modulateur | |
GB903478A (en) | Improvements in or relating to signal transmission systems | |
SU1290548A1 (ru) | Устройство дл передачи цифровой информации | |
US3048784A (en) | Binary input-a. c. wave output selector using bipolar generator, integrator, and low pass filter | |
JPS5762650A (en) | Dial device for telephone | |
GB1129445A (en) | Improvements in or relating to clock frequency converters | |
GB1014358A (en) | Pulse converting system | |
SU1256177A1 (ru) | Распределитель частотно-импульсных сигналов | |
US3281610A (en) | Logarithmic pulse amplitude to time modulation converter | |
GB1272992A (en) | Improvements in or relating to tone generators | |
SU1420672A2 (ru) | Устройство дл передачи сигналов с дельта-модул цией | |
SU531269A1 (ru) | Устройство формировани пачек импульсов | |
SU1100749A1 (ru) | Устройство передачи двоичных сигналов | |
SU1474850A1 (ru) | Дельта-модул тор | |
SU559437A1 (ru) | Многоканальный приемник стартстопных телеграфных сигналов | |
SU655091A1 (ru) | Устройство конференц-св зи | |
SU902297A1 (ru) | Устройство дл передачи частотно-манипулированных сигналов | |
SU1575321A1 (ru) | Устройство преобразовани линейного сигнала | |
SU1095430A1 (ru) | Преобразователь двоичного сигнала в квазитроичный | |
SU1251305A1 (ru) | Регенератор цифрового сигнала | |
SU1538266A1 (ru) | Устройство дл формировани линейного сигнала | |
SU1277162A1 (ru) | Устройство дл передачи цифровых сигналов с режимом сжати | |
SU864518A2 (ru) | Устройство дл формировани последовательностей импульсов переменной длительности | |
SU1061268A1 (ru) | Устройство дл передачи и приема цифровых данных | |
SU1012196A1 (ru) | Цифрова след ща система |