SU1282135A1 - Устройство дл сдвига информации с контролем - Google Patents

Устройство дл сдвига информации с контролем Download PDF

Info

Publication number
SU1282135A1
SU1282135A1 SU853884664A SU3884664A SU1282135A1 SU 1282135 A1 SU1282135 A1 SU 1282135A1 SU 853884664 A SU853884664 A SU 853884664A SU 3884664 A SU3884664 A SU 3884664A SU 1282135 A1 SU1282135 A1 SU 1282135A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
bits
output
inputs
information
Prior art date
Application number
SU853884664A
Other languages
English (en)
Inventor
Александр Валентинович Дрозд
Евгений Леонидович Полин
Виктор Леонтьевич Панченко
Анатолий Валентинович Дрозд
Валентина Анатольевна Минченко
Original Assignee
Специальное Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро "Дискрет" Одесского Политехнического Института filed Critical Специальное Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority to SU853884664A priority Critical patent/SU1282135A1/ru
Application granted granted Critical
Publication of SU1282135A1 publication Critical patent/SU1282135A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

00
00
сд
. 12
Изобретение относитс  к вычисли- тельной технике и может быть использовано -дл  денормалиэации операндов при сложении чисел с плавающей зап той .
Цель изобретени  - расширение фун- К11;иональных возможностей за счет контрол  правильности сдвига отрицательных чисел.
На чертеже пред ставлена схема уст- ройства дл  сдвига информации с контролем (при разр дности информации, равной шестнадцати).
Устройство дл  сдвига информации с контролем содержит блоки 1 делени  на константу по модулю группы, информационные вход 2 и выход 3 устройства , входы 4 и 5 соответственно контрольного кода и кода сдвига устройства , выходы 6 и 7 соответственно контрольного кода и ошибки устройства , сдвигатель 8, мультиплексоры 9- 12, элемент И 13, элемент ИЛИ 14, блоки 15 и 16 делени  на константу по модулю, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 17 и 18.
Блоки 1, 15 и 16 выполн ют деление на константу, равную трем, по мр дулю три и формируют на выходе двухразр дный остаток.Q
Устройство дл  сдвига информации с контролем работает следующим образом .
Число, подлежащее сдвигу, с входа устройства поступает на инфор- мационный вход сдвигател  8, на вход кода сдвига которого поступает с входа 5 устройства значение кода сдвига В сдвигателе 8 происходит сдвиг числа в сторону младших разр дов с распро- странением знака, фиксированного в старшем разр де числа, представленного в обратном коде. С выхода сдвигател  8 результат -поступает на выход 3 устройства.
Исходное число поступает также на входы разр дов первого, второго и третьего блоков 1 делени  на константу по модулю, которые вырабаты- вают вычеты по модулю три соответственно первых шести, первых дес ти и первых четырнадцати разр дов числа. Полученные двухразр дные вычеты поступают на информационные входы (на- чина  с первых входов) мультиплексоров 11 и 12, причем нечетные разр ды вычетов поступают на мультиплексор 11, а четные - на мультиплексор
52
12. На нулевые информационные входы мультиплексоров 11 и 12 подаютс  с выхода 2 устройства соответственно первый И-второй разр ды числа. На управл ющие входы этих мультиплексоров с входа 5 устройства -поступают два старших разр да кода сдвига. При этом на выходах мультиплексоров 11 и 12 образуютс  вычеты по модулю три .первых двух либо шести, либо дес ти, либо четырнадцати разр дов исходного числа.
На информационные входы мультиплексора 9 и мультиплексора 10 поступают разр ды числа с входа 2 устройства . На управл ющие входы этих мультиплексоров поступают три старших разр да кода сдвига с входа 5 устройства. Младший разр д кода сдвига с входа 5 устройства поступает также на вход запрета мультиплексора 9, пропуска  на его выход и далее на выход элемента ИЛИ 14 значени  разр дов сдвигающего числа лишь при четных значени х кода сдвига. При нечетных значени х кода сдвига выход элемента И 13 будет принимать значение знакового разр да, поступающего на его вход со старшего разр да информационного входа 2 устройства через элемент И 13, стробируе- мый значением младшего разр да кода сдвига, С выходов элемента ИЛИ 14 и мультиплексоров 10, 12 и 11 и входа ,4 контрольного кода устройства информаци  поступает соответственно на входы разр дов блока 15 делени  на константу по модулю. На его выходе вырабатываетс  двухразр дньш код вычета по модулю три, поступающий на входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 17 и 18, на вторые входы которых поступает младший разр д кода сдвига с входа 5 устройства. При нечетном значении кода количества сдвигов происходит инвертирование контрольного кода числа, который с выходов элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 17 и 18 поступает на выход 6 устройства, а также перекрестно (нечетный - на четный и четный - на нечетный) на входы разр дов блока 16 делени  на константу по модулю, на входы разр дов которых поступает также сдвинутое число с выхода сдвигател  8. Ненулевое значение кода на выходе блока 16 делени  на константу по модулю свидетельствует об ошибке при выполнении
сдвига и поступает на выход 7 устройства .

Claims (1)

  1. Формула изобретени 
    Устройство дл  сдвига информации с контролем, содержащее сдвигатель, два элемента ИСКЛЮЧАЩЕЕ ИЛИ, элемент И, два блока делени  на константу по модулю, группу блоков делени  на константу по модулю и четыре мультиплексора, причем информационный вход устройства соединен с информационным входом сдвигател , вход кода сдвига и выход которого соединены соответственно с входом кода сдвига и информационным выходом устройства , разр ды, кроме младшего, входа кода сдвига устройства соединены соответственно с управл юпщми входами первого мультиплексора, старший разр д входа кода сдвига устройства соединен со старшим управл ющим входом второго мультиплексора, разр ды , кроме двух младших, входа кода сдвига устройства соединены соответственно с управл ющими входами третьего и четвертого мультиплексоров , разр ды входа контрольного кода устройства, выходы третьего, четвертого и второго мультиплексоров соединены соответственно с разр дами, кроме младшего, входа первого блока делени  на константу по модулю, разр ды выхода которого соединены с пер вым  входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которых  вл ютс  выходом контрольного кода- устройства и соединены соответственно с вторым и первым разр дами входа Второго блока делени  на константу по модулю, разр ды выхода сдвигател  соединень соответственно с разр дами j наличи  с третьего, входа второго блока делени  на константу по модулю , разр ды выхода которого  вл ют с  выходом ошибки устройства, младший разр д входа кода сдвига устройства соединен с вторьи ш входами первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, нечетные разр ды информационного входа устройства соединены соответственно с информационными входами первого мультиплексора, первый и вто рой разр ды информационного входа
    10
    f5
    20
    25
    устройства соединены соответственно с первыми информационными входами третьего и четвертого мультиплексоров , разр ды с первого по четвертый информационного входа устройства соединены с соответствующими разр дами входа первого блока делени  на константу группы, отличающее- с   тем, что, с целью расширени  функциональных возможностей за счет контрол  правильности сдвига отрицательных чисел, оно содержит элемент ИЛИ, причем старший разр д информационного входа устройства соединен с первым входом элемента И, выход которого и выход первого мультиплексора соединены соответственно с первым и вторым входами элемента ИЛИ, выход которого соединен с младшим разр дом входа первого блока делени  на константу по модулю устройства , младший разр д входа кода сдвига устройства соединен с вторым входом элемента И и входом запрета первого мультиплексора, управл ющие входы , кроме старшего, которого соединены с соответствующими управл ющими входами второго мультиплексора,(2К+1) и (2К+2) информационные входы которого К О - (-т- - 1), где р - разр дность информации, соединены соответственно с (4К+2)-м и (4К+3)-м разр дами информационного входа устрой- 35 ства, разр ды с п того по (р-2)-й которого соединены соответственно с п тым и шестым разр дами входа первого и разр дами с первого по четвертый входа каждого из последующих блоков делени  на константу по модулю группы, первьм и второй разр ды выхода предыдущего блока делени  на константу по модулю группы соединены соответственно с п тым и шестым разр дами входа последующего блока делени  на константу группы, первые разр ды выхода блоков делени  на константу группы соединены соответственно с информационными входами, начина  со второго, третьего мультиплек сора, вторые разр ды выхода блоков делени  на константу группы соединены соответственно с информационными входами начина  со второго, четвертого мультиплексора.
    30
    40
    45
    50
    55
    , -J
    :}
SU853884664A 1985-01-09 1985-01-09 Устройство дл сдвига информации с контролем SU1282135A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853884664A SU1282135A1 (ru) 1985-01-09 1985-01-09 Устройство дл сдвига информации с контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853884664A SU1282135A1 (ru) 1985-01-09 1985-01-09 Устройство дл сдвига информации с контролем

Publications (1)

Publication Number Publication Date
SU1282135A1 true SU1282135A1 (ru) 1987-01-07

Family

ID=21173286

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853884664A SU1282135A1 (ru) 1985-01-09 1985-01-09 Устройство дл сдвига информации с контролем

Country Status (1)

Country Link
SU (1) SU1282135A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1109807, кл. G 11 С 19/00, 1983. Авторское свидетельство СССР № 1173447, кл. С 11 с 19/00, 1984,; *

Similar Documents

Publication Publication Date Title
SU1282135A1 (ru) Устройство дл сдвига информации с контролем
SU792251A1 (ru) Устройство дл параллельного сдвига двоичных чисел
SU1173447A1 (ru) Устройство дл сдвига информации
SU911519A1 (ru) Устройство дл вычислени элементарных функций
SU1179322A1 (ru) Устройство дл умножени двух чисел
SU656218A1 (ru) Счетчик с коррекцией ошибок
SU1043636A1 (ru) Устройство дл округлени числа
SU1465883A1 (ru) Устройство дл делени чисел
SU363119A1 (ru) Регистр сдвига
RU2131617C1 (ru) Оптический цифровой страничный умножитель с фиксированной точкой
SU1061131A1 (ru) Преобразователь двоичного кода в уплотненный код
SU922731A1 (ru) Устройство дл умножени в системе остаточных классов
SU690478A1 (ru) Устройство дл умножени п-разр дных двоичных кодов
SU1674151A1 (ru) Генератор перестановок
SU1091164A1 (ru) Устройство дл последовательного выделени единиц из двоичного кода
SU864277A1 (ru) Устройство дл выделени двоичных кодовых комбинаций произвольного веса
SU809156A1 (ru) Устройство дл последовательногоВыдЕлЕНи ЕдиНиц из п-РАзР дНОгОКОдА
SU1188783A2 (ru) Устройство дл сдвига информации
SU1168934A1 (ru) Устройство дл сложени и вычитани чисел по модулю @
SU544960A1 (ru) Устройство дл извлечени квадратного корн
SU1141401A1 (ru) Устройство дл вычислени разности двух чисел
SU485448A1 (ru) Устройство дл сложени чисел
SU1185328A1 (ru) Устройство дл умножени
SU1499345A1 (ru) Устройство дл выделени единиц из позиционного кода
SU767842A1 (ru) -Разр дное счетно-сдвиговое устройство