SU1277419A1 - Устройство дл передачи дискретных сигналов - Google Patents

Устройство дл передачи дискретных сигналов Download PDF

Info

Publication number
SU1277419A1
SU1277419A1 SU843827393A SU3827393A SU1277419A1 SU 1277419 A1 SU1277419 A1 SU 1277419A1 SU 843827393 A SU843827393 A SU 843827393A SU 3827393 A SU3827393 A SU 3827393A SU 1277419 A1 SU1277419 A1 SU 1277419A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
unit
signal
inputs
outputs
Prior art date
Application number
SU843827393A
Other languages
English (en)
Inventor
Эльвира Александровна Заварина
Владимир Степанович Скляр
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU843827393A priority Critical patent/SU1277419A1/ru
Application granted granted Critical
Publication of SU1277419A1 publication Critical patent/SU1277419A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  к технике передачи дискретной информации. Цель изобретени  - повьшение достоверности передачи сигналов путем расширени  динамического диапазона компенсации неравномерности группового времени распространени  сигнала в канале св зи. Устройство содержит генератор 1 опорной частоты, блок формировани  (БФ) 2 опорных колебаний, блок 3 распределени  информации, БФ 4 сигнала перезаписи, блок задани  (БЗ) 5 момента манипул ции, состо щий из посто нного запоминающего блока 6, счетчика 7, блока 8 совпадени  кодов и БФ 9 импульсов записи, блок 10 кодировани , два блока пам ти (БП) 11 и 12,- фазозадакиций блок 13, блок 14 фазовых манипул торов и выходной согласующий блок 15. После записи входной информации по всем адресам БП 11, вырабатываетс  в БФ .4 сигнал перезаписи. По этому сигналу на адресный выход блока 3 распределени  коммутируютс  канальные адреса , по которым информаци  считьшаетс  из БП 11 и записываетс  в БП 12 по сигналу, вырабатываемому БЗ 5. Цель достигаетс  введением БФ 4 и БП 12. -Устройство по п. 2 ф-лы от (О личаетс  выполнением БЗ 5. Даны примеры выполнени  БФ 2, блока 3 распределени , фазозадающего блока 13 и согласующего блока 15. 1 з.п. ф-лы, 5 ил.

Description

Изобретение относитс  к технике передачи дискретной информации и может использоватьс  в многоканальных системах св зи при построении передающих устройств, содержащих средства предварительной коррекции искажений группового времени запаздывани  Цель изобретени  - повьшение достоверности передачи сигналов путем расширени  динамического диапазона компенсации неравномерности группово го времени распространени  сигнала в канале св зи. На фиг. 1 представлена структурна  электрическа  схема устройства; на фиг. .2 - вариант выполнени  блока формировани  опорных колебаний; на фиг. 3 - вариант вьшолнени  блока .распределени  информации; на фиг.4 - вариант выполнени  выходного согласующего блока; на фиг.5 - вариан выполнени  фазозадающего блока. Устройство дл  передачи дискретных сигналов содержит генератор 1 опорной частоты, блок 2 формировани  опорных колебаний, блок 3 распределени  информации, блок 4 форми ровани  сигнала перезаписи, блок 5 задани  момента манипул ции, состо  щий из посто нного запоминающего ., ка 6, счетчика 7, блока 8 совпадени п 1. кодов и блока 9 формировани  импуль сов записи, блок 10 кодировани , пе вьй и второй блоки 11 и 12 пам ти, фазозадающий блок-13, блок 14 фазовых манипул торов, выходной согласу щий блок 15., Блок 2 формировани  опорньк коле ний содержит первый счетчик 16, дещифратор 17, второй счетчик 18 и на капливающий сумматор 19. Блок 3 распределени  информации содержит первый и второй регистры 20и 21, делитель 22 на четьфе, сче чик 23 и коммутатор 24. Выходной согласующий блок 15 содержит посто нный запоминающий блок 25, накапливающий сумматор 26, цифроаналоговьй преобразователь 27 и фильтр 28. Фазозадающий блок 13 содержит су матор 29 и оперативный запоминающий блок 30. Устройство работает следующим об разом. Сигнал в блок 2 формировани  опо ных колебаний (фиг, 2), содержащий первый счетчик 16, дешифратор 17, gjj 19 второй счетчик 18 и накапливающий сумматор 19, поступает от генератора 1 опорных частот (фиг. 1) на вход первого счетчика 16, двоичные числа на вькоде которого соответствуют адресу генерируемых частотных подканалов . Второй счетчик 18 подключен к выходу старшего разр да первого счетчика 16 и двоичные числа на его- выходе соответствуют номеру дискретного отсчета группового сигнала. Накапливающий сумматор 19 суммирует в цифровой форме числа с выхода второго счетчика 18, тем самым формиру  при каждом суммировании аргумент синусоиды очередного подканала. Накапливающий сумматор 19 обнул етс  перед каждым очередным отсчетом, т..е. перед сменой числа на втором счетчике 18. При этом значение числа на выходе накапливающего сумматора 19 записываетс  в виде 4 n-k, где п номер отсчета; к - номер подканала (номер такта в накапливающем сумматоре 19 после обнулени ). Полученные таким последовательным образом величины аргументов синусоид поступают в блок 14 фазовых манипул торов. Дешифратор 17 подключен к входу и к выходу первого счетчика 16 и дешифрует определенные состо ни , необ - с -V ходимые дп  управлени  работой блока - задани  момента манипул ции. Входна  информаци  по тактам сопровождени  в блок 3 записываетс  последовательно в первый регистр 20 (фиг. 3), откуда один раз за четыре такта перезаписываетс  в параллельном коде во второй регистр 21. Эту перезапись обеспечивает деленна  с помощью делител  22 входна  частота тактов сопровождени . С выхода второго регистра 21 группа бит посТупает на блок 10 кодировани . Деленна  на 4 тактова  частота с выхода делител  22 поступает на вход записи информации в первый блок 11 пам ти, а также на счетный вход счетчика 23, двоичный код на выходе которого определ ет номер канала и соответственно адрес  чейки пам ти первого блока 11 пам ти, в которую производитс  запись группы бит. С выхода счетчика 23 вырабатываемые адреса поступают на блок 4 формировани  сигналов перезаписи БФСП и на коммутатор 24, который по управл ющему сигналу, поступающему с блока 4, коммутирует на адресные входы первого блока 11 пам ти, либо адреса с выхода счетчика 23 (во врем  записи информации), либо канальные адреса с выхода блока 2 формировани  опорных колебаний (во врем  перезаписи информации во второй блок 12 пам ти). Фазозадающий блок 13 (фиг. 5) содержит сумматор 29 и оперативный запоминающий блок 30 и осуществл ет суммирование по моменту манипул ции информации, хран щейс  в оперативном запоминающем блоке 30, и -новой информации, котора  приходит с второ го блока 12 пам ти. Результат суммировани  определ ет новое значение фазового информационного приращени  Выходной согласующий блок 15 (фиг. 4) содержит посто нный запоминающий блок 25, накапливающий сум матор 26, цифроаналоговый преобразователь 27, фильтр 28. Двоичные числа на входе, соответствующие аргументам гармонических функций, преобразуютс  в посто нном запоминающем блоке 25 в значени  самих гармоничё ких функций, благодар  записанной в нем таблице значений функции. Эти значени  накапливаютс  в накапливающем сумматоре 26 дл  всех подканалов в интервале времени, рав ном длительности одного отсчета. При этом цифровое значение отсчета группового сигнала преобразуетс  в аналоговую форму с помощью цифроана логового преобразовател  27. Аналоговые отсчеты сигнала фильтруютс  с помощью фильтра 28 нижних частот от высокочастотных гармоник рабочего сигнала и поступают в канал св зи. Из сигнала, вырабатываемого гене ратором 1 опорной частоты в блоке 2 формировани  опорных колебаний, вырабатываютс  последовательно значени  аргументов канальных колебаний и соответствующие им номера или адреса подканалов. Значени  аргументо каждого канального колебани  блока 14 фазовых манипул торов суммируютс  с фазовыми приращени ми, которые определ ют информацию в каждом подканале и поступают с выхода фазозадающего блока 13. Таким образом, каждому адресу по канала соответствует во времени аргумент колебани  данного подканала, а также фазовое приращение. 194 От источника, внешнего по отношению к передающему устройству, поступает дискретна  информационна  последовательность совместно с тактами сопровождени . В блоке 3 распределени  информации она разбиваетс  по группам, в соответствии с кратностью манипул ции. Одновременно с этим блок 3 из тактов сопровождени  вырабаты-вает адреса, по которым информационные группы, перекодиру сь в блоке 10 кодировани , по сигналу записи записываютс  в первый блок 11 пам ти. При этом блок 10 кодировани  осуществл ет перекодирование информации в соответствии с манипул ционным кодом, в качестве которого можно использо вать код Гре . Сигналы записи в первый блок 11 пам ти вырабатьшаютс  в блоке 3 из тактов сопровождени  информации . После того, как входна  информаци  записываетс  -по всем адресам первого блока 11 пам ти, блок 4 формировани  сигнала перезаписи с помощью старшего разр да канального адреса вырабатывает сигнал перезаписи. По этому сигналу на адресшлй выход блока 3 коммутируютс  канальные адреса, по которым информаци  считьгеаетс  из первого блока 11 пам ти и записываетс  во второй блок 12 пам ти по сигналу , вырабатываемому блоком 5 задани  момента манипул ции. Сигнал записи, во второй блок 12 пам ти вырабатываетс  только при наличии сигнала перезаписи и стробирующего сигнала на управл ющих входах блока 5. Таким образом, первый блок 11 пам ти к началу поступлени  новой информации полностью освобождаетс  от накопленной информации и готов к приему новой, а второй блок 12 пам ти хранит перезаписанную информацию, предназначенную дл  манипул ции сигнала . Сигнал перезаписи производит также обнуление счетчика 7 (фиг. 1), на счетньй вход которого поступает старший разр д канального адреса. Сигнал двоичного числа на выходе счетчика 7 блока 5 соответствует номеру отсчета, если начать считать с момента по влени  сигнала перезаписи. Это число сравниваетс  с числами, поступающими с выхода посто нного запоминающего блока 6 с помощью блока 8 совпадени 
S1
кодов. При совпадении двоичнь1х чисел на обоих входах вырабатываетс  сигнал разрешени  манипул ции.
В посто нном запоминающем блоке 6 дл  адреса каждого канала хранитс  двоичное значение номера отсчета, в котором необходимо производить манипул цию сигнала в данном подканале . За врем  существовани  одного значени  номера отсчета на выходе счетчика 7, на выходе посто нного запоминающего блока 6 последовательно по вл ютс  значение номеров отсчетов манипул ции дл  всех подканалов, так как управл ющими адресами  вл ютс  канальные адреса, а на счетный вход счетчика 7 поступает старший разр д канального адреса.
Сигнал разрещени  манипул ции с выхода блока 8 и стробирующий сигнал с выхода блока 2 поступают на блок 9 формировани  импульсов записи , по выходному сигналу которого осуществл етс  запись информации в фазозадающий блок 13.
В фазозадающем блоке 13 нова  информаци  суммируетс  со старой, в результате чего образуетс  то фазовое приращение, которое суммируетс  в блоке 14 фазовых манипул торов с аргументом канального сигнала. Таким образом, момент по влени  новой информации на выходе фазозадающего блока 13, соответствукнцей новому значению информационной фазы,  вл етс  моментом манипул ции в данном частотном подканале.
С выхода блока 14 сигнал поступает на выходной согласующий блок 15, в котором значени  аргументов став т с  в соответствии со значени ми гармонических функций. Осуществл етс  накопление сигналов частотных подканалов на интервале одного отсчета, после чего последовательность отсчетов фильтруетс  с помощью фильтра 28 и после согласовани  поступает в канал св зи.

Claims (2)

1. Устройство дл  передачи дискретных сигналов, содержащее блок задани  момента манипул ции, последовательно соединенные генератор опорной частоты и блок формировани  опорных колебаний, сигнальные выходы которого подключены к информационным вхо196
дам блока фазовых манипул торов, управл ющие входы и выходы которого соединены соответственно с выходами фазозадающего блока и с входами выходного согласующего блока, и блок распределени  информации, информационные выходы которого через блок кодировани  подключены к информационным входам первого блока пам ти, отличающеес  тем, что, с целью повышени  достоверности передачи сигналов путем расширени  динамического диапазона компенсации неравномерности группового времени распространени  сигнала в канале св зи в него введены второй блок пам ти и блок формировани  сигнала перезаписи, к сигнальным входам которого подключены счетные выходы блока распределени  информации, адресные входы и адресные выходы которого соединены соответственно с адресными выходами блока формировани  опорных колебаний и с адресными входами первого блока пам ти, вход записи и сигнальные вьпсоды которого соединены соответственно с управл юп м выходом блока распределени  информации, к управл ющему входу которого подключен выход блока формировани  сигнала перезаписи , и с информационными входами второго блока пам ти, адресные входы которого соединены с адресными выходами блока формировани  опорных колебаний , с адресными входами блока задани  момента манипул ции, первый выход которого подключен к входу записи второго блока пам ти, и с -адресными входами фазозадающего блока, информационные входы и вход записи которого соединены соответственно с сигнальными выходами второго блока пам ти и с вторым вьсходом блока задани  момента манипул ции, к первому и второму управл ющим входам которого подключены соответственно выход блока формировани  сигнала перезаписи и управл ющий выход блока формировани  опорных колебаний, соответствующий адресный выход которого соединен с тактовым входом блока формировани  сигнала перезаписи.
2. Устройство по п. -1, отличающеес  тем, что блок задани  момента манипул ции содержит счетчик, посто нный запоминающий блок и последовательно соединенные блок совпадени  кодов и блок формировани  импульсов записи, первый и второй выходы которого  вл ютс  соответственно первым и вторым выходами блока задани  момента манипул ции адресными входами которого  вл ютс  входы посто нного запоминающего блока , выходы которого подключены к одним входам блока совпадени  кодов, другие входы которого соединены с выходами счетчика, счетный вход кото рого соединен с соответствующим входом посто нного запоминающего блока, а сбросовый вход счетчика .соединен -С вторым входом блока формировани . импульсов записи и  вл етс  первым управл ющим входом блока задани  момента манипул ции, вторым управл ющим входом которого  вл етс  третий вход блока формировани  импульсов записи.
П
qfyus4
SU843827393A 1984-12-20 1984-12-20 Устройство дл передачи дискретных сигналов SU1277419A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843827393A SU1277419A1 (ru) 1984-12-20 1984-12-20 Устройство дл передачи дискретных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843827393A SU1277419A1 (ru) 1984-12-20 1984-12-20 Устройство дл передачи дискретных сигналов

Publications (1)

Publication Number Publication Date
SU1277419A1 true SU1277419A1 (ru) 1986-12-15

Family

ID=21152352

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843827393A SU1277419A1 (ru) 1984-12-20 1984-12-20 Устройство дл передачи дискретных сигналов

Country Status (1)

Country Link
SU (1) SU1277419A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 381173, кл. Н 04 В 3/04, 1971. *

Similar Documents

Publication Publication Date Title
US4715257A (en) Waveform generating device for electronic musical instruments
JPS5927943B2 (ja) 自己相関関数フアクタ発生装置
US6982662B2 (en) Method and apparatus for efficient conversion of signals using look-up table
US4002981A (en) Digital converter from delta-modulated signals into PCM signals
SU1277419A1 (ru) Устройство дл передачи дискретных сигналов
US3652957A (en) Adaptive delta modulator
US4124898A (en) Programmable clock
US4188583A (en) Sampling method and apparatuses
US4638710A (en) Periodic waveform generation by nonrecyclically reading lower frequency audio samples and recyclically reading higher frequency audio samples
US4811370A (en) Digital muting circuit
SU1095167A1 (ru) Устройство дл синтеза речи
EP0156648A2 (en) Convolution arithmetic circuit for digital signal processing
SU1720142A1 (ru) Цифровой синтезатор сигналов
SU1626314A1 (ru) Цифровой синтезатор сигналов
SU983692A1 (ru) Генератор сигналов сложной формы
SU1138955A2 (ru) Устройство дл приема многочастотных сигналов
SU1190524A1 (ru) Устройство дл декодировани корректирующих циклических кодов
SU1376221A1 (ru) Цифровой синтезатор частоты
SU1118990A1 (ru) Генератор случайных сигналов
SU995312A1 (ru) Формирователь сложной функции
SU771652A1 (ru) Генератор широкополосных случайных процессов
JPH0619797B2 (ja) たたみ込み演算回路
SU1084940A1 (ru) Формирователь повтор ющихс частотно-модулированных сигналов
SU1633383A1 (ru) Многоканальное устройство дл ввода информации
SU1130881A1 (ru) Устройство дл воспроизведени периодических сигналов