SU1275758A1 - Логический элемент - Google Patents

Логический элемент Download PDF

Info

Publication number
SU1275758A1
SU1275758A1 SU853950566A SU3950566A SU1275758A1 SU 1275758 A1 SU1275758 A1 SU 1275758A1 SU 853950566 A SU853950566 A SU 853950566A SU 3950566 A SU3950566 A SU 3950566A SU 1275758 A1 SU1275758 A1 SU 1275758A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
base
emitter
resistor
collector
Prior art date
Application number
SU853950566A
Other languages
English (en)
Inventor
Владимир Николаевич Синеокий
Вадим Александрович Липко
Анатолий Петрович Трещун
Юрий Николаевич Еремин
Original Assignee
Организация П/Я А-3106
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я А-3106 filed Critical Организация П/Я А-3106
Priority to SU853950566A priority Critical patent/SU1275758A1/ru
Application granted granted Critical
Publication of SU1275758A1 publication Critical patent/SU1275758A1/ru

Links

Landscapes

  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в цифровых логических схемах. Цель изобретени  - повышение быстродействи  и уменьшение потребл емой мощности. Устройство содержит фазоразделительный транзистор 1, много змиттерный транзистор 2, формирователь 17 опорного напр жени , -транзисторы 6, 9, 11, 14, резисторы 4, 15, 16, 19. Дл  достижени  поставленной цели в устройство введены транзистор 12, транзисторный шунт 8, резисторы 7, 13, 18. 1 з. п.ф-лы ,1 ил. (Л 01 сл оо

Description

1
Изобретение относитс  к импульсной технике и может быть испольгювано в цифровых логических схемах.
Цель изобретени  - увеличение быстродействи  и уменьшение потребл емой мощности.
На чертеже представлена принципиальна  электрическа  схема логического элемента.
Логический элемент содержит фазоразделительный транзистор 1 база которого через входной многоэмиттерньй транзистор 2 подключена к входам 3, при этом эмиттеры транзистора 2 подключены к входам 3, база через резистор 4 соединена с шиной 5 питани  и подключена к его коллектору и базе транзистора 1, эмиттер которого соединен с базой первого транзистора 6, коллектор которого через первый резистор 7 соединен с шиной 5 питани , а эмиттер через транзисторный шунт 8 соединен с общей шиной и подключен к базе второго транзистора 9. Эмиттер транзистора 9 соединен с общей шиной, а коллектор подключен к выходу 10 иэмиттерам третьего 11 и четвертого 12 транзисторов 11 и 12 и через второй резистор 13 соединен с базой четвертого 12 и эмиттером п того 14 транзисторов, коллекторы которых соединены. База п того транзистора 14 соединена с коллектором третьего транзистора 11, база которого подключена через третий резистор 15 к эмиттеру транзистора 1 и через последовательно соединенные четвертый резистор 16 и формирователь 17 опорного напр жени  к общей шине. Коллектор транзистора 1 через п тый резистор 18 соединен с базой п того транзистора 14 и через шестой резистор 19 подключен к коллекторам первого 6 и четвертого 12 транзисторов
Формирователь 17 опорного напр жени  вьшолнен на опорном транзисторе 20, база которого через соответствуюшде резисторы 21 и 22 соединена с его эмиттером и коллектором. Транзисторный шунт 8 выполнен на шунтирующем транзисторе 23, змиттер которого подключен к общей шине, а коллектор и база через соответству1 ш1;ие резисторы 24 и 25 соединена с эмиттером транзистора 1.
Логический элемент работает следующим образом.
75758-«
При подале высокого уровн  напр жени  логической 1 на все входы логического элемента эмиттерные переходы транзистора 2 закрыты. Ток чеS рез резистор 4, закоротку между переходом база - коллектор транзистора 2 поступает в базу фазораспределительного транзистора 1 и открывает его. Эмиттерньй ток транзистора 1
10 течет в цепь из резисторов 15 и 16 ; и формирователь 17 опорного напр жени , а также в базу транзистора 6,
Быстрое включение транзистора 6, а следовательно, транзистора 9 обес5 печиваетс  высоким уровнем базовых токов транзисторов 9 и 6, уровень которых определ етс  резисторами 19 и 7. Увеличению быстродействи  логического элемента способствует тран20 зисторный шунт 8, включающийс  и выключающийс  с замедлением, определ емым соотношением резисторов 24 и 25, по сравнению с включением и выключением выходного тразистора 9.
При достижении на выходе 10 напр жени 
Rie
Rji.u
9 Rjs R,c
R
71
где IL , падение напр жени  на
переходах база - эмиттер транзисторов 20 и 9
R ,R| ,R2,, сопротивлени  резисторов 15,16,21 и 22,
открываетс  транзистор 11 и избыточна  часть базового тока транзистора 6, задаваемого резисторами 19 и 7, отводитс  через резистор 1В в коллектор транзистора 1, При этом внутренн   помехозащищенность логического элемента улучшаетс  за счет падени  )напр жени  на резисторах 18 и 7, так как более эффективно блокируетс  переход база. - эмиттер транзистора
14 и уменьшаетс  уровень сквозного тока через транзистор 12.
Так как резистор 7  вл етс  общим резистором в коллекторных цеп х (элементом обратной св зи) транзисторов 1,,1Ги 12, наличие тока через один из транзисторов способствует уменьшению тока через другой. При этом исключаетс  возможность насыщени  и потери быстродействи  транзистора 6, а .также возможность протекани  значительных сквозных токов через транзисторы 14 и 12 при открытых транзисторах 6 и 11. В результате

Claims (2)

  1. Формула изобретения
    1. Логический элемент, содержащий шесть резисторов, фазоразделительный транзистор, база которого подключена к входу, а эмиттер соединен с базой первого транзистора, коллектор которого через первый резистор соединен с шиной питания, а эмиттер через транзисторный шунт подключен к общей шине и соединен с базой второго транзистора, эмиттер которого соединен с общей шиной, а коллектор подключен к выходу и эмиттерам третьего и четвертого транзисторов и через второй резистор соединен с базой четвертого и эмиттером пятого транзисторов, коллекторы которых соединены, база пятого тран'зистора соединена с коллектором третьего транзистора, база которого через третий резистор подключена к эмиттеру фазоразделительного транзистора и через последовательно соединенные четвертый резистор и формирователь опорного напряжения подключена к общей шине, о т л и чающийся тем, что, с целью увеличения быстродействия и уменьшения потребляемой мощности, коллектор фазоразделительного транзистора через пятый резистор соединен с базой пятого транзистора и через шестой резистор подключен к коллекторам первого и четвертого транзисторов.
  2. 2. Элемент поп. 1, отличающийся тем, что формирователь опорного напряжения выполнен на опорном транзисторе, база которого через соответствующие резисторы соединена с его эмиттером и коллектором.
SU853950566A 1985-08-30 1985-08-30 Логический элемент SU1275758A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853950566A SU1275758A1 (ru) 1985-08-30 1985-08-30 Логический элемент

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853950566A SU1275758A1 (ru) 1985-08-30 1985-08-30 Логический элемент

Publications (1)

Publication Number Publication Date
SU1275758A1 true SU1275758A1 (ru) 1986-12-07

Family

ID=21196347

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853950566A SU1275758A1 (ru) 1985-08-30 1985-08-30 Логический элемент

Country Status (1)

Country Link
SU (1) SU1275758A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1058061, кл. Н 03 К 19/00, 1982. Авторское свидетельство СССР № 1228260,кл. Н 03 К 19/088, 1984. *

Similar Documents

Publication Publication Date Title
GB1367205A (en) Ternary logic circuits
US4287435A (en) Complementary transistor inverting emitter follower circuit
SU1275758A1 (ru) Логический элемент
US5068550A (en) ECL-TTL signal level converter
KR930009152B1 (ko) Ecl논리회로
KR900006047B1 (ko) 전압 레벨 변환기
JP2760017B2 (ja) 論理回路
SU1277382A1 (ru) ТТЛ-элемент
SU1550581A1 (ru) Устройство дл формировани разр дных токов записи
SU1637003A1 (ru) Формирователь импульсов
SU617844A1 (ru) Тлэс-ттл преобразователь
SU1471302A1 (ru) Транзисторное реле
SU1721807A1 (ru) Формирователь импульсов
SU516195A1 (ru) Троичный логический элемент
SU1422379A1 (ru) Формирователь импульсов
SU1368954A1 (ru) Троичный мостовой триггер
SU1261105A1 (ru) Логический элемент
SU1499483A1 (ru) Двойной инвертор с минимальной асимметрией
SU1256156A1 (ru) Троичный мостовой триггер Богдановича
SU1051717A1 (ru) Полупроводниковый ключ
SU1631714A1 (ru) Логический элемент на переключении тока
SU1001479A1 (ru) Интегральна логическа схема
SU1378049A1 (ru) Мажоритарный элемент
SU1195427A1 (ru) Троичний мостовой триггер Богдановича
SU1629982A1 (ru) Электронный ключ