SU1269210A1 - Регистр сдвига на МДП-транзисторах - Google Patents

Регистр сдвига на МДП-транзисторах Download PDF

Info

Publication number
SU1269210A1
SU1269210A1 SU853876151A SU3876151A SU1269210A1 SU 1269210 A1 SU1269210 A1 SU 1269210A1 SU 853876151 A SU853876151 A SU 853876151A SU 3876151 A SU3876151 A SU 3876151A SU 1269210 A1 SU1269210 A1 SU 1269210A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
logic element
information
logic
elements
Prior art date
Application number
SU853876151A
Other languages
English (en)
Inventor
Сергей Вадимович Быков
Лев Николаевич Корягин
Олег Иванович Гусаков
Original Assignee
Предприятие П/Я В-2892
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2892 filed Critical Предприятие П/Я В-2892
Priority to SU853876151A priority Critical patent/SU1269210A1/ru
Application granted granted Critical
Publication of SU1269210A1 publication Critical patent/SU1269210A1/ru

Links

Landscapes

  • Logic Circuits (AREA)
  • Shift Register Type Memory (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при построении реверсивных регистров на МДПтранзисторах . Целью изобретени   вл етс  упрощение регистра и расширение области его применени  за счет возможности двунаправленной передачи информации. Дл  достижени  этой цели выход каждого из инверторов , составл ющих регистр, через коммутирующие транзисторы соединен с входами последующего и предыдущего инверторов. При этом во врем  первого такта работы регистра образуютс  триггеры, состо щие из четного и последующего нечетного инверторов , а во врем  второго такта работы - из четного и предыдущего нечетного инверторов . 3 ил.

Description

ND
05 СО

Claims (2)

  1. ю Изобретение относитс  к вычислительной технике. Цель изобретени  - упрощение регистра сдвига и расширение области его применени  iiyTeiM двунанра ;1енной передачи информации . На фиг.1 представлена схе.ма сдвига; на фиг.2 - схема одного из вариантов тактировани  регистра сдвига; на фиг.З - временные диаграммы работы регистра сдвига, приведенного на фиг.
  2. 2. Регистр сдвига на МДП-транзисторах (фиг.1) содержит ло ические элементы 1, каждый из которых состоит из нагрузочного 2 и нервого 3 и второго 4 коммутируюн1их ЛАДП-транзисторов р-типа, информационного 5 и третьего б и четвертого 7 коммутируюн1их МДП-транзисторов л-тина. На фиг.1 ноказаны также перва  8 и втора  9 Н1ИНЫ питани , первый 10, второй 11 и третий 12 входы логического элемента, первый 13, второй 14 и третий 15 выходы логического элемента, первый 16, второй 17, третий 18 и четвертый 19 тактовые входы логического элемента, первый 20, второй 21 и третий 22 информационные входы и первый 23, второй 24 и третий 25 информационные выходы peiHCTpa сдвига. На фиг.2 приведена схема одного из вариантов тактировани  регистра сдвига, па которой показапы восемь тактовых тин 2633 ,при этом тактовые входы 16-- 19 нечетных логических элементов соединены с 1пинами 26 29, а тактовые входы 16-19 четных логических эледментов - с пжнами 30-33 соответственно. На фиг.За приведена временна  диаграмма работы регистра при сдвиге вправо. Здесь 34,35 сигналы на входах 20, 21 регистра , 36-43 - сигналы на тактовых тинах 26 33 соответственно, а 44, 45 и 46--48 сигналы на выходах 13, 14 первого и на выходах 13 - 15 второго логических элементов соответственно. На фиг.36 приведена временна  диаграмма работы регистра при сдвиге влево. Здесь 49 -- сигнал на входе 22 регистра, 50-57 сигналы на тактовых шипах 26 33 соответственно, а 58 - 60 сигналы на выходах 14, 15 и 13 последнего и предпоследнего логических элементов соответственно. В каждом логическом элементе транзисторы 2 и 5 функционально образуют инвертор , а пары транзисторов 3, 6 и 4, 7 - ключи . Контакт ,8 подключен к 1пине питани  + Е, а контакт 9 - к тине нулевого потенциала . Логическа  единица соответствует напр жению -|-Е, а логический ноль - нулевому потенциалу. Ре истр сдвига работает следующим образом . В режиме сдвига вправо (фиг.За) на интервале времени Т1 открываютс  транзисторы 3, 6 нечетных логических элементов. Если на входы 20, 21 поступает логическа  12 0 единица, то открываетс  транзистор 5 первого логического элемента и на выходе 14 первого логического элемента устанавливаетс  логический ноль. На интервале времени Т4 открыты транзисторы 3, 6 четных логических элементов, при этом открываетс  транзистор 2 второго логического элемента и на выходе 13 устанавливаетс  логическа  единица. На интервале времени Т5 открываютс  транзисторы 4, 7 четных логических элементов, на выходе 15 второго логического элемента устанавливаетс  логическа  единица, котора  поступает на затворы транзисторов 2, 5 первого логического элемента . Таким образом инверторы второго и первого логических элементов на интервале Т5 образуют триггер. На интервале Т6 так же, как и на интервале ТЗ, закрыты транзисторы ключей всех логических элементов . При этом за счет сохранени  зар да на затворах транзисторов 2 и 5 информаци  не тер етс . В следующем периоде на интервале Т1 открыты транзисторы 3, 4, 6, 5 третьего логического элемента, а на интервале Т2 открыты транзисторы 2, 4 и 7 данного логического элемента. Нри этом на интервале Т2 инверторы третьего и второго логических элементов образуют триггер. На интервалах Т1 и Т2 данного периода с входов 20, 21 в первый логический элемент записываетс  следуюгций двоичный р зр д входной информации. Таким образом, на интервалах Т1, Т2 информаци  записываетс  в нечетнь 1е логические элементы, на интервале Т2 образуютс  триггеры на нечетных и предыдуплих четпых логических элементах, на интервалах Т4, Т5 информаци  записываетс  в четпые логические элементы, а на интервале Т5 образуютс  триггеры на четных и предыдущих нечетных логических элементах. Нри сдвиге в.тево регистр работает аналогично режиму сдвига вправо, с той лин1ь разницей, что на интервалах Т1, Т2 информаци  записываетс  в четные логические элементы , на интервале Т2 образуютс  триггеры на четных и последующих нечетных логических элементах, а на интервалах Т4, Т5 информаци  записываетс  в печетные логические элементы и на интервале Т5 образуютс  триггеры на нечетных и на последующих четных логических элементах. Предлагаемый регистр (фиг.1) может работать также в д|)угих режимах тактировани , например трехфазном. Формула изобретени  Регистр сдвига на МДП-транзисторах, содержащий логические элементы, каждый из которых состоит из нагрузочного и первого и второго коммутирующих транзисторов р-типа и ин(юрмационного и третьего и четвертого коммутирующих транзисторов п-типа, причем в каждом логическом элементе истоки нагрузочного и информационного транзисторов нодключены соответственно к первой и второй 1нинам питани , сток второго коммутирующего транзистора соединен со стоком четвертого ком мутирующего транзистора, затвор нагрузочного транзистора соединен с затвором информационного транзистора и стоками нервого и третьего коммутирующих транзисторов, стоки нагрузочного и информационного транзисторов каждого логического элемента, кроме последнего, соединены соответственно с истоками нервого и третьего коммутирующих транзисторов последующего логического элемента , сток нагрузочного транзистора последнего логического элемента и исток первого коммутирующего транзистора первого логического элемента  вл ютс  соответственно нервыми информацио 1ными выходом и входом регистра сдвига, затворы первого, третьего, второго и четвертого коммутирующих транзисторов каждого логического элемента  вл ютс  тактовыми входами регистра сдвига, отличающийс  тем, что, с це.пью упроп1ени  регистра сдвига и распщрени  области его применени  нутем двунаправленной передачи информации, в каждом логическом элементе истоки второго и четвертого коммутирующих транзисторов соединены соответственно со стоками нагрузочного и информационного транзисторов, сток второго коммутируюп1.его транзистора каждо1о логического элемента, кроме первого, соединен с затворами нагрузочного транзистора предыдуп1его логического элемента, сток информационного транзистора пос.чеднего логического элемента и исток третьего коммутирующего транзистора первого логического э;1емента  вл ютс  соответственно вторыми информационными выходом и входом регистра сдвига, стоки второго коммутирующего транзистора пос.1од1кмч) ло|-ическ()го элемс-нта и первого коммутирук)П1е1Ч) транзистора первого логического элемента  в.ч ютс  С(К)Т1 етствеино третьими инф()рмац1К) выходом и входом регистра сдви1Ч1.
    Ю
    . ..// 27
    г5
    ZZ
    1-ый nepLfoff 2-ой f7epi/ad а
SU853876151A 1985-04-01 1985-04-01 Регистр сдвига на МДП-транзисторах SU1269210A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853876151A SU1269210A1 (ru) 1985-04-01 1985-04-01 Регистр сдвига на МДП-транзисторах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853876151A SU1269210A1 (ru) 1985-04-01 1985-04-01 Регистр сдвига на МДП-транзисторах

Publications (1)

Publication Number Publication Date
SU1269210A1 true SU1269210A1 (ru) 1986-11-07

Family

ID=21170197

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853876151A SU1269210A1 (ru) 1985-04-01 1985-04-01 Регистр сдвига на МДП-транзисторах

Country Status (1)

Country Link
SU (1) SU1269210A1 (ru)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2522306C1 (ru) * 2013-04-05 2014-07-10 Федеральное государственное бюджетное учреждение науки Институт физики полупроводников им. А.В. Ржанова Сибирского отделения Российской академии наук (ИФП СО РАН) Сдвиговый регистр
RU2527188C1 (ru) * 2013-05-06 2014-08-27 Федеральное государственное бюджетное учреждение науки Институт физики полупроводников им. А.В. Ржанова Сибирского отделения Российской академии наук (ИФП СО РАН) Сдвиговый регистр
RU2530271C1 (ru) * 2013-07-10 2014-10-10 Федеральное государственное бюджетное учреждение науки Институт физики полупроводников им. А.В. Ржанова Сибирского отделения Российской академии наук (ИФП СО РАН) Сдвиговый регистр (варианты)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Титце У., Шенк К. Полупроводникова схемотехника.-М.: Мир, 1982, с. 362, рис. 20.33. Часы-будильник «Электроника 2-06. Схема электрическа принципиальна И6МЗ 495.087ЭЗ. *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2522306C1 (ru) * 2013-04-05 2014-07-10 Федеральное государственное бюджетное учреждение науки Институт физики полупроводников им. А.В. Ржанова Сибирского отделения Российской академии наук (ИФП СО РАН) Сдвиговый регистр
RU2527188C1 (ru) * 2013-05-06 2014-08-27 Федеральное государственное бюджетное учреждение науки Институт физики полупроводников им. А.В. Ржанова Сибирского отделения Российской академии наук (ИФП СО РАН) Сдвиговый регистр
RU2530271C1 (ru) * 2013-07-10 2014-10-10 Федеральное государственное бюджетное учреждение науки Институт физики полупроводников им. А.В. Ржанова Сибирского отделения Российской академии наук (ИФП СО РАН) Сдвиговый регистр (варианты)

Similar Documents

Publication Publication Date Title
US3524077A (en) Translating information with multi-phase clock signals
GB1377126A (en) Charge couple circuits
GB1452160A (en) System for eliminating substrate bias effect in field effect transistor circuits
US3493785A (en) Bistable circuits
JPS631779B2 (ru)
US4542301A (en) Clock pulse generating circuit
EP0238874B1 (en) Double clock frequency timing signal generator
SU1269210A1 (ru) Регистр сдвига на МДП-транзисторах
JPS6310612B2 (ru)
US3999081A (en) Clock-controlled gate circuit
JPS584492B2 (ja) ダイナミツクブンシユウカイロ
US3928773A (en) Logical circuit with field effect transistors
US5230014A (en) Self-counting shift register
JPS6022431B2 (ja) ダイナミック型シフトレジスタ
JPS5997222A (ja) クロツクパルス発生回路
JPH0377599B2 (ru)
JPH10302494A (ja) シフトレジスタ回路
JPH0320960Y2 (ru)
SU1262721A1 (ru) Логический элемент на КМДП-транзисторах
SU1100620A1 (ru) Сумматор
SU771817A1 (ru) Преобразователь напр жени
SU1336113A1 (ru) Элемент пам ти
JPS63136397A (ja) シフトレジスタ回路
SU503295A1 (ru) Ячейка пам ти дл регистра сдвига
US3591857A (en) Most translating and gating circuit