SU1100620A1 - Сумматор - Google Patents

Сумматор Download PDF

Info

Publication number
SU1100620A1
SU1100620A1 SU833537758A SU3537758A SU1100620A1 SU 1100620 A1 SU1100620 A1 SU 1100620A1 SU 833537758 A SU833537758 A SU 833537758A SU 3537758 A SU3537758 A SU 3537758A SU 1100620 A1 SU1100620 A1 SU 1100620A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
transistor
type
inverter
channel
Prior art date
Application number
SU833537758A
Other languages
English (en)
Inventor
Сергей Николаевич Лубянов
Вячеслав Константинович Прядилов
Сергей Станиславович Устинов
Original Assignee
Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт filed Critical Московский Ордена Трудового Красного Знамени Инженерно-Физический Институт
Priority to SU833537758A priority Critical patent/SU1100620A1/ru
Application granted granted Critical
Publication of SU1100620A1 publication Critical patent/SU1100620A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

C3WIATOP, содержащий первый транзистор с каналом р-типа, затвор которого соединен с истоком второго транзистора с каналом р-типа и входом первого инвертора, выход которого соединен с затвором третьего транзистсфа с каналом П -типа и истоком четвертого транзистора с каналом П-типа, вход второго инвертора соединен со стоками первого, второго,, третьего/и четвертого транзисторов, затворами п того, шестого транзисто- ров с каналами р -типа и седьмого транзистора с каналом п -типа, вьпсод второго инвертора подключен к зат-. ворам восьмого, дев того транзисторов с каналами Л -типа и дес того транзистора с каналом р -типа, истоки первого и третьего транзисторов соединены с затворами второго и четвертого транзисторов и истоками шестого и дев того транзисторов, истоки п того и восьмого транзисторов соединены с истоками седьмого и дес того транзисторов, сток шестого транзистора подключен к стокам седьмого , дев того .и дес того транзисторов , отличающийс  тем, что, с целью упрощени j в него введены одиннадцатый и двенадцатый транзисторы , причем исток одиннадцатого транзистора с каналом р-типа соединен с входом второго инвертора,исток две (Л надцатого транзистора с каналом П-типа соединен с выходом второго инвертора, затворы одиннадцатого и двенадцатого транзисторов соеди- . нены с истоком п того транзистора и входом переноса, стоки одиннадцатого и двенадцатого транзисторов соединены со стоками п того, восьмого транзисторов и выходом суммы, затворы первого и второго транзисторов 35 подключены соответственно к первому о . и второму информационным входам, а сток шестого транзистора - к выходу переноса.

Description

1.t 1 Изобретение относитс  к импульсной технике и может быть использовано при построении устройств цифровой автоматики и вычислительной техники Известен сумматор на дополн ющих МДП-транзисторах, со ержап5ий 28 МДПтранзйсторов l . Недостатком известного сумматора  вл етс  сложность, т.е. большое количество транзисторов. Ниаболее близким к предлагаемому по технической сущности  вл етс  сумматор на дополн ющих НЦП-транзисторах , содержащий первый транзистор с каналом р-типа, затвор которого соединен с истоком второго., транзистора с каналом р-типа и входом первого инвертора, выход которого соеди нен с затвором третьего транзистора .с каналом h-типа и истоком четвертого транзистора с каналом п -типа, вход второго инвертора соединен со стоками первого, второго, третьего и четвертого транзисторов, затворами п того и шестого транзисторов с каналами р -типа и седьмого транзистора с каналом п -типа, выход второг Инвертора подключен к затворам восьмого , дев того транзисторов с каналами п -типа и дес того транзистора с каналом р -типа, истоки первого и третьего транзисторов соединены с затворами второго и четвертого транзисторов и истоками шестого и девртого транзисторов, истоки п того и восьмого транзисторов соединены с истоками седьмого и дес того транзис торов, сток шестого транзистора подключен к стокам седьмого, дев того и дес того транзисторов 2 . Недостатком такого сумматора  вл етс  сложность. Цель изобретени  - упрощение сумматора . Поставленна  цель достигаетс  тем, что в сумматор, содержащий первый транзистор с каналом р-типа, затвор которого соединен с истоком второго транзистора с каналом р -типа и входом первого инвертора, выход кбтррого соединен с затвором третьего транзистора с /каналом п -типа и истоком четвертого транзистора с каналом П -типа, вход второго инвертора соединен со стоками первого, второго, третьего и четвертого транзисторов , затворами п того, шестого транзисторов с каналами р-типа и седьмого транзистора с каналом П г типа, выход второго инвертора подключен к затворам восьмого, дев того транзисторов с каналами п -типа и дес того транзистора с каналом р типа , истоки первого и третьего транзисторов соединены с затворами второго и четвертого транзисторов и истоками шестого и дев того транзисторов, ,истоки п того и восьмого транзисторов соединены с истоками седьмого и дес того транзисторов, сток шестого транзистора подключен к стокам седьмого, дев того и дес того транзисторов , введены одиннадцатый и двенадцатый транзисторы, причем исток одиннадцатого транзистора с каналом р-типа соединен с входом второго инвертора ,исток двенадцатого транзистора с каналом д-типа соединен с выходом второго инветора, затворы одиннадцатого и двенадцатого транзисторов соединены с истоком п того, транзистора и входом переноса, стоки одиннадцатого и двенадцатого транзисторов соединены со стоками п того, восьмого транзисторов и выходом суммы , затворы первого и второго транзисторов подключены соответственно к первому и второму информационным входам, а сток шестого транзистора к выходу переноса. На чертеже приведена принципиальна  электрическа  схема сумматора. Сумматор содержит первый транзистор 1 с каналом р -типа, затвор koторого соединен с истоком второго транзистора 2 с каналом р -типа и входом первого инвертора 3, выход которого соединен с затвором третьего транзистора 4 с каналом Г) -типа и истоком четвертого транзистора 5 с каналом п -типа, вход второго инветора 6 соединен со стоками первого 1, второго 2, третьего 4 и четвертого 5 транзисторовi затворами п того 7 и шестого 8 транзисторов с каналом р -типа и седьмого транзистора 9 с каналом П -типа, выход второго инвертора 6 подключен к затворам восьмого 10, дев того 11 транзисторов с каналом П -типа и дес того транзистора 12 с каналом р -типа, истоки первого 1 и третьего 4 транзисторов соединены с затворами второго 2 и четвертого 5 транзисторов и истоками шестого 8 и дев того 11 транзисторов , истоки п того 7 и восьмого 10 транзисторов соединены с истоками седьмого 9 и дес того 12 транзисторов , а сток шестого транзистора 8 по ключен к стокам седьмого 9, дев того 1 1 и дес того 12 транзисторов, ис ток одиннадцатого 13 транзистора с каналом р-типа соединён с входом вто рого инвертора 6, исток двенадцатого 14 транзистора с каналом п -типасоединен с выходом второго инвертора 6, затворы одиннадцатого 13 и две надцатого 14 транзисторов соединены с истоками п того 7 транзистора и входом переноса 15, стоки одиннадцатого 13 и двенадцатого 14 транзисторов соединены со стоками п того 7 и восьмого 10 транзисторов и выходом суммы 16, затворы первого 1 и второго 2 транзисторов подключены соответ ственно к первому 17 и второму 18 информационным входам, а сток шестого транзистора 8 - к выходу переноса 19. Сумматор работает следукщим образом . Первым информационным входом 17  вл етс  точка соединени  затвора первого транзистора 1 с истоком второго транзистора 2 и входом первого инвертора 3. Вторым информационным входом 18  вл етс  точка соединени  истоков первого 1, третьего 4, шестого 8 и дев того 11 транзисторов. Входом переноса 15 из предьздущего разр да  вл етс  точка соединени  истоков п того 7, седьмого 9, вось мого 10 и дес того 12 транзисторов с затворами одиннадцатого 13 и две-, надцатого 14 транзисторов. Выходом суммы 16  вл етс  точка соединени СТОКОВп того 7,восьмого 10, одиннадцатого 13 и двенадцатого 14 транзисторов , а выходом переноса 19 точка соединени  стоков шестого 8, ведьмого 9, дев того 11 и дес того 12 транзисторов. Рассмотрим работу сумматора, например , при нулевом наборе входных переменных , т.е. когда на всех входах сумматора нули. Первый 1, второй 2 и третий 4 транзисторы открываютс , а четвертый транзистор 5 запираетс , и в точке соединени  стоков первого 1, второго 2, третьего 4 и четвертого 5 транзисторов ус,танавливаетс  нулевой уровень. Затем открьшаютс  питый 7, восьмой 10, одиннадцатый 13 транзис- торы , запираетс  двенадцатый транзистор 14, и на выходе суммы 16 устанавливаетс  нулевой уровень. Одновременно с этим отпираютс  шестой 8 и дев тый 11 транзисторы, а седьмой 9 и дес тый 12 транзисторы запираютс , и на выходе переноса 19 также устанавливаетс  нулевой уровень .| Работа сумматора иллюстрируетс  таблицей истинности сумматора, дополнительной таблицей состо ний транзисторов (символы П и 3 соответствую - , провод щему и запертому состо нию . транзисторов). Применение предлагаемого изобре- тени  позвол ет упростить сумматор и, следовательно, повысить надежность его работы.
11П 3 ППЗЗПЗ 113 3 3 П .П П 3 п. ЗПЗ П01 П 3 3 П11

Claims (1)

  1. СУММАТОР, содержащий первый транзистор с каналом p-типа, затвор которого соединен с истоком второго транзистора с каналом p-типа и входом первого инвертора, выход которого соединен с затвором третьего транзистора с каналом П -типа и истоком' четвертого транзистора с каналом Ц-типа, вход второго инвертора соединен со стоками первого, второго,, третьего и четвертого транзисторов, затворами пятого, шестого транзисто— · ров с каналами р -типа и седьмого транзистора с каналом и -типа, выход второго инвертора подключен к затворам восьмого, девятого транзисто ров с каналами Л -типа и десятого транзистора с каналом р -типа, истоки первого и третьего транзисторов соединены с затворами второго и четвертого транзисторов и истоками шестого и девятого транзисторов, истоки пятого и восьмого транзисторов соединены с истоками седьмого и десятого транзисторов, сток шестого транзистора подключен к стокам седьмого, девятого и десятого транзисторов, отличающийся тем, что, с целью упрощенияj в него введены одиннадцатый и двенадцатый тран зисторы, причем исток одиннадцатого транзистора с каналом p-типа соединен с входом второго инвертора,исток двенадцатого транзистора с каналом П-типа соединен с выходом второго инвертора, затворы одиннадцатого и двенадцатого транзисторов соеди- . йены с истоком пятого транзистора и входом переноса, стокй одиннадцатого и двенадцатого транзисторов сое· динены со стоками пятого, восьмого транзисторов и выходом суммы, затворы первого и второго транзисторов подключены соответственно к первому .и второму информационным входам, а сток шестого транзистора - к выходу переноса.
    1 1100620
SU833537758A 1983-01-11 1983-01-11 Сумматор SU1100620A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833537758A SU1100620A1 (ru) 1983-01-11 1983-01-11 Сумматор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833537758A SU1100620A1 (ru) 1983-01-11 1983-01-11 Сумматор

Publications (1)

Publication Number Publication Date
SU1100620A1 true SU1100620A1 (ru) 1984-06-30

Family

ID=21044665

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833537758A SU1100620A1 (ru) 1983-01-11 1983-01-11 Сумматор

Country Status (1)

Country Link
SU (1) SU1100620A1 (ru)

Similar Documents

Publication Publication Date Title
US4523292A (en) Complementary FET ripple carry binary adder circuit
US4621338A (en) CMOS adder using exclusive OR and/or exclusive-NOR gates
KR930000207B1 (ko) 논리 전가산기 회로
KR100253343B1 (ko) 직병렬선택 변환기
SU1100620A1 (ru) Сумматор
KR890005996A (ko) 동기 플립플롭회로
EP0224656A3 (en) Cmos technique multistage carry ripple adder with two types of adder cells
US5230014A (en) Self-counting shift register
SU1287147A1 (ru) Узел формировани переноса в сумматоре
SU627593A1 (ru) Логический элемент
SU1262721A1 (ru) Логический элемент на КМДП-транзисторах
SU943712A1 (ru) Одноразр дный двоичный сумматор
SU1019635A1 (ru) Преобразователь уровней
SU1149399A1 (ru) Формирователь с трем состо ни ми на выходе
SU1058063A1 (ru) Динамический логический элемент на МДП-транзисторах
SU1182665A1 (ru) Элемент с трем состо ни ми
SU951707A1 (ru) Логический элемент И
SU1269123A1 (ru) Узел формировани переноса в сумматоре
SU1312742A1 (ru) Преобразователь бипол рного кода в однопол рный
SU1492452A1 (ru) Триггер со счетным входом на взаимодополн ющих МДП-транзисторах
SU1644132A1 (ru) Одноразр дный сумматор
SU790340A1 (ru) Логический элемент "исключающее или" на кмдп-транзисторах
SU1270756A1 (ru) Сумматор
SU1674262A1 (ru) Триггер
RU2049346C1 (ru) Сумматор