Изобретение относитс к цифровой измерительной технике и может быть использовано в информационно-измерительных системах дл преобразовани информации снимаемой с фазов датчиков, в цифровую форму, наиболе удобную дл ввода в ЦВМ, Цель изобретени - расиирение ча стотного диапазона в сторону высоки частот при сохранении высокой точности измерени . На фиг, 1 показана структурна схема цифрового фазометра; на фиг,2 временные диаграммы работы его узло Цифровой фазометр содержит преобразователь 1 сдвига фаз в интерва времени, входы которого соединены с входами цифрового фазометра, блок 2 управлени ,, первый и второй входы которого соединены с выходами пре образовател 1, вентиль 3, первый вход которого соединен с первым выходом блока 2 управлени , а второй вход - с выходом генератора 4, счетчик 5, вход которого соединен с выходом вентил 3, первый 6 и вто рой 7 сдвиговые регистры, информационные входы которых объединены и подключены к выходам счетчика 5, а управл ющие входы соединены с вторы и третьим выходами блока .2 управлени , первый 8 и второй 9 преобразователи код - напр жение,входы которых соединены соответственно с выходами сдвиговых регистров 6 и 7, преобразователь 10 напр жение -код (перейно жающего типа), входы которого подключены к выходу преобразователей 8 и 9,блок 11 управлени сдвигом, управл ющими входами подключе;нный к выходам избыточных разр дов; сдвиг вого регистра 7, сигнальньм входом к выходу генератора 4 и второму входу вентил 3, выход блока 11 управлени сдвигом соединен с третьим входом блока 2 управлени , Блок 2 управлени образуют вентиль 12, инвертор 13, дифференцирующа цепочка 14 и первый 15 и второй 16 элементы ИЛИ, причем первый вход вентил 12 объединен с входом инвертора 13 и вл етс первым входом и одновременно первым выходом блока управлени , второй вход вентил 12 вл етс вторым входом блока управлени , выход инвертора 13 через дифференцирующую цепочку 14 подключен к первому входу элемента ИЛИ 15jBToрой вход которого объединен с первым входом элемента ИЛИ 16 и вл етс третьим входом блока управлени , при этом второй вход элемента ИЛИ 1.6 подключен к выходу вентил 12, а выходы первого 15 и второго 16 элементов ИЛИ вл ютс соответственно вторым и третьим выходами блока 2 управлени . Блок 11 управлени сдвигом состоит из элемента ИЛИ 17 и вентил 18, причем входы элемента ИЛИ 17 вл ютс управл ющими входами блока 11 управлени сдвигом, его выход соединен с первым входом вентил 18, второй вход вентил вл етс сигнальным входом блока управлени сдвигом, а его выход соединен с выходом блока 11 управлени СДВИГОЬ. Устройство работает следующим образом. Напр жени U, и и(фиг.2) между которыми измер етс сдвиг фаз Ч , поступают на преобразователь 1, которьш формирует из них (по моментам перехода через нулевое значение) два импульсных сигнала д. Дли тельность 1 сигнала Uj равна периоду входных напр жении, а длительность Л сдвигу фаз сигнала В первом такте работы кодируетс импульсный сигнал с длительностью Т , который через блок 2 управлени поступает на управл ющий вход вентил 3 и, открыва его, разрешает поступление импульсов опорной частоты с генератора 4 на вход счетчика 5 в течение интервала времени, равного Т. Одновременно сигнал Ujчерез инвертор 13 блока управлени поступает на дифференцирующую цепочку 14, котора в момент времени t, соответствующий заднему фронту импульса 1 , формирует короткий импульс и, Этот импульс через элемент ИЛИ 15 блока 2 управлени поступает на управл ющий вход сдвигового регистра 7 в виде сигнала 0 и осуществл ет запись в него из счетчика 5 кода N , пропорТ . Одновременно с имдионального пульсным сигналом Uj, имеющим длителькодируетс сигнал U с длиность у , кодируетс си1нал тельностью Т . Цп зтого сигнал U, сформированный вентилем 12 блока 2 управлени и равный конъюнкции t лТ через элемент ИЛИ 16 поступает в виде напр жени Ug на управл ющий вход сдвигового регистра 6. В момент времени t,, соответствующий заднему фронту этого импульса, код N-,, пропорциональный t ,.переноситс из сче чика 5 в сдвиговый регистр 6. Чтобы обеспечить измерение сдвига фаз в широком частотном диапазоне (без перестройки генератора 4 опорной частоты) с погрешностью, не превьш1ающей ± -- (где - количегт 2к 1 «чиличест во выходных разр дов фазометра), в счетчик 5 и сдвиговые регистры 6 и 7 введены избыточные разр ды таким образом , что разр дности.счетчика 5 и сдвиговых регистров 6 и 7 равны: + где п - натуральное число; N - разр дности преобразователей 8 и 9 код - напр жение; .величина, равна отношению максимальной частоты исследу емых сигналов к минимальной (при заданной погрешности измерени сдвига фаз). Во втором такте работы фазометра производитс сдвиг содержимого сдвиговых регистров 6 и 7 в сторону млад ших разр дов. Таким образом происходит отбрасывание младших разр дов кодов NT и N до тех пор, пока разр дность кода NTв регистре 7 не станет равной N. . Этот процесс контролируетс блоком 11 управлени сдвигом. При наличии хот бы одной единицы на входах элемента ИЛИ 17, которые подключены к выходам избыточных разр дов регистра 7 на выходе элемента ИЛИ 17 и управл ющем входе вентил 18 установлена единица, т.е. разреше но прохождение импульсов высокой частоты с генератора 4 опорной частоты на третий вход блока 2 управлени . Импульсы и через элементы ИЛИ 15 и 16 блока 2 управлени в виде напр жений U(j и Uj поступают на управл ющие входы сдвиговых регистров 7 и 6 соответственно и осуществл ют сдвиг содержащихс в них кодов N и М-;- до тех пор, пока во всех избыточных разр дах сдвигового регистра 7 не окажутс нули, что эквивалентно делению кодов -г и Hj. на величину 2. (где р - количество заполненных избыточных разр дов). Таким образом блок 11 управлени сдвигом после записи в регистры 6 и 7 кодов Н и NT формирует импульсы U количество которых равно р Коды NT, и Nt со сдвиговых регистров 6 и 7 преобразуютс соответственно преобразовател ми 9 и 10 в их аналоговые эквиваленты U поступают на входы -преобразовател 10 напр жение - код перемножающего типа, причем напр жение 0 , пропорт циональное интервалу Т , используетс в качестве опорного, а Uj- , пропорциональное интервалу , - в качестве измер емого. Таким образом , цреобразователь 10 преобразует напр жение Ь относительно напр ени Ц и формирует код f :. ;j2 где К - число выходных разр дов преобразовател 10 напр жение - код. Величина сдвига фаз (в градусах) 5 -, , при этом, погрешность измерени во всем частотном диапазоне не должна превьш1ать величины . С 2 - 1 разр дности преобразователей 8 и 9 код - напр жение должны быть равны N +. 2. -формула изобретени 1. Цифровой фазометр, содержащий преобразователь сдвига фаз в интервалы времени, входы которого соедине ны с входами фазометра, а выходы соединены с первым и вторым входами блока управлени , вентиль, подключенный первым входом к первому выходу блока управлени , а вторым к выходу генератора, счетчик, вход которого соединен с выходом вентил , отличающийс тем, что, с целью разрешени частотного диапазона , в него введены первый и второй сдвиговые регистры, первый и второй преобразователи код - напр жение, преобразователь напр жение -.код и блок управлени сдвигом, причем управл ющие входы первого и второго сдвигового регистра подключены.соответственно к второму и третьему выходам блока управлени , информационные входы сдвиговых регистров 1 объединены и подключены к выходам счетчика, а выходы соответственно через первый и второй преобразователи код - напр жение соединены с первым и вторым входами преобраэова тел напр жение - код, соответствующие выходы второго сдвигового регистра подключены к управл ющим входам блока управлени сдвигом, сигнальный вход которого соединен с выходом генератора и вторым входом вентил , а выход блока управлени сдвигом под ключен к третьему входу блока управлени . 2, Фазометр по п. 1, отличающийс тем, что блок управлени включает в себ вентиль, инвертор, дифференцирующую цепочку и первый и второй элементы ИЛИ, причем первый вход вентил объедиЕнен с входом инвертора и вл етс первым входом и одновременно первым выходом блока управлени , второй вход вентил вл 66 етс вторым входом блока управлени , выход инвертора через дифференцирующую цепочку подключен к первому входу первого элемента ИЛИ, второй вход которого объединен с первым входом второго элемента ИЛИ и вл етс третьим входом блока управлени , при этом второй вход второго элемента ИЛИ подключен к выходу вентил , а выходы первого и второго элементов ИЛИ вл ютс соответственно вторым и третьим выходами блока управлени . 3. Фазометр по п. 1,отличаю щ и и с тем, что блок управлени сдвигом включает в себ элемент ИЛИ и вентиль, причем входы элемента ИЛИ вл ютс управл ющими входами блока управлени сдвигом, его выход соединен с первым входом вентил , второй вход вентил вл етс сигнальным входом блока управлени сдвигом, а его выход 1зл етс выходом блока управлени сдвигом.The invention relates to digital measurement technology and can be used in information and measurement systems for converting information taken from the phases of sensors into a digital form most convenient for entering into a digital computer. The purpose of the invention is to extend the frequency range towards high frequencies while maintaining high accuracy of measurement. . FIG. 1 shows a block diagram of a digital phase meter; FIG. 2, time diagrams of its operation. The digital phase meter contains a phase shift converter 1 in the time interval, the inputs of which are connected to the inputs of the digital phase meter, control unit 2, the first and second inputs of which are connected to the outputs of converter 1, valve 3, first input which is connected to the first output of the control unit 2, and the second input to the output of the generator 4, the counter 5, the input of which is connected to the output of the valve 3, the first 6 and the second 7 shift registers, whose information inputs are combined and connected to the outputs of the counter and 5, and the control inputs are connected to the second and third outputs of the control unit .2, the first 8 and second 9 code-voltage converters, the inputs of which are connected respectively to the outputs of the shift registers 6 and 7, the voltage-voltage converter 10 -code (shifting type), the inputs of which are connected to the output of converters 8 and 9, the unit 11 of the shift control, the control inputs connected to the outputs of the redundant bits; the shift register 7, the signal input to the output of the generator 4 and the second input of the valve 3, the output of the shift control unit 11 is connected to the third input of the control unit 2, the control unit 2 forms the valve 12, the inverter 13, the differentiating chain 14 and the first 15 and second 16 elements OR, the first input of the valve 12 is combined with the input of the inverter 13 and is the first input and at the same time the first output of the control unit, the second input of the valve 12 is the second input of the control unit, the output of the inverter 13 through the differentiating chain 14 The th input of the OR element 15jBT is whose input is combined with the first input of the OR 16 element and is the third input of the control unit, while the second input of the OR 1.6 element is connected to the output of the valve 12, and the outputs of the first 15 and second 16 OR elements are respectively the second and third the outputs of the control unit 2. The shift control unit 11 consists of the OR element 17 and the valve 18, the inputs of the OR element 17 are the control inputs of the shift control unit 11, its output is connected to the first input of the valve 18, the second input is the signal input of the shift control unit, and its the output is connected to the output of the block 11 of the control SHIFT. The device works as follows. The voltages U, and and (Fig. 2) between which the phase shift H is measured, are fed to the converter 1, which forms two pulse signals from them (at the time of going through a zero value). Duration 1 of the signal Uj is equal to the period of input voltages In the first cycle of operation, a pulse signal with a duration T is encoded, which through the control unit 2 enters the control input of the valve 3 and, opening it, allows the arrival of reference frequency pulses from the generator 4 to the input of the counter 5 during interval time T. At the same time, the signal Uj through the inverter 13 of the control unit enters the differentiating chain 14, which at time t, corresponding to the falling edge of pulse 1, generates a short pulse and, This pulse goes through control OR of control unit 2 to control input the shift register 7 as a signal 0 and writes to it from the counter 5 of the code N, proportional. At the same time, from the imme- diate pulse signal Uj, having a long-duration code, the signal U with a length y is coded by the symmetry T. The signal U formed by the valve 12 of the control unit 2 and equal to the conjunction t LT through the OR element 16 is supplied as a voltage Ug to the control input of the shift register 6. At the time t corresponding to the falling edge of this pulse, the code N-, proportional to t, is transferred from counter 5 to shift register 6. To provide measurement of phase shift in a wide frequency range (without tuning generator 4 of the reference frequency) with an error not exceeding ± - (where is the quantity 2k 1 "number of days phase meter bits), in the counter 5 and the shift registers 6 and 7 are entered redundant bits in such a way that the bit size of the counter 5 and the shift registers 6 and 7 are equal: + where n is a natural number; N - digits of converters 8 and 9; code - voltage; The value is equal to the ratio of the maximum frequency of the studied signals to the minimum (for a given error in measuring the phase shift). In the second cycle of operation of the phase meter, the contents of the shift registers 6 and 7 are shifted towards the lower bits. Thus, the low-order bits of the NT and N codes are discarded until the code width of the NT code in register 7 becomes equal to N. This process is monitored by a shift control unit 11. If there is at least one unit at the inputs of the element OR 17, which are connected to the outputs of the redundant bits of the register 7, the unit is installed at the output of the element OR 17 and the control input of the valve 18, i.e. the passage of high-frequency pulses from the generator 4 of the reference frequency to the third input of the control unit 2 is allowed. The pulses and through the elements OR 15 and 16 of the control unit 2 in the form of voltages U (j and Uj arrive at the control inputs of the shift registers 7 and 6, respectively, and shift the codes N and M contained in them; - until in all the excess bits of the shift register 7 will not turn out to be zeros, which is equivalent to dividing the codes f and Hj by the value 2. (where p is the number of filled redundant bits). Thus, the shift control unit 11 after writing registers 6 and 7 in the registers H and NT generates pulses U whose number is equal to p. NT codes, and Nt with shear re Isters 6 and 7 are converted by converters 9 and 10, respectively, to their analogue equivalents U are fed to the inputs of the converter of the converter 10, a voltage of the multiplying type, and voltage 0, proportional to the interval T, is used as the reference, and Uj- proportional to the interval , - as measured. Thus, the transducer 10 converts the voltage b relative to the voltage C and forms the code f :. ; j2 where K is the number of output bits of the voltage converter 10 is the code. The magnitude of the phase shift (in degrees) 5 -, while the measurement error in the entire frequency range should not exceed the value. C 2 - 1 bit converters 8 and 9 code - voltage must be equal to N +. 2. The claims 1. A digital phase meter comprising a phase shift converter at time intervals, the inputs of which are connected to the inputs of the phase meter, and the outputs are connected to the first and second inputs of the control unit, a valve connected by the first input to the first output of the control unit, and the second to the generator output, a counter, the input of which is connected to the output of the valve, characterized in that, in order to resolve the frequency range, the first and second shift registers are entered into it, the first and second converters are code - voltage, convert Is the voltage-code and a shift control unit, the control inputs of the first and second shift register are connected. Respectively to the second and third outputs of the control unit, the information inputs of the shift registers 1 are combined and connected to the outputs of the counter, and the outputs respectively through the first and second code-to-voltage converters are connected to the first and second inputs of the conversion voltage body — a code, the corresponding outputs of the second shift register are connected to the control inputs of the shift control unit, the signal Its input is connected to the output of the generator and the second input of the valve, and the output of the shift control unit is connected to the third input of the control unit. 2, the phase meter according to claim 1, characterized in that the control unit includes a valve, an inverter, a differentiating chain and the first and second elements OR, the first input of the valve is connected to the input of the inverter and is the first input and at the same time the first output of the control unit, The second input of the valve is 66, the second input of the control unit, the output of the inverter through the differentiating chain is connected to the first input of the first OR element, the second input of which is combined with the first input of the second OR element and is the third input of the control unit the second input of the second OR element is connected to the output of the valve, and the outputs of the first and second OR elements are the second and third outputs of the control unit, respectively. 3. Phase meter according to claim 1, characterized by the fact that the shift control unit includes an OR element and a valve, the inputs of the OR element are the control inputs of the shift control unit, its output is connected to the first valve input, the second input the valve is the signal input of the shift control unit, and its output 1 is output by the shift control unit.