SU1265784A1 - Устройство дл сопр жени вычислительной машины с внешними абонентами - Google Patents

Устройство дл сопр жени вычислительной машины с внешними абонентами Download PDF

Info

Publication number
SU1265784A1
SU1265784A1 SU843803705A SU3803705A SU1265784A1 SU 1265784 A1 SU1265784 A1 SU 1265784A1 SU 843803705 A SU843803705 A SU 843803705A SU 3803705 A SU3803705 A SU 3803705A SU 1265784 A1 SU1265784 A1 SU 1265784A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
group
inputs
trigger
Prior art date
Application number
SU843803705A
Other languages
English (en)
Inventor
Александр Васильевич Алексеев
Анатолий Анатольевич Константинов
Владимир Сергеевич Спектор
Original Assignee
Предприятие П/Я А-3162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3162 filed Critical Предприятие П/Я А-3162
Priority to SU843803705A priority Critical patent/SU1265784A1/ru
Application granted granted Critical
Publication of SU1265784A1 publication Critical patent/SU1265784A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

Изобретение относитс  к вычислительной технике и служит дл  св зи канала вычислительной машины с внешними абонентами. Цель изобретени  повьш1ение быстродействи . Устройство содержит блок выборки, блок управлени , формирователь байта состо ний, блок сравнени , генератор, регистр команд, блок приоритета, регистр адреса , дешифратор, регистр состо ний, два коммутатора. 2 з.п. ф-лы, 5 ил. (Л С

Description

Изобретение относитс  к вычислительной технике и служит дл  св зи канала .вычислительной машины с внешними абонентами. Цель изобретени  - повьш1ение быст родействи  устройства. На фиг.1 приведена блок-схема предлагаемого устройства; на фиг.2 функциональна  схема блока выборки; на фиг.З - функциональна  схема блока управлени ; на фиг.4 -функциональ на  схема коммутатора; на фиг.З функциональна  схема формировател  байта состо ни . Устройство содержит (фиг.1) блок I выборки, блок 2 управлени , формирователь 3 байта состо ни , шифратор 4,- коммутатор 5, блок 6 сравнени , регистр 7 адреса, блок 8 приоритета, регистр 9 состо ни , дешифратор 10, регистр 11 команд и коммутатор 12. Блок 1 выборки (фиг.2) содержит узел 13 сравнени , элементы И 14- 18 одновибратор 19, триггеры 20 - 25, регистр 26, дешифратор 27, однойибра тор 28, элементы И-ИЛИ 29 и 30, элементы НЕ 31 и 32, элемент 33 задержки и элемент ИЛИ 34. Блок 2 управлени  (фиг.3) содержит элементы И-ИЛИ 35 -т 40 триггеры 41 - 4.3,- элементы И 44 и 45, элемент НЕ 46, группу элементов НЕ 47, одновибраторы 48 и 49 и дешифратор 50. ГЫны 51-70  вл ютс  св з ми между входами и выходами блоков. . , Управл юща  информаци  и данные и канала поступают на вход 71, а передаютс  данные в канал на выход 72. При этом управл ющие сигналь от кана ла поступают на вход 73, а управл ю-щие сигналы от устройства в канал поступают на выход 74. Выход 75 и вход 76 устройства под ключаютс  соответственно к управл ющим входам и выходам внешних абонентов . Обмен информацией с абонентами осуществл етс  по входу 77 и выходу 78. Позици ми 79 - 82 обозначены внутренние св зи в устройстве. Коммутатор 12 (фиг.4) содержит коммутатор 83 управл ющих сигналов, коммутатор 84 информации, элемент И 85 и элемент ИЛИ 86. Коммутатор 84 информации осуществл ет коммутацию информационных сигналов, поступающих как от внешних абонентов в устройство (через вход 77 устройства), так и информационных сигналов, поступающих от устройства к внешним абонентам (через выход 78 устройства). При этом выбор нужного абонента осзтцествл етс  по сигналу, поступающему с выхода регистра 7 через вход 80 на коммутирующий вход коммутатора 84. Кроме байтов информации, через коммутатор 84 и выход 78 устройства на внешние абоненты выдаетс  байт команды , который поступает с вьпсода регистра 11 через вход 82 на первый вход элемента И 85, на второй вход которого поступает строб выдачи команды с выхода элемента И 45. Коммутатор 83 управл ющих сигналов работает аналогично коммутатору 84, т.е. осуществл ет вьщачу и прием управл юш 1х сигналов одному из внешних абонентов (через вход 76 устройства и выход 75) в соответствии с сигналом, поступающим с входа 80 на его коммутирзгющий вход. Формирователь 3 (фиг.5) содержит элементы НЕ 87 - 89, элемент 90 задержки , элемент И-ИЛИ 91 и триггеры 92 - 94, которые осуществл ют запоминание и хранение признаков дл  последующей вьщачй их в байте состо ни  через коммутатор 5 и выход 72 устройства в канал. Позици ми 95 - 99 обозначены входы и выходы формировател . Триггер 92 запоминает признак Сбой в устройстве, а триггеры 93 и 94 признаки Конец обмена и Внимание соответственно. Триггер 92 переходит в единичное состо ние по сигналу с выхода элемента И-ИЛИ 91, когда на его первьй вход поступает сигнал с входа 98 или сигнал с входа 96 совпадает с сигналом с выхода элемента НЕ 89, а также когда сигнал с выхода элемента НЕ 87 совпадает с сигналом с выхода элемента НЕ 88. На элементы НЕ 88 и 89 поступают сигналы с дешифратора 10 состо ний, отвечающие состо ни м внешнего абонента Готов и Продолжение соответственно. Триггер 93 переходит в единичное состо ние по сигналу с выхода дешифратора 10 состо ний, соответствующему состо нию внепгаего абонента Готов. Триггер 94 переходит в единичное состо ние по сигналу с выхода дешифратора 10 состо ний, соответствующему состо нию внешнего абонента Готов оператор . Триггеры 92 и 93 обнул ютс  сигналом с выхода триггера 22, который через элемент 90 задержки
поступает на нулевые входы этих триггеров .
Устройство имеет также синхровход 100, а блоки 1 и 2 - синхровходы 101 и 102 соответственно.
Блок 1 предназначен дл  формировани  сигналов управлени  и идентификации от абонента (АДР-А, ВБР-А, ИНФ-А РАБ-А, УПР-А, ТРБ-А). Блок 2 служит дл  формиройани  сигналов управлени  внешним абонентам и приема ответных сигналов от абонента. Формирователь
3байта состо ни  служит дл  формировани  указателей, передаваемых в канал в байте состо ни  (БС). Шифратор
4предназначен дл  формировани  кода операции команды абонента. Коммутатор 5 информации осуществл ет вьщачу на ШИН-А данных и служебной информации при работе с каналом. Блок 6 сравнени  служит дл  сравнени  адреса абонента с адресом, полученным от канала. Регистр 7 адреса осуществл ет хранение адреса абонента. Блок 8 приоритета осуществл ет выбор требований абонентов на обслуживание в соответствии с присвоенными им приоритетами и формирование кода адреса абонента.Регистр 9 состо ний осуществл ет прием и хранение байтов состо ки  внешнего абонента (БСВА). Регистр
11 служит дл  хранени  байта команды дл  внешнего абонента. Коммутатор 12 предназначен дл  подключени  нескольких .радиальных интерфейсов и передачи по ним служебной информации, данных и обмена сигналами управлени .
Устройство работает следующим образом .
Работа устройства по инициативе канала начинаетс  с последовательности сигналов начальной выборки вьщачей адреса на вход 71 и сигналов АДР-К и ВБР-К на вход 73 устройства, В узле 13 сравнени  адрес сравниваетс  с адресом, присвоенным устройству в системе, и в случае несравнени  узел 13 выдает на выход 74 устройства сигнал ВБР-А. При опознании адреса узел 13 выдает сигнал на вход элемента И 14, и вырабатьшаетс  сигнал РАВ-А, который означает подключение устройства к каналу и с выхода триггера 20 поступает на выход 74 устройства . Одновременно с этим в регистр 7 заноситс  адрес внещнего абонента, с которым будет осуществл тьс  обмен. Получив сигнал РАБ-А, канал сбрасывает с входа 73 устройства сигнал АДР-К. При этом вырабатываетс  импульс на выходе одновибратора 28 и срабатьгоает триггер 21, с выхода которого на выход 74 устройства поступает сигнал АДР-А. Одновременно с выхода коммутатора 5 на выход 72 выдаетс  адрес. Канал сравнивает этот адрес с переданным и в случае их совпадени  выдает команду на вход 71 устройства и сигнал УПР-К на вход 73 При этом триггер 21 обнул етс , разреша  каналу сн ть сигнал УПР-К, а на выходе элемента И I5-по вл етс  сигнал записи команды в регистр 26, по которому на выходе элемента И-ИЛИ 40 формируетс  сигнал приема команды в регистр 11. В последний заноситс  код команды Ввод или Вьшод (при получении от канала соответственно команд Считывание или Запись) с выхода шифратора 4 и адрес- абонента с регистра 7. Команда поступает через коммутатор 12 и выход 78 устройства в радиальный интерфейс в соответствии с кодом, хран щимс  в регистре 7, сопровождаема  сигналом управлени  Обращение, который поступает через коммутатор 12 на выход 75 устройства с выхода триггера 42. Абонент, прин в команду, вьщает сигнал управлени  на вход 76 устройства и БСВА на вход 77. БСВА с выхода коммутатора 12 поступает на вход регистра 9, куда он записываетс  по сигналу с выхода одновибратора 49. Дл  нормальной отработки команды необходимо получение от абонента БСВА с состо нием Продолжение. При этом по сигналу с вьпсода дешифратора IО формирователь 3 вьщает на выход 72 устройства нулевой БС и одновременно на выход 74 устройства поступает сигнал УПР-А с выхода триггера 22, при этом по сигналам с выходов дешифраторов 10 и 50 на выходе элемента И-ИЛИ 38 формируетс  сигнал, который переводит в единичное состо ние триггер 43, Канал подтверждает прием БС выдачей сигнала ИНФ-К. Если абонент вьщал БСВА с состо нием, отличным от Продолжение, формирователь 3 вьщает БС с битом Свой в устройстве, обмен данными не осуществл етс , а устройство отключаетс  от канала. При этом по сигналу с выхода элемента И-ИЛИ 30 взводитс  триггер 24, который обнул ет триггер 20, что означает отключение устройства от канала. Одновременно обнул етс  триггер 42, и абонент отключаетс  от устройства.
Если канал выдал устройству команду Запись, то после приема нулевого БС канал выдает на вход 71 байт данньпс и сигнал ИНФ-К на вход 73 в ответ на запрос - сигнал ИНФ-А с выхода триггера 23. При этом на выходе элемента И 17 по вл етс  импульс, по которому формируетс  сигнал на выходе элемента И-ИЛИ 35, перевод щий триггер 41 в единичное состо ние, и сигнал с его выхода через коммутатор 12 поступает к-абоненту. С выхода коммутатора 12 на выход 78 устройства поступает также байт данных. Абонент подтверждает получение байта данньпс вьщачей на вход 76 устройства сигнала управлени , который, пройд  через коммутатор 12 и элемент И-ИЛИ 36, обнул ет триггер 41. Затем устройство снова запрашивает байт данных у канала, выдава  на выход 74 сигнал ИНФ-А. Обмен заканчиваетс  по инициативе канала, когда в ответ на очередной запрос байта данных канал отвечает сигналом УПР-К. Это приводит к формированию сигнала на выходе элемента И-ИЛИ 39, обнул ющего триггеры 42 и 43. Обнаружив сброс сигнала Обращение, абонент отключаетс  от устройства, снима  сигнал управлени  с входа 76, что приводит к выработке сигнала на выходе одновибратора 48, по которому формируетс  сигнал приема команды на элементе И-ШШ 40. По сигналу с выхода последнего в регистр 11 заноситс  команда Конец блока с выхода шифратора 4. Одновременно взводитс  триггер 42 и через коммутатор 12 и выходы 75 и 78 устройства к абоненту поступает команда Конец блока и сигнал Обращение . Абонент отвечает выдачей БСВА на вход 77 и сигнала управлени  на вход 76, по переднему фронту которого БСВА записьшаетс  в регистр 9, и через элемент 33 задержки,и элемент И 18 взводитс  триггер 22. При этом формирователь 3 выдает через коммутатор 5 на выход 72 устройства БС с указател ми конца обмена, а также с указателем Сбой в устройстве, если от абонента получен БСВА, отличий от Готов. Канал отвечает сигналом ИНФ-К, при этом триггер 24 переходит в единичное состо ние, и сигнал с
его выхода обнул ет триггер 20, что означает окончание выполнени  команды устройством. Одновременно обнул - етс  триггер 42, разреша  отключитьс  5 абоненту.
Если выполн етс  команда Считьшание , то после последовательности начальной выборки устройство выдает абоненту команду Ввод через выход 78 устройства и сигнал Обращение через выход 75. Абонент отвечает выдачей БСВА с состо нием Продолжение . Получив БСВА, устройство снимает команду Ввод. Обнаружив это, абонент вьщает байт данных на вход 77 устройства, одновременно сопровожда  его сигналом управлени  на входе 76 устройства. При этом на выходе элемента И-ИЛИ 37 формируетс  сигнал,
который переводит триггер 23 в единичное состо ние, на выход 74 устройства поступает сигнал ИНФ-А, и на выход 72 вьщаетс  байт данных с выхода коммутатора 5. Канал подтверждает получение байта данных вьщачей на вход 73 устройства сигнала ИНФ-К, что вызывает формирование сигнала на выходе элемента И 17 и сигнала на выходе элемента И-ИЛИ 35, который переводит
триггер 41 в единичное состо ние. Сигнал с выхода последнего поступает через коммутатор 12 и выход 75 устройства к абоненту, подтвержда , что байт данных прин т. Затем абонент выдает следующий байт данных. Передача информации заканчиваетс  по инициативе абонента. Передав последний байт данных, абонент снимает сигнал управлени  с входа устройства. При этом
0 формируетс  сигнал на выходе элемента И-ИЛИ 39, который обнул ет триггеры 42 и 43. Затем абонент вьщает сигнал Вызов на вход 77 устройства, который через коммутатор 12 и блок 8
5 поступает на блок 6 сравнени  и переводит в единичное состо ние триггер 25. По сигналу с выхода блока 6 на выходе элемента И-ИЛИ 40 формируетс  сигнал приема в регистр I1, кото0 рый также переводит в единичное состо ние триггер 42, сигнал с выхода которого поступает через коммутатор 12 на выход 75 устройства. Команда поступает на вход регистра 11 с шиф5 ратора 4, на вход которого поступает сигнал с выхода элемента И 16, при этом на выходе шифратора 4 формируетс  код команды Выдать состо ние.
Получив команду, абонент подключаетс  к устройству, вьщава  сигнал управлени  на вход 76 устройства, и вьщает БСВА на вход 77 устройства. При этом триггер 22-переходит в единичное сое- 5 на то ние, а формирователь 3 выдает в канал через коммутатор 5 БС с указател ми конца обмена и с указателем Сбой в устройстве, если от абонента был прин т БСВА с состо нием, отличным от Готов. Канал подтверждает прием БС выдачей сигнала ИНФ-К при этом триггер 24 переходит в единичное состо ние, и сигнал с его выхода обнул ет триггер 20, что означает отключение устройства от канала Одновременно обнул етс  триггер 42, разреша  абоненту отключитьс  от устройства . Когда абоненту требуетс  св зь с каналом дл  передачи данных, он выдает сигнал Вызов на вход 77 устройства . При этом триггер 25 устанавливаетс  в единичное состо ние, и с его выхода сигнал ТРБ-А передаетс  в канал через выход 74 устройства На сигнал ТРБ-А канал отвечает сигналом ВБР-К, который поступает на вход 73устройства. При этом на выходе элемента И 14 формируетс  сигнал, который переводит триггер 20 в единичное состо ние, и в канал через выход 74устройства поступает сигнал РАБ-А. При этом на выходе одновибратора 19 по вл етс  сигнал записи в регистр 7 куда поступает адрес абонента с выхода блока 8, сигналом с выхода элемен .та И-ИЛИ 29 триггер 21 переводитс  в единичное состо ние, и с его выхода сигнал АДР-А через выход 7 устройства поступает в канал, а через выход 72 устройства с выхода коммутатора 5 в канал поступает адрес абонента. Канал отвечает вьщачей сигнала УПР-К что приводит к обнулению триггера 2-1 Одновременно с вьщачей адреса в канал устройство осуществл ет формирование и выдачу абоненту команды Выдать состо ние. При этом по сигналу с выхода элемента И 16 шифратор 4 формирует на своем выходе код команды Выдать состо ние, а на элементе И-ИЛИ 40 формируетс  сигнал записи команды в регистр 11, который также переводит триггер 42 в единичное соето ние , и к абоненту через коммутатор 12 и выходы 75 и 78 устройства поступают соответственно сигнал Об12657848

Claims (3)

  1. ращение и команда Выдать состо ние . Абонент отвечает выдачей БСВА на вход 77 устройства и сопровождает его сигналом управлени , выдаваемым вход 76 устройства. При этом на выходе одновибратора 49 вырабатываетс  сигнал приема БСВА в регистр 9, который, кроме того, через элемент 33 задержки и элемент И 18 переводит в единичное состо ние триггер 22. Одновременно по сигналу с выхода дешифратора 10 формирователь 3 выдает через коммутатор 3 на выход 72 устройства БС с указател ми, соответствующими прин тому БСВА. При этом на выход 74 устройства поступает сигнал УПР-А с выхода триггера 22. Канал в ответ на него выдает сигнал ИНФ-К на вход 73 устройства, разреша  обнуление триггера 22. При этом сигналом с выхода элемента И-ИЛИ 30 триггер 24 переводитс  в единичное состо ние и обнул ет триггер 20. Формула изобретени  1. Устройство дл  сопр жени  вычислительной машины с внешними абонентами , содержащее блок выборки, блок управлени , блок сравнени , регистр адреса, регистр команд, регистр состо ни , дешифратор, причем группа входов логических условий блока выборки и первый вход блока управлени  подключены к группе управл ющих выходов вьиислительной машины, перва  группа выходов логических условий блока выборки подключена к группе управл ющих входов вычислительной машины,труппа информационных входов регистра адреса и группа адресных входов блока выборки подключены к группе адресных вьгходов вычислительной машины, синхровход блока выборки соединен с синхровходом блока управлени  и  вл етс  синхровходом устройства , при этом первый выход блока управлени  соединен с первым установочным входом блока выборки, второй установочный вход которого соединен с вторым выходом блока управлени  и с входом записи регистра состо ни , информационный выход которого соединен информационными входами депшфратора. выход которого соединен с вторым установочным входом блока управлени , перва  и втора  группы входов логических условий которого соединены с второй и третьей группами выходов логических условий блока выборки соответстйенно , выход записи которого соединен с входом записи регистра адреса, группа информационных выходов которого соединена с группой информационных входов регистра команд группа информационных выходов которо го соединена с третьей группой входов логических условий блока управле ни , третий выход которого соединен с входом записи регистра команд, отличающеес  тем, что, .с целью повышени  быстродействи , в него введены шифратор, формирователь байта состо ни , регистр приоритета два коммутатора, причем информационный выход первого коммутатора подклю чен к информационному входу вычислительной машины, перва  и втора  груп пы информационных, входов-выходов второго коммутатора подключены к группам управл ющих и информационных входов-выходов внешних абонентов соответственно , группа управл ющих вхо дов второго коммутатора подключена к группе адресных выходов вычислительной машины, первый установочный вход формировател  байта подключен к соответствующему управл ющему выходу вычислительной машины, при этом второй установочный вход формироват л  байта состо ни  и управл ющий вход первого коммутатора соединены с соответствующими выходами первой группы выходов логических условий блока выборки, втора  и треть  груп пы выходов логических условий которого соединены с первой и второй группами информационных входов шифр тора соответственно, группа информационных выходов которого соединена с группой информационных входов регистра команд, группа информационных выходов которого соединена с первой группой информационных входов второго коммутатора, втора  группа информационных входов которого соединена с первой группой входов сравнени , с первой группой информационных
    входов второго коммутатора и с группой информационных выходов регистра адреса, вход чтени  которого соединен с выходом регистра приоритета, группа выходов которого соединена с второй группой входов блока сравнени , выход равенства которого соединен с третьим установочным входом
    .ветственно, синхровход первого триггера соединен с синхровходами второго и третьего триггеров и  вл етс  синхровходом блока управлени , вьпсо55 ды четвертого элемента И-ИЖ и второго одновибратора  вл ютс  первым и вторым выходами блока управлени  соответственно, выход второго эле410 формировател  байта состо ни , группа установочных входов которого соединена с группой выходов дешифратора, третий установочньй вход блока выборки соединен с выходом регистра приоритета , группа информационных входов которого соединена с группой информационных входов регистра состо ний, с второй группой информационных входов первого коммутатора и с первой группой информационных выходов второго коммутатора, втора  группа информационных выходов и группа тактовых входов , которые соединены с четвертой группой входов логических условий и группой выходов блока управлени  соответственно , третий установочный вход которого соединен с выходом неравенства блока сравнени , группа информационных выходов формировател  байта состо ний соединена с третьей группой информационных входов первого коммутатора.
  2. 2. Устройство по П.1, отличающеес  тем, что блок управлени  содержит дешифратор, два одновибратора , три триггера, шесть элементов И-ИЛИ, два элемента И, элемент НЕ, группу элементов НЕ, причем первые входы первого и второго элементов И-ИЛИ и первого элемента И образуют первую группу входов логических условий блока управлени , вторые входы первого и второго элементов И-ИЛИ и первые входы третьего и четвертого элементов И-ИЛИ образуют вторую группу входов логических условий блока управлени , группа информационных входов дешифратора образует третью , группу входов логических условий блока управлени , второй вход третьего элемента И-ИЛИ, входы элементов НЕ группы и входы первого и второго одновибраторов образуют четвертую группу входов логических условий блока управлени , первые входы п того и шестого элементов И-ИЛИ и третий вход второго элемента И-ИЛИ  вл ютс  первым, вторьт и третьим установочными входами блока управлени  соотмента И-ШТИ соединен с единичньгм входом второго триггера и  вл етс  третьим выходом блока управлени ,-выходы первого и второго триггеров первого и второго элементов И образ.уют группу выходов блока управлени , при этом выход первого элемента И-ИЛИ с входом элемента НЕ, выход которого соединен с вторым входом четвертого элемента И-ЙЛИ, третий вход которого соединен с выходом третьего триггера, нулевой вход которого соединен с выходом п того элемента И-ИЛИ и с нулевым входом второго триггера, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с первым выходом элемента НЕ группы, второй выход которого соединен с третьим входом третьего элемента И-ИЛИ, выход которого соединен с нулевым входом первого триггера, второй вход первого элемента И соединен с первым выходом дешифратора, с вторым входом шестого элемента И-ИЛИ и вторым входом п того элемента И-ИЛИ, третий вход которого соединен с вторым выходом . дешифратора и с третьим входом шестого элемента И-ИЛИ, выход которого соединен с единичным входом третьего триггера, выход первого одновибратора соединен с четвертыми входами второго и шестого элементов И-ИЛИ.
  3. 3. Устройство по п.1, о т л и ча-ющеес  тем, что блок выборки содержит узел сравнени , регистр, дешифратор, шесть триггеров, два одновибратора , п ть элементов И, два элемента И-ИЛИ, один элемент ИЛИ, два элемента НЕ, один элемент задержки , причем группа входов узла сравнени  соединена с группой информационных входов регистра и образует группу адресных входов блока выборки, вход узла сравнени , первьй и второй входы первого элемента И, первьй вход второго элемента И образуют группу входов логических условий блока выборки, выходы первого, второго, третьего, четвертого и п того триггеров , первый выход узла сравнени  образуют первую группу выходов логических условий блока выборки, выходы второго, третьего и четвертого элементов И образуют вторую группу выходов логических условий блока выборки, синхровход первого триггера соединен с синхровходами второго, третьего.
    .четвертого, п того, шестого триггеров и  вл етс  синхровходом блока выборки , выход первого одновибратора  вл етс  выходом записи блока выборки , группа выходов дешифратора образует третью группу выходов логических условий блока выборки, единичный вход п того триггера, вход элемента задержки и единичный вход первого триггера  вл ютс  первым, вторым и третьим установочными входами блока выборки соответственно, при этом в блоке выборки первый вход первого элемента И объединен с нулевым входом третьего триггера, с первым входом третьего элемента И и входом первого элемента НЕ, выход которого соединен с первым входом п того элемента И, второй вход которого соединен с выходом элемента задержки, нулевой вход первого триггера объединен с входом второго одновибратора и входом узла сравнени , второй выход которого соединен с третьим входом первого элемента И, выход которого соединен с единичными входами второго триггера и входом первого одновибратора , первый вход второго элемента И объединен с первым входом элемента ИЛИ, с первым входом первого элемента И-ИЛИ, с нулевым входом четвертого триггера, единичный вход которого соединен с выходом п того элемента И, первый вход четвертого элемента И соединен с первым входом второго элемента И-ИЛИ, с четвертым входом первого элемента И и с выходом первого триггера, выход второго одновибратора соединён с вторым входом второго элемента И-ИЛИ, третий вход которого соединен с выходом второго тригI гера, с вторым входом четвертого эле ,мента И и с входом элемента НЕ, выход которого соеданен с выходом первого элемента И-ИЛИ, второй вход которого соединен с выходом четвертого триггера и с вторым входом элемента ИЛИ, третий вход которого соединен с выходом шестого триггера и нулевым входом второго триггера, вход дешифратора соединен с выходом регистра, выход элемента ИЛИ соединен с нулевым входом п того триггера,выход второго элемента И-ИЛИ соединен с единичными входом третьего триггера,вькод которог го соединен с вторым входом третьего элемента И,выход п того триггера соединен с вторьм входом второго элемента И.
    ФигЛ
    Фиг. 2
    68
    1265784
    юг 70
    61
    62
    65
SU843803705A 1984-10-11 1984-10-11 Устройство дл сопр жени вычислительной машины с внешними абонентами SU1265784A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843803705A SU1265784A1 (ru) 1984-10-11 1984-10-11 Устройство дл сопр жени вычислительной машины с внешними абонентами

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843803705A SU1265784A1 (ru) 1984-10-11 1984-10-11 Устройство дл сопр жени вычислительной машины с внешними абонентами

Publications (1)

Publication Number Publication Date
SU1265784A1 true SU1265784A1 (ru) 1986-10-23

Family

ID=21143456

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843803705A SU1265784A1 (ru) 1984-10-11 1984-10-11 Устройство дл сопр жени вычислительной машины с внешними абонентами

Country Status (1)

Country Link
SU (1) SU1265784A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 955016, кл. G 06 F 3/04, 1983. Авторское свидетельство СССР № 911499, кл. G 06 F 3/04, 1982. *

Similar Documents

Publication Publication Date Title
SU1265784A1 (ru) Устройство дл сопр жени вычислительной машины с внешними абонентами
US6029218A (en) Data transfer method and data transfer device
SU1160425A1 (ru) Устройство дл формировани сигнала идентификации работы абонента
SU1702381A1 (ru) Устройство дл межмашинного обмена информацией
SU1728867A1 (ru) Устройство дл сопр жени ЭВМ с общей магистралью
SU1456964A1 (ru) Устройство дл сопр жени процессора с устройствами ввода-вывода
SU1501077A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1635188A1 (ru) Устройство дл сопр жени ЭВМ с периферийной системой
RU1783531C (ru) Устройство дл сопр жени цифровых вычислительных машин
SU1538172A1 (ru) Устройство дл сопр жени оконечного устройства с мультиплексным каналом передачи информации
SU1640703A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1300485A1 (ru) Устройство дл сопр жени ЭВМ с периферийными устройствами
SU1425699A1 (ru) Устройство дл сопр жени периферийных устройств с ЭВМ
SU1596339A1 (ru) Устройство дл сопр жени периферийного устройства с ЭВМ
SU1125617A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
SU1259276A1 (ru) Адаптер канал-канал
SU1367018A1 (ru) Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств
SU1345205A1 (ru) Устройство дл обмена информацией
SU734649A1 (ru) Встроенный мультиплексный канал
SU1599865A1 (ru) Устройство дл сопр жени группы процессоров с группой внешних устройств
SU1594553A1 (ru) Устройство дл сопр жени ЭВМ с внешним абонентом
SU1310828A1 (ru) Устройство дл обмена информацией
SU1176338A2 (ru) Устройство дл сопр жени
SU1180915A1 (ru) Система коммутации вычислительных устройств,устройство коммутации св зи и устройство сопр жени
SU1575191A1 (ru) Устройство дл сопр жени ЭВМ с абонентами