SU1257673A1 - Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами - Google Patents

Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами Download PDF

Info

Publication number
SU1257673A1
SU1257673A1 SU833631756A SU3631756A SU1257673A1 SU 1257673 A1 SU1257673 A1 SU 1257673A1 SU 833631756 A SU833631756 A SU 833631756A SU 3631756 A SU3631756 A SU 3631756A SU 1257673 A1 SU1257673 A1 SU 1257673A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
inputs
address
Prior art date
Application number
SU833631756A
Other languages
English (en)
Inventor
Александр Юрьевич Иванов
Елена Павловна Некрасова
Original Assignee
Донецкий Ордена Трудового Красного Знамени Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Донецкий Ордена Трудового Красного Знамени Политехнический Институт filed Critical Донецкий Ордена Трудового Красного Знамени Политехнический Институт
Priority to SU833631756A priority Critical patent/SU1257673A1/ru
Application granted granted Critical
Publication of SU1257673A1 publication Critical patent/SU1257673A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и может быть использовано при создании ана- лого-цифровых устройств и систем дл  моделировани  динамических объектов и систем управлени  в реальном масштабе времени. Цел.ью изобретени  Явл етс  повышение производительности. Дл  достижени  зтой цели устройство св зи между цифровой и аналоговой вычислительными машинами (ЦВМ и АВМ) содержит аналого-цифровой прео бразо- ватель, цифроаналоговый преобразователь , счетчики, регистры, элементы И, ИЛИ, НЕ, задержки, генератор импульсов , дешифратор триггеры, узлы подключени  к шине, схемы сравнени , сумматор, триггер, блоки задани  временных интервалов содержащие счетчики , регистры, схемы сравнени , зле- менты ИЛИ. Указанные признаки и соответствующа  организаци  взаимосв зей позвол ет оптимизировать врем  обмена между ЦВМ и блоком пам ти и АВМ il блоком пам ти за счет совмещени  операций. 1 з.п.ф-лы, 1 ил. S (Л с ел 1 в5 со

Description

Изобретение относитс  к вычислительной технике и может быть использовано при создании аналого-цифровых устройств и систем дл  моделировани  дннамическик объектов и систем управлени  в реальном масштабе времени
Цель изобретени  - повьпиение производительности устройства.
На чертеже изображена блок-схема устройства.
Устройство содержит пи4)ровую вычислительную машину (ЦВМ) 1, аналоговую вьгчислительную машину (АВМ) 2, блок пам ти (БП) 3, многоканальный аналого-цифровой преобразователь А (ЛЩ1), многоканальный циф роаналогозый преобразователь (ЦДЛ) 5 второй шинный формирователь 6, седьмой шинный формирователь 7, первый 8 и второй 9 элементы И, дешифратор 10 адреса, п тьй элемент ИЛИ 11, третий счетчик 12, тр€;тий .элемент И 13, второй элемент НЕ 14, второй элемент 15 задержки, третий регистр 16,.пер- вьй элемент ИЛИ 17, восьмой шинный формирователь 18, генератор 19 импульсов , третий шинный формирователь
20,четвертый шинный формирователь
21,второй элемент ИЛИ 22, сумматор 23, первый элемент НЕ 24, четвертый элемент И 25, первый элемент 26 задержки , перпьй счетчик 27, первую схему 28 ера гонени , третий элемент ШШ 29, шестой элеме нт И 30, первой регистр 31, первьй триггер 32, седьмой элемент И 33, второй регистр
34, шестой шинньй формирователь 35, седьмой элемент ИЛИ 36, п тый Ш1Ш- ный формирователь 37, вторую схему 38 сравнени , второй счетчик 39, четвертый элемент 40 задержки, чет- вертьш элемент ИЛИ 41, п тый элемент И 42, второй триггер 43, шины адреса 44, данных 45, Запись 4.6, Чтение 47, Прерывание 48 ЦВМ, шикы адреса 49, данных 50, Запись 51, Чтение 52 блока пам ти, счетчик 53, регистр 54, схему 55 сравнени  и элемент ИЛИ 56 блоков 58 задани  временного интервала, первый шинный формирователь 57, восьмой элемент ИЛИ 59, шестой элемент ИЛИ 60, восьмой элемент И 61, третий триггер 62, дес тый элемент И 63, третий элемент 64 задержки, дев тый элемент ИЛИ 65, дев тый элемент И 66
На этапе подготовки исходна  задача раздел етс  на две части, одна
из которых предназначена дJт  решени  на аналоговой АВМ 2, а друга  - на цифровой части устройства ЦВМ 1. В свою очередь, цифрова  часть исходной задачи разбиваетс  на К программ , кажда  из которых предназначена дл  вычислени  значений переменной Y; и период вычислени  которой равен T| (). Кажда  программа
работает в соответствии со следующим алгоритмом: ввод j значений переменных Zj (j 1-M, Min) из АВМ 2, расчет текущих значений переменных Y; , выдача через цифроаналоговый преобразователь рассчитанных значений. Св зь между переменными в решаемой задаче осуществл етс  по каналам АД11 4 и ДАЛ 5. Пусть в АВМ 2 передаютс  переменные У, , Y2,...,Y« из ЦВМ 1, а
из АВМ 2 в ЦВМ 1 - переменные Ъ , Z ,,.,,Z., В ЦВМ 1 вводитс  К программ задачи моделировани  и программ обработки прерываний, причем каждой программе вычислени  переменной присваиваетс  соответствующий частоте изменени  фазовой переменной приоритет. Так, например, первой программе, имеющей минимальный период расче.та переменной Y , присваиваетс 
самый высокий приоритет, а К-й программе , вычисл ющей переменную Y: с наибольшим периодом, присваивает- |с  самый низкий приоритет. При пос- туплении единичного сигнала с выхода элемента ИЛИ 56 j-ro блока 58 устанавливаетс  в единицу j-й разр д регистра 16, что свидетельствует о поступлении нового интервала времени Т; , в течение которого должна быть вьшолнена программа с номером J. Перва  программа кроме вычислени  значени  переменной Y( осуществл ет ввод К значений Z из ВП 3 и вьщачу вычисленных значений переменных Y.
Алгоритм работы программы обработки Прерьшаний ЦВМ 1 состоит в следующем.
Ввод содержимого регистра 16 в ЦВМ 1. Если в результате проверки
содержимое регистра равно нулю, то производитс  выход их программы обработки прерываний в прерванную фоновую программу. Последней командой Запись по второму адресу БП 3 перед
выходом из программы обработки прерываний ЦВМ 1 устанавливает триггер 62 в единичное состо ние, что разрешает поступление на naiHy 48 Пре
Срывание сигналов Прерывание вьфабатываемых в блоках 58. В противном случае анализируетс  значение разр дов информации, прин той с регистра 16, начина  со стар- шего. Если i-й разр д регистра 16 равен единице, то производитс  запуск программы с номером i, в противном случае переходим к пункту Б, а после выполнени  i-й программы также выполн ютс  действи  пункта Б
Если проведены значени  всех разр дов регистра, то переходим к пункту А, так как за врем  выполнени  i-й програмь« 1 может наступить интервал Т запуска j-й программы. В противном случае программа переходит к анализу следук цего разр да информации, введеной из регистра 16.
Ячейки БП 3 с 1-й по К-ю отвод т- с  дл  хранени  результатов преобразовани  с 1-го по К-й канал АЦП А, с К+1-Й по К+М-ю - дл  хранени  данных , предназначенных дл  вьщачи с 1-го по М-й канал ЦАП 5. Таким об- разом, в регистр 34 необходимо занести конечный адрес К каналов АЦП 4, одновременно  вл ющийс  конечным адресом обмена мезвду АЦП 4 и БП 3, В регистр 3t необходимо занести ко- нечный адрес М каналов ЦАП 5. Адреса обмена между БП 3 и ЦАП 5 формируютс  в сумматоре 23, на первый вход которого поступает конечный адрес обмена АЦП 4 и БП 3, а на второй - те- кущкй адрес цифроаналогового преобразовани . На регистр 54 каждого из К блоков запуска программ заноситс  двоичный код числа разрешающих сигналов генератора- 19 импульсов, дли- тельность которого равна периоду Tj расчета текущих значений соответствующих переменных Y: .ЦВМ 1 в свободное от решени  задачи моделиро вани  врем  зан та обработкой фона- вых программ.
По единичному сигналу, поступающему с входа Пуск устройства, запускаютс  на работу АВМ 2 и через элемент 15 задержки АЦП 4. Единичный . сигнал с входа Пуск поступает на единичный вход триггера 43 и нулевые входы триггеров 32 и 62, устанавлива  эти триггеры в состо ние 1 и о соответственно. Единичный сигнал с входа Пуск устройства поступает на второй вход элемента ИЛИ 41, вызыва  поступление единичного
10
5
30 35 40 45
50 55
сигнала с его выхода на установочный вход счетчика 39, на выходе которого устанавливаетс  начальньй адрес аналого-цифрового преобразовател . 6 АЦП 4 происходит опрос и преобразование непрерывпьЕс сигналов, соответствующих переменным Z,, Z2,...,Z,,, поступа5ощ11х с выхода АВМ 2 на информационный вход АЦ11 4, начина  с начального адреса (находитс  в. счетчи- ке 39) и по конечный адрес (находитс  в регистре 34). АЦП 4 преобразует аналоговый сигнал в дискретную форму, пода.ет его на информационный вход шинного формировател  37, вьфабаты- - ва  при этом единичный сигнал на вы-- ходе Конец преобразовани , который поступает на второй вход элемента И 42 и вход элемента НЕ 14. Текущий адрес аналого-цифрового преобразовател  с выхода счетчика 39 поступает на информационный вход шинного формировател  35. Если при этом не производитс  обмен информа.- цией между БП 3 и ЦВМ 1, нулевой сигнал с первого выхода дешифратора 10, поступа  на вход элемента НЕ 24, вызывает поступление единичного сигнала с его выхода на первые входы элементов И 25 и 42. С приходом разрешающего сигнала с выхода генератора 19 на третий вход элемента И 42 единичный сигнал с его выхода поступает .на управл ющие входы шинных формирователей 37 и 35, вход элемента 40 задержки и первый вход элемента ИЛИ 36, единичный сигнал с выхода которого поступает на шину Запись 5.1 БП 3. Таким образом организуетс  запись преобразованной АЦП 4 информахдаи, поступающей с выхода 1ВДННОГО формировател  37 на шину 50 данных по адресу, .поступающему с выхода шинного формировател  35 на адресную шину 49 БП 3. Единичный сигнал с выхода элемента 40 задержки поступает на счетный вход счетчика 39, увеличива  его содержимое (номер канала АЦП 4) на единицу. После приема нового адреса АЦП 4 перехо-г дит к преобразованию сигналов, пос- . тупающих из АВМ 2, по следующему каналу , -при этом на информационном выходе и выходе Конец преобразовани  вырабатываютс  сигналы нулевого уровн . Таким образом, обеспечиваетс  цикличность работы АЦП 4. Счетчик 39 увеличивает свое содержимое до тех
пор, пока оно не станет равным содержимому регистра 34. В этом случае схема 38 сравнени  вьфабатывает единичный сигнал, который поступает на единичный вход триггер 32 и первый вход элемента ИЛИ 41, с выхода которого единичный сигнал, поступа  на установочный вход счетчика 39, устанавливает его в начальное состо ние . Единичный сигнал на единичном входе три1 гера 32 взводит его в состо ние 1, котора  поступает на второй вход элемента И 30 и первый вход элемента И 33, на втором входе которого установлен единичный сиГ нал с выхода триггера 43, Единичный сигнал с выхода элемента И 33 поступает на вторые входы элементов ИЛИ 11 и 29, с выходов которых еди
ничные сигналы поступают на установочные входы счетчиков 12 и 27 соответственно , устанавлива  их в начальное состо ние. Единичньй сигнал с выхода элемента И 33 поступает на установочные входы каждого из К бло - ков 58, в каждом из которых этот сигнал поступает на второй вход элемента ИЛИ 56. Единичный сигнал с выхода элемента ШШ 56 j-ro блока 58 посту- пает на j-й вход К-разр дного реги- стра 16, с выхода которого сигналы поступают на информационный вход шинного формировател  18 и на К-входо- вой элемент ИЛИ 59. Единичный сигнал с выхода элемента ИЛИ 56 поступа ет на установочный вход счетчика 53, устанавлива  его в начальное состо ние . Поступление единичного сигнала с выхода элемента И 33. на. первый вхо элемента ИЛИ 60 вызывает поступление единичного сигнала с его выхода на шину 48 Прерывание ЦВМ 1. С приходом сигнала на шину 48 Прерывание ЦВМ 1 передает управление программе обработки прерывани , котора  пере- ходит к считыванию информационного слова, содержащегос  в регистре 16. Дч  этого по команде ЦВМ 1 на адресной шине 44 выставл етс  второй адрес ВП 3 и единичный сигнал с вто- рого выхода дешифратора 10 поступает на первый вход элемента И 66, на второй вход которого поступает единичный сигнал с шины 47 Чтение ЦВМ 1. Единичный сигнал с выхода И 66 поступает на управл ющий вход шинного формировател  18, с выхода которого информационное слово посту5 °
0
0 5 0 5 0 5
пает на шину 45 данных ЦВМ 1, Еди- ничньй сигнал с выхода И 66 через элемент 64 задержки поступает на установочный вход регистра 16, обнул   его содержимое. Программа прерывани  переходит к обработке информационного слова, прин того из регистра 16, после чего запускаетс  на выполнение сама  приоритетна  (перва ) программа вычислени  фазовой переменной, котора  включает обмен информацией между ЦВМ 1 и БП 3, При этом по команде ЦВМ 1 на адресной шине 44 выставл етс  первьй адрес БП 3 и сигнал на шине 47 Чтение, который поступает на первый вход элемента И
8,на второй вход которого поступает сигнал с первого выхода дешифратора 10, Единичный сигнал с выхода элемента И 8 поступает на первые входы элементов ИЛИ 17 и 22 и на управл ющий вход шинного формировател  6, с выхода элемента ИЛИ 22 сигнал поступает на шину 52 Чтение БП 3, Единичный сигнал с выхода элемента ИЛИ 17 поступает на управл ющий вход шинного формировател  57, Единичный сигнал с первого выхода дешифратора 10 также поступает на первый вход элемента И 13 и с приходом на его второй вход разрешающего сигнала с вькода генератора 19 единичный сигнал с выхода элемента И 13 поступает на счетный вход счетчика 12, с выхода которого первый адрес обмена БП 3 и ЦВМ 1 поступает через шинный формирователь 57 на адресную шину 49 БП 3, Информаци , считанна  по этому адресу, подаетс  на информационные входы шинного формировател  6, с выхода которого поступает на шину данных ЦВМ
1, С приходом следующего разрешающего импульса, с выхода генератора 19 на второй вход элемента И 13 единичный сигнал с его выхода, поступающий на счетный вход счетчика 12, увеличивает его содержимое на единицу и процесс чтени  повтор етс  по увеличенному на единицу адреса. После чтени  К-й  чейки ЦВМ 1 произво- . дит запись значений в БП 3, По команде ЦВМ 1 выставл етс  единичньй сигнал на шину 46 Запись, который поступает на первый вход элемента И
9,на второй вход KOTopoi o поступает еДиничньй сигнал с первого выхода дешифратора 10, Единичный сигнал с выхода элемента И 9 поступает на управл ющий вход шинного формировател  7 и на вторые входы элементов ИЛИ 17 и 36, ас выхода последнего - на шину 51 Запись БП 3. С приходом разрешающего сигнала на второй вход эле- 5 мента И 13 единичный сигнал, поступающий на счетный вход счетчика 12, увеличивает его содержимое на единицу и информаци , поступающа  с шины 45 данных ЦВМ 1 на информационный вход шинного формировател  7 и с его 1выхода на шину 50 данных БП 3, запи- сываетс  по К+1-му адресу. Запись переменных из ЦВМ 1 в БП 3 происходит
1А поступают на входы элемента И 25 соответственно. С приходом на его вход разрешающего сигнала с выхода генератора 19 единичны сигнал с выхода элемента И 26 поступает на управл ющие входы шинных формирователей 20 и 21, вход запуска ДАЛ 5 и второй вход элемента ИЛИ 22, с выхода которого единичньй сигнал поступает на шину 52 Чтение БП 3. Начальный адрес обмена ЦАП 5 и БП 3 с выхода сумматора 23 поступает на информационньш вход шинного формировател  21. Информаци , считанна  по
10
до последней просчитанной фазовой пе- адресу, поступающему с выхода шинно25
ременной, после чего на адресную вш- ну 4А по команде ЦВМ 1 выставл етс  второй адрес, Единичньй сигнал с второго выхода дешифратора 10 поступает на первый вход элемента ИЛИ 11, с вы- хода которого единичный сигнал поступает на установочньщ вход счетчика 12, устанавлива  его в начальное состо ние . По завершении обмена ЦВМ 1 продолжает выполнение первой программы . Дальнейша  работа ЦВМ 1 определ етс  алгоритмом работы программы обработки прерьгаани . С приходом ррэрешающего сигнала с выхода генератора 19 на первый вход элемента И 30 единичный сигнал с его выхода поступает на счетные входы счетчиков 53 блоков 58. Если в j-м блоке 58 содержимое счетчика 33 равно содер-
30
го. формировател  21 на адресную шк ну 49 БЦ 3, с шины 50 данных БП 3 поступает на информационный вход шинного формировател  20, с выхода которого передаетс  на информацион ный вход ЦАП 5. Единичный сигнал с выхода элемента И 25, поступа  ч 4рез элемент 26 задержки на счетньм ВХОД счетчика 27, увеличивает ег.о содержимое на единицу. Новьй адрес цифроаналогового преобразовател  п тупает на второй вход сумматора, на выходе которого формируетс  новый адрес обмена БП 3 и .ЦАП 5. Значение адреса обмена поступает н информационньш вход шинного формировател  21, и с приходом на его управл ющий вход единичного сигнал с выхода элемента И 25 цикл обмена
жимому регистра 54, единичный сигнал,35 повтор етс . При равенстве содер- выработанный схемой 55 сравнени , через элемент ИЛИ 56 поступает на j-й вход регистра 16, с выхода которого единичньй сигнал через элемент ИЛИ 59 и дальше через элемент И 63 40 поступает на шину 48 Прерывание ЦВМ 1, в случае, если триггер 62 находитс  в единичном состо нии. Если же в блоках 58 содержимое счетчика 53 меньше содержимого регистра 54, 45 то сигнал не поступает на шину 48 Прерывание и ЦВМ t переходит к выполнению очередной фоновой программы. В то врем , когда ЦВМ 1 зан та об работкой программ и не требует с БП 50 3, на выходе элемента НЕ 24 устанавливаетс  единичный сигнал, разреша  запись информации в БП 3 из АЦП 4. Если АЦП 4 не готов к обмену с БП 3, на выходе элемента НЕ 14 устанавли- 55 ваетс  единичный сигнал, разреша  передачу информации из БП 3 в ДАЛ 5. Единичные сигналы с элементов НЕ 24 и
жимого счетчика 27 и регистра 31 схема 28 сравнени  вырабатывает ед ничный сигнал, поступление которог через элемент ИЛИ 29 на установочн вход счетчика 27 вызывает установк счетчика в начальное состо ние.

Claims (1)

1. Устройство дл  обмена информ цией между цифровой и аналоговой вычислительными машинами, содержащ многоканальньй цифроаналоговый пре разователь, многоканальный аналого цифровой преобразователь, генерато импульсов, три регистра-, три схемы сравнени , сумматор, три ч:четчика, блок па14 ти, дешифратор адреса, .сем шинных формирователей, два триггера восемь элементов И, семь элементов ИЛИ, два элемента НЕ, четыре элемен та задержки, группу блоков задани  временного интервала, причем адрес 5 76738
1А поступают на входы элемента И 25 соответственно. С приходом на его вход разрешающего сигнала с выхода генератора 19 единичны сигнал с выхода элемента И 26 поступает на управл ющие входы шинных формирователей 20 и 21, вход запуска ДАЛ 5 и второй вход элемента ИЛИ 22, с выхода которого единичньй сигнал поступает на шину 52 Чтение БП 3. Начальный адрес обмена ЦАП 5 и БП 3 с выхода сумматора 23 поступает на информационньш вход шинного формировател  21. Информаци , считанна  по
10
адресу, поступающему с выхода шинно5
0
го. формировател  21 на адресную ну 49 БЦ 3, с шины 50 данных БП 3 поступает на информационный вход шинного формировател  20, с выхода которого передаетс  на информационный вход ЦАП 5. Единичный сигнал с выхода элемента И 25, поступа  че- 4рез элемент 26 задержки на счетньм ВХОД счетчика 27, увеличивает ег.о содержимое на единицу. Новьй адрес цифроаналогового преобразовател  поступает на второй вход сумматора, на выходе которого формируетс  новый адрес обмена БП 3 и .ЦАП 5. Значение адреса обмена поступает на информационньш вход шинного формировател  21, и с приходом на его управл ющий вход единичного сигнала с выхода элемента И 25 цикл обмена
повтор етс . При равенстве содер-
жимого счетчика 27 и регистра 31 схема 28 сравнени  вырабатывает единичный сигнал, поступление которого через элемент ИЛИ 29 на установочный вход счетчика 27 вызывает установку счетчика в начальное состо ние.
Формула изобретени 
1. Устройство дл  обмена информацией между цифровой и аналоговой вычислительными машинами, содержащее многоканальньй цифроаналоговый преобразователь , многоканальный аналого- цифровой преобразователь, генератор импульсов, три регистра-, три схемы сравнени , сумматор, три ч:четчика, блок па14 ти, дешифратор адреса, .семь шинных формирователей, два триггера, восемь элементов И, семь элементов ИЛИ, два элемента НЕ, четыре элемента задержки, группу блоков задани  временного интервала, причем адрес
нал шина цифровой вычислительной машины (ЦВМ) соединена с группой входов дешифратора гздреса,, группа выходов которого соединена с первы- да входами первого, второго и третьего элементов И и через первый элемент НЕ с первыми входагш четвертого и п того элементов И, вторые входы первого и второго элементов И соединены соответственно с шинами чтени  и записи ЦВМ, а их выходы через первьш элемент ИЛИ подключены к управл ющему входу первого шинного формировател , выход которого подключен к шине адреса блока пам ти, выход первого элемента И соединен с управл ющим входом второго пинного формировател  и первым входом второго элемента ИЛИ, выхЪд которого соединен с шиной чтени  блока пам ти, а второй вход - с выходом четвертого элемента И, входом пуска многоканального дифроаналогового преобразовател управл ющими входами третьего и четвертого шинных формирователей и че- рез первый элемент задержки со счетным входом первого счетчика, установочный вход которого соединен с выходом третьего элемента ИЛИ, информационные выход и вход и адресньй вход многоканального цифроаналогово- го преобразовател  соединены соответственно с информационным входом аналоговой вычислительной машины
45
(АВМ), выходом третьего шинного фор-35 Формационным входом первого шинного
формировател , вькод второго элемента И соединен с управл ющим входом седьмого шинного формировател  и с первым входом седьмого элемента ИЛИ, 40 выход которого соединен с шиной записи блока пам ти, информационный вход и вьгход седьмого шинного формировател  соединены соответственно ,с шинами данных ЦВМ и блока пам ти, (Шина данных блока пам ти соединена с и&формационным входом второго шинного формировател , выход которого
соединен с ши ой данных ЦВМ, выходы п того и шестого шинных формирова50 телей соединены соответственно с шинами данных и адреса, блока пам ти, выход шестого элемента ИЛИ соединен с шиной прерывани  ЦВМ, выходы блоков задани  временного интервала
55 соединены с информационными входами третьего регистра, отличающеес  тем, что, с целью повышени  производительности, оно содермировател  и выходом первого счетчика , соединенньм также с первыми входами сумматора и первой схемы сравнени , второй вход и выход которой соединен соответственно с выходом первого регистра и первым входом третьего элемента ИЛИ, информационный вход третьего и выход четвер- того юинйьтх формирователей соединены соответственно с шинами данных и адреса блока пам ти, -входы данных, адреса, пуска и выход данных: многоканального аналого-ци фрового преобразовател  соединены соответственно с информационным вьшодом АВМ, выходом второго счетчика, через второй элемент зад:ержки.с входом пуска уст- .ройства, информационным входом п - того шинного формировател , третий вход которого, третий вход п того элемента И, второй вход третьего элемента И и первый вход шестого элемента И подключены к выходу генера10
15
е5 нт рн ьл , 25 р30 -
257673 О
тора импульсов, вход пуска устройства соединен с входом пуска АВМ, нулевым и единичным входами первого и второго триггеров соответственно и первым входом четвертого элемента ИЛИ, которого соединен с установочным входом второго счетчика, выход которого соединён с информационным входом шестого шинного формировател , соединенным с первым входом второй схемы сравнени  второй вход которой соединен с выходом второго регистра и с вторым входом сумматора, выход которого .соединен с информационным входом четвертого шинного формировател , выход второй схемы сравнени  соединен с вторым входом четвертого элемента ИЛИ и с единичным входом первого триггера, выход которого соединен с нулевым входом второго триггера, вторым входом шестого элемента И и с первым входом седьмого элемента И, второй вход которого соединен с выходом второго триггера, а выход соединен с входом третьего элемента ИЛИ, пер- ВБ1МИ входами п того и шестого элементов ИЛИ, второй вход п того элемента ИЛИ подкл)дчен к соответстзую- щему выходу дешифратора адреса, а выход - к установочному входу третьего счетчика, счетный вход и выход которого соединены соответственно с выходом третьего элемента И и ин-
20
11
жит дев тый и дес тый элементы И, восьмой Ш1ННЫЙ формирователь, восьмой и дев тый элементы ИЛИ, третий триггер, причем группа разр дных выходов третьего регистра соединена с группой входов восьмого элемента ИЛИ и Группой информационных входов восьмого шинного формировател , выход которого соединен с ишной данных ЦВМ, шина записи которой соединена с первым входом восьмого элемета И, второй вход которого и первый вход дев того элемента И соединены с соответствующим выходом дешифратора адреса, выход восьмого элемента И соединен с единичньм входом третьего триггера, нулевой вход и выход которого соединены соответственно с выходом дев того элемента ИЛ и первым входом дев того элемента И выход которого соединен с вторым входом шестого элемента ИЛИ, первый вход дев того элемента ИЛИ соединен с входом пуска устройства, вторые входы дев того элемента ИЛИ и дес того элемента И соединены с выходом восьмого элемента ИЛИ, шина чтени  ЦВМ соединена с вторым входом дев того элемента И, выход которого соединен с управл ющим входом восьмого шинного формировател  и через третий элемент задержки с входом сброса третьего регистра, выход шестого
25767312
ч
элемента И соединен со счетными входами блоков задани  временного интервала группы, выход конца преобразовани  многоканального аналого- 5 цифрового преобразовател  соединен с третьим входом п того элемента И и через второй элемент НЕ с третьим входом четвертого элемента И, выход п того элемента И соединен с вто10 рым входом седьмого элемента ИЛИ, управл ющими входами четвертого и п того шинных формирователей и через четвертый элемент задержки со счетным входом второго счетчика, выход
tS седьмого элемента И соединен с установочными входами блоков задани  временного интервала группы.
2, Устройство по п. 1, о т л и- чающеес  тем, что каждьй блок задани  временного интервала группы содержит регистр, счетчик, .схему сравнени  и элемент ИЛИ, причем первьм и второй входы схемы сравнени  соединены соответственно с выходами регистра и счетчика, счетный и установочный входы которого соединены соответственно с входом блока и выходом элемента ИЛИ, пер- вый и второй входы которого соединены соответственно с выходом схемы сравнени  и установочным входом блока .
Составитель И„ Хаэова Редактор Е. Копча Техред И.Ходанич
Заказ 4959/49 Тираж 671 Подписное
ВНИИПИ Государственного комитета СССР
по.делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие,г.Ужгород,ул.Проектна , 4
Корректор М. Самборгка 
SU833631756A 1983-08-05 1983-08-05 Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами SU1257673A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833631756A SU1257673A1 (ru) 1983-08-05 1983-08-05 Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833631756A SU1257673A1 (ru) 1983-08-05 1983-08-05 Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами

Publications (1)

Publication Number Publication Date
SU1257673A1 true SU1257673A1 (ru) 1986-09-15

Family

ID=21077960

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833631756A SU1257673A1 (ru) 1983-08-05 1983-08-05 Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами

Country Status (1)

Country Link
SU (1) SU1257673A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1053119, кл. G 06 J 3/00, 1982. Авторское свидетельство СССР . 1221666, кл. G 06 J 3/00, 1983. *

Similar Documents

Publication Publication Date Title
US4821167A (en) Method and apparatus for sequential control of analogue signals
SU1257673A1 (ru) Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами
RU2402067C1 (ru) Регистратор аварий в электрических сетях энергосистем
SU1221666A1 (ru) Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами
SU1348844A1 (ru) Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами
SU1501103A1 (ru) Аналого-цифровое вычислительное устройство
SU1732345A1 (ru) Распределенна система управлени
SU1140135A1 (ru) Устройство дл св зи аналоговой и цифровых вычислительных машин
SU1051556A1 (ru) Устройство дл сокращени избыточности информации
SU1695319A1 (ru) Матричное вычислительное устройство
SU1064458A1 (ru) Преобразователь код-ШИМ
SU1247857A2 (ru) Многоканальна система ввода аналоговой информации
SU1315991A1 (ru) Устройство дл моделировани систем человек-машина
SU526882A1 (ru) Устройство дл ввода информации о параметрах объекта в электронную вычислительную машину
SU1023342A1 (ru) Частотно-импульсный функциональный преобразователь
SU1277115A1 (ru) Преобразователь двоичного кода в последовательность импульсов
SU1213485A1 (ru) Процессор
SU1298802A2 (ru) Шифратор
SU993244A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1137477A2 (ru) Устройство дл моделировани марковских потоков сигналов
SU1317437A1 (ru) Устройство приоритета дл выбора групповых за вок
SU1339574A1 (ru) Устройство дл ввода и вывода аналоговой информации
SU551634A1 (ru) Устройство св зи эвм с объектом
SU826361A1 (ru) Многофункциональный цифровой коррелометр
SU1501094A1 (ru) Устройство дл решени оптимизационных задач стандартизации