SU1256173A1 - Generator of single pulses - Google Patents

Generator of single pulses Download PDF

Info

Publication number
SU1256173A1
SU1256173A1 SU833569100A SU3569100A SU1256173A1 SU 1256173 A1 SU1256173 A1 SU 1256173A1 SU 833569100 A SU833569100 A SU 833569100A SU 3569100 A SU3569100 A SU 3569100A SU 1256173 A1 SU1256173 A1 SU 1256173A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
triggers
bus
Prior art date
Application number
SU833569100A
Other languages
Russian (ru)
Inventor
Владимир Ефимович Дружин
Аркадий Евгеньевич Тюляков
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU833569100A priority Critical patent/SU1256173A1/en
Application granted granted Critical
Publication of SU1256173A1 publication Critical patent/SU1256173A1/en

Links

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в радиотехнических устройствах различного назна4 С чени , в частности в электроизмерительной и вычислительной технике и в устройствах дискретной автоматики. Цель изобретени  - рас1пирение частотного диапазона входных сигналов в сторону увеличени . Дл  достижени  цели в устройстве, содержаихем триггеры 1 и 2, элемент И 3 и шины: управл ющую 4, тактовую 5 и выходную 6, управл юща  шина 4 соединена с установочными входами R первого 1 и второго 2 триггеров и четвертым входом элемента И 3. Устройство имеет более широкий диапазон входных сигналов за счет быстрого обнулени  при подаче на управл ющую шину сигнала . 1 ил. S (Л К J с |С ел О) ооThe invention relates to a pulse technique and can be used in radio devices of various uses, in particular in electrical measuring and computing equipment and in discrete automation devices. The purpose of the invention is to increase the frequency range of the input signals upwards. To achieve the goal in the device, containing triggers 1 and 2, element 3 and buses: control 4, clock 5 and output 6, control bus 4 is connected to the installation inputs R of the first 1 and second 2 triggers and the fourth input of the element 3. The device has a wider range of input signals due to fast zeroing when a signal is applied to the control bus. 1 il. S (lk j s | c ate o) oo

Description

Изобретение относитс  к импульсной технике и может быть использовано в радиотехнических устройствах различного назначени , в частности в электрорадиоизмери- тельной и вычислительной технике и в устройствах дискретной автоматики.The invention relates to a pulsed technique and can be used in radio engineering devices for various purposes, in particular in electrical measuring and computing equipment and in discrete automation devices.

Цель изобретени  - расширение частотного диапазона входных сигналов в сторону увеличени .The purpose of the invention is to increase the frequency range of the input signals upwards.

На чертеже представлена принципиальна  электрическа  схема формировател .The drawing shows a circuit diagram of the driver.

Формирователь одиночных импульсов содержит первый 1 и второй 2 триггеры , элемент И 3, управл ющую 4 и тактовую 5 шины. Тактова  шина 5 соединена с синхронизируюодим входом первого триггера 1 и с первым входом элемента И 3, второй вход которого подключен к пр мому выходу первого триггера 1, а третий - к инверсному выходу второго триггера 2, синхро- низируюш,ий вход которого соединен с выходом элемента И 3 и выходной шиной 6 уст- ройства. Управл юща  шина 4 соединена с установочными R-входами первого 1 и второго 2 триггеров и четвертым входом элемента И 3.The shaper of single pulses contains the first 1 and second 2 triggers, element I 3, controlling 4 and clock 5 tires. The cycle bus 5 is connected to the synchronized input of the first trigger 1 and to the first input of the element 3, the second input of which is connected to the forward output of the first trigger 1, and the third to the inverse output of the second trigger 2, synchronized, which is connected to the output element 3 and the output bus 6 of the device. The control bus 4 is connected to the installation R-inputs of the first 1 and second 2 triggers and the fourth input of the And 3 element.

Устройство работает следующим образом.The device works as follows.

В исходном состо нии при наличии на управл ющей шине 4 сигнала логического нул  на пр мом выходе триггера 1 - состо ние логического нул , а на инверсном выходе триггера 2 - состо ние логической единицы. Состо ние триггеров 1 и 2 удерживаетс  наличием нулевого потенциала на управл ющей шине 4. После прихода сигнала управлени  положительной пол рности на шину 4 снимаетс  запрет на срабатывание триггеров 1 и 2 и на прохождение импульсов синхронизации с щины 5 через элемент И 3.In the initial state, if there is a logical zero signal on the control bus 4 at the direct output of the trigger 1, the state is logical zero, and at the inverse output of the trigger 2 it is the state of the logical unit. The state of triggers 1 and 2 is held by the presence of a zero potential on the control bus 4. After the control signal of positive polarity arrives on the bus 4, the ban on triggering triggers 1 and 2 and on the passage of synchronization pulses from strip 5 through element 3 is lifted.

По заднему фронту первого после прихода сигнала управлени  импульса с шины 5 триггер 1 измен ет свое состо ние - наOn the falling edge of the first after the arrival of the pulse control signal from the bus 5, the trigger 1 changes its state - to

о about

его пр мом выходе по вл етс  сигнал, соответствующий уровню логической единицы , и завершаетс  подготовка элемента И 3 к прохождению очередного импульса, поступающего по шине 5. Прошедщий через элемент И 3 импульс  вл етс  выходным импульсом устройства. По заднему фронту этого импульса состо ние триггеров 1 и 2 измен етс  на противоположное, наличие сигнала логического нул  на инверсном выходе триггера 2 запрещает прохождение последующих импульсов через элемент И 3. В пределах управл ющего сигнала триг- ref) 1 работает в режиме делени  на два. По окончании сигнала управлени  на шине формируетс  запрет на изменение состо ни  триггеров 1 и 2 и запрет по входам элемента И 3 на прохождение синхронизирующих импульсов на выход.its direct output will receive a signal corresponding to the level of the logical unit, and the preparation of element 3 for completing the passage of the next pulse coming through bus 5 is completed. The pulse passing through element 3 is the output impulse of the device. On the falling edge of this pulse, the state of triggers 1 and 2 is reversed; the presence of a logical zero signal at the inverse output of trigger 2 prohibits the passage of subsequent pulses through element 3. Within the control signal, the trigger (ref) 1 operates in the division by two mode. . At the end of the control signal on the bus, a prohibition on changing the state of triggers 1 and 2 and a ban on the inputs of the element 3 on the passage of clock pulses to the output is formed.

Предлагаемый формирователь имеет более щирокий диапазон входных сигналов за счет быстрого обнулени  при подаче на управл ющую шину сигнала.The proposed driver has a wider range of input signals due to fast zeroing when a signal is applied to the control bus.

Claims (1)

Формула изобретени Invention Formula Формирователь одиночных импульсов, содержащий первый и второй триггеры, элемент И, управл ющую шину и тактовую щину, котора  соединена с синхронизирующим входом первого триггера и с первым входом элемента И, второй вход которого подключен к пр мому выходу первого триггера , а третий - к инверсному выходу второго триггера, синхронизирующий вход которого соединен с выходом элемента И и выходной шиной формировател , отличающийс  тем, что, с целью расширени  частотного диапазона входных сигналов в сторону увеличени , управл юща  шина соединена с установочными R-входами первого и второго триггеров и четвертым входом элемента И.A single pulse shaper containing the first and second triggers, the And element, the control bus and the clock bar, which is connected to the synchronizing input of the first trigger and the first input of the And element, the second input of which is connected to the forward output of the first trigger, and the third to the inverse the output of the second trigger, the synchronizing input of which is connected to the output of the element I and the output bus of the driver, characterized in that, in order to expand the frequency range of the input signals upwards, the control bus is inena with adjusting R-inputs of the first and second flip-flops and the fourth input member I.
SU833569100A 1983-03-28 1983-03-28 Generator of single pulses SU1256173A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833569100A SU1256173A1 (en) 1983-03-28 1983-03-28 Generator of single pulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833569100A SU1256173A1 (en) 1983-03-28 1983-03-28 Generator of single pulses

Publications (1)

Publication Number Publication Date
SU1256173A1 true SU1256173A1 (en) 1986-09-07

Family

ID=21055420

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833569100A SU1256173A1 (en) 1983-03-28 1983-03-28 Generator of single pulses

Country Status (1)

Country Link
SU (1) SU1256173A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 884106, кл. Н 03 К 5/13, 1981. Авторское свидетельство СССР № 645249, кл. Н 03 К 5/01, 1976. *

Similar Documents

Publication Publication Date Title
SU1256173A1 (en) Generator of single pulses
US3965431A (en) Circuitry for producing pulses with precise predetermined widths
SU513505A1 (en) The device tolerance control time intervals
ES402247A1 (en) Frequency responsive multi-phase pulse generator
SU832715A1 (en) Pulse monitoring device
SU783956A1 (en) Pulse train producing device
SU1510074A1 (en) Pulse synchronizing device
SU1529425A1 (en) Device for gating delayed sampled signals
SU1242853A1 (en) Device for registering time of passing trailing edge of pulse through the given level
SU1221726A1 (en) Device for delaying pulses
SU1278817A1 (en) Device for monitoring pulse sequence
SU1762400A2 (en) Device for detecting pulse loss
SU1525876A1 (en) Device for extracting clock pulse
RU1800596C (en) Pulse generator
SU1163466A1 (en) Pulse shaper
SU785979A1 (en) Pulse selector by repetition period
SU1324096A1 (en) Pulse train-to-square pulse converter
SU1010573A1 (en) Discrete phase-setting device
SU1065785A1 (en) Device for determination of phase difference sign
SU1145471A1 (en) Clock synchronization device
SU439909A1 (en) Device for generating pulse sequences
SU1471290A1 (en) Single pulse generator
SU1234778A1 (en) Device for determining value and sign of difference of two frequencies
SU508775A1 (en) Device for measuring time intervals
SU1256174A1 (en) Device for delaying pulses