SU1065785A1 - Device for determination of phase difference sign - Google Patents

Device for determination of phase difference sign Download PDF

Info

Publication number
SU1065785A1
SU1065785A1 SU823471439A SU3471439A SU1065785A1 SU 1065785 A1 SU1065785 A1 SU 1065785A1 SU 823471439 A SU823471439 A SU 823471439A SU 3471439 A SU3471439 A SU 3471439A SU 1065785 A1 SU1065785 A1 SU 1065785A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
trigger
elements
Prior art date
Application number
SU823471439A
Other languages
Russian (ru)
Inventor
Михаил Михайлович Бойко
Ефим Самуилович Вальшонок
Николай Павлович Курносенков
Original Assignee
Предприятие П/Я В-8690
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8690 filed Critical Предприятие П/Я В-8690
Priority to SU823471439A priority Critical patent/SU1065785A1/en
Application granted granted Critical
Publication of SU1065785A1 publication Critical patent/SU1065785A1/en

Links

Abstract

УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЗНАКА РАЗНОСТИ ФАЗ, содержащее первую и вторую входные клеммы, которые -через первый и второйформирователи импульсов соединены соответственно с первыми входами первого и второго триггеров, третий формирователь и третий триггер выход которого соединен с выходной клеммой устройства, о тл ичающеес   тем, что, с целью повышени  точности путем обеспечени  устойчивости сигнала на его i выходе,В него введены элемент НЕ, элемент задержки, четыре элемента И и элемент ИЛИ, при этом выход первого триггера соединен с вторыгЛ| входом второго, выход которого соединен с первыми входами первого и второго элементов И непосредственно и через элемент НЕ - с первыми входами третьего и четвертого элементов И, выходы первого и третьего элементов И через элемент ИЛИ соединены с входом элемента задержки, соединенного выходом со вторыми входами второго и четвертого элементов И, выходы которых соединены с входами третьего триггера,- соединенного первым и вто- S $ рым выходами соответственно со вто (Л рыми входами первого и третьего элементов И, третий формирователь соединен входом с третьей входной клеммой устройства, а выходом т со вторым входом первого триггера. Дг г/A DEVICE FOR DETERMINING A DIFFERENT SIGN OF THE PHASES containing the first and second input terminals, which through the first and second pulse formers are connected respectively to the first inputs of the first and second triggers, the third driver and the third trigger output of which are connected to the output terminal of the device, which means , in order to increase accuracy by ensuring the stability of the signal at its i output, a NOT element, a delay element, four AND elements and an OR element are introduced into it, and the output of the first trigger is connected vtorygL | the second input, the output of which is connected to the first inputs of the first and second elements AND directly and through the NOT element to the first inputs of the third and fourth elements AND, the outputs of the first and third elements AND through the OR element connected to the input of the delay element connected by the output to the second inputs of the second and the fourth And elements, the outputs of which are connected to the inputs of the third trigger, connected by the first and second S $ outputs respectively to the second (L inputs of the first and third elements And, the third driver with union of the third input terminal of the input device and the output m to the second input of the first flip-flop. Ar g /

Description

.Изобретение относитс  к измерительной технике и может быть исполь зовано в измерительных приборах и системах. Известно устройство дл  определени  знака разности фаз, содержшчее логические элементы И или ИЛИ, св занные между собой l , Недостатком данного устройства  вл етс  невысока  точность вблизи ti neiaofi разности фаз. Известно также устройство, содержащее четыре формировател  импульсов и триггера, при этом перва  входна  клемма устройства через первый формирователь импульсов соединена с входом третьего формировател  импуль сов и первым входом первого триггер подключенного выходом к первому вхо ду третьего триггера, выход которого соединен с выходной клеммой устройс ва, а втора  входна  клемма устройства через второй формирователь импульсов соединена с входом четверто го формировател  импульсов и первым входом второго триггера, подключенного выходом к второму входу третье го триггера, выходы третьего и четвертого формирователей импульса соединены с вторыми входами первого и второго триггеров соответственно 2 . Недостатком известного устройства  вл етс  возникновение при равен стве фаз сигналов на входе, колебаний сигнала на выходе устройства, так как устройство может вы вл ть только разность фаз входных сигнало Колебани  сигнала на выходе устройства возникают и при достаточно малом значении разности фаз входных сигналов вследствие наличи  помех, что особенно ощутимо при использовании устройства в качестве датчика измерительной системы, ..Цель изобретени  - повышение точ ности путем обеспечени  устойчивости сигнала на выходе устройства. Поставленна  цель достигаетс  тем, что в устройство, содержащее первую и вторую входные клеммы, которые через первый и .второй формиро ватели соединены соответственно с первыми входами первого и второго триггеров, третий формирователь и третий триггер, выход которого соединен с выходной клеммой устройства введены элемент НЕ, элемент задержк четыре элемента И и элемент ИЛИ, пр этом выход первого триггера соедине с вторым входом второго триггера, выход которого соединен с первыми входами первого и второго элементов И непосредственно и через элемент НЕ - с первыми входами третьего и .четвертого элементов И, выходы первого ц третьего элементов И через элемент ИЛИ соеди11ен с входом элеме та задержки, соединенного выходом со вторыми входами второго и четвертого элементов И, выходы KOTOIMX соединены с входами третьего триггера , соединенного первым и вторым выходсили соответственно со входами первого и третьего элементов И, а третий формирователь соединен входом с третьей входной клеммой устройства, а выходом - со вторым входом первого триггера. На чертеже приведена схема предлагаемого устройства. Устройство содержит фоЕ ирова.тели 1-3 импульсов, триггеры 4-6, логические эл.оленты НЕ 7, И 8 - 11 и ИЛИ 12 и элемент 13 задержки положительного фронта импульса, при этом перва  и треть  входные клеммы устройства через формирователи 1 и 2 импульсов соединены с входами R и Э триггера 4, втора  входна  клемма устройства через формирова- тель 3 импульсов соединена с тактовым входом С триггера 5, информационный вход D которого соединен с выiходом триггера 4, а выход соединен с входами элементов И 8 и 10 непосредственно и через элемент НЕ 7 - с входами элементов И 9 и 11, выходы элементов И 8 и 9 через элемент . ИЛИ 12 соединены с входом элемента 13 задержки положительного фронта импульса, выход которого соединен с входами элементов И 10 и 11, соединенных выходами с входами R и 5 триггера 6, первый выход которого, соединен с входом элемента И 8, а (второй выход соединен с входом элемента И 9 и выходной клеммой устройства , Устройство работает следующим . образом. На третью входную клемму устройства поступает сигнал, задающий начало обсчета фазовых сдвигов контролируемых сигналов, по-ступающих на первую и вторую входные клеммы устройства . На вход R триггера 4 от формировател  1 импульсов поступают короткие импульсы начала отсчета фазЪвого сдвига, при этом на выходе триггера 4 устанавливаетс  уровень О, По положительному фронту импульса, поступающему от формировател  2 им- ; пульсов на входе триггера 4, на его выходе устанавливаетс  уровень . Таким образом, длительность сигнала с уровнем на выходе триггера 4 пропорциональна фазовому сдвигу сигнала на первой входной клемме устройства. По положительному фронту импульса, nocTynaramet-w от формировател  3 импульсов на вход С триггера 5, Hia его выходе устанавливаетс  уровень соответствующий уровню сигнала на входе D тциггера 5, поступающего от триггера .4. Таким образом, если фазовый сдвиг сигнала, поступающего на первую вхо ную клемму устройства превышает фазовый сдвиг сигнала, поступаквдего на вторую входную клемму, на выходе триггера 5 устанавливаетс  сигнал с если не превЕхпает уровнем Ч. В случае, если фазовые сдвиги контролируемых сигналов совпадают или близки к 0,.возникают колеОани  сигнала на выходе триггера 5. Частота этих колебаний не превшаает частЬты контролируемых сигналов, В установившемс  режиме уровни сигналов на выходах .триггеров 5 и 6 совпадают . Допустим, на выходе триггера б, соединенного с вьрсодной клеммой устройства, - сигнал с уровнем О, свидетельствующий о том, что фазовый сдвиг сигнала на первойвходной клемме устройства превышает фазовый сдвиг сигнала на второй вход ной кл&лле устройства. От триггера на входы элементов НЕ 7 и И 8 и 9 поступают уровни О , от триггера 6 .на вход элемента И 9 поступает уро вень О, от элементов И. 8 и 9 на входы элемента ИЛИ 12 поступают уровни OV, от элемента ИЛИ 12 на вход элемента 13 задержки поступает О, от элемента 13 задержки на входы элементов И 10 и 11 поступает О, на входы триггера б от элачен тов 10 и 11 поступают О, не вли ющие на состо ние триггера б. Если фазовый сдвиг сигнгша на второй входной клемме устройства станет больше фазового сдвига сигнала на первой входной клемме устройства, . на входе триггера 5 установитс  Ч, на выходе элемента И 8 устанавливаетс  , на выходе элемента 13 задержки с выдержкой времени Т установитс  i, на выходе элемента И 10 установитс  , на выходе триггера б, соединенного с выходной клеммой устройства, установит Изменение сигнала на выходной клемме устройства от уровн  1 к уровню О происходит аналогично . Таким образом, при изменеНИИ Уровн  сигнала на выходе триггера 5 изменение уровн  сигнала на выходной клемме устройства происходит с задержкой Т и, если врем  пребывани  триггера 5 в изменившемс  состо нии не превысит времени Т, уровень сигнала нп выходной клемме устройства не изменитс . Колебани  сигнала на выходе триггера 5 имеет место в некотором диапазоне значений разности фаз контролируемых сигналов, причем при равенстве фазовых сдвигов контролируемых сигналов колебани  имеют максимальную частоту и Средн   длительность положительных импульсов Т равна средней длительности отрицательных импульсов Т. В диапазоне значений разности фаз, где , имеетс  точка с максимальным значением длительности отрицательных импульсов tnan в диапазоне, где , имеетс  точка с максимальным значением длительности положительных импульсов т i Ф , т х тах Шздержка времени элемента задержки положительного Фронта Т принимаетс  большей ffffopt, чем устран ютс  колебани  сигнгша на выходе устройства . Таким образом, использование предлагаемого устройства обеспечивает более .высокую точность определени  знака сдвига фаз путем повышени  устойчивости выходного сигнала, что позвол ет повысить эксплуатационные оказатели измерительных приборов и асширить область применени  за счет спользовани  в качестве датчика в змерительных системах.The invention relates to measurement technology and can be used in measurement devices and systems. A device for determining the sign of the phase difference is known, containing logical elements of AND or OR, interconnected l. The disadvantage of this device is the low accuracy near the phase difference of ti neiaofi. It is also known a device containing four pulse drivers and a trigger, wherein the first input terminal of the device through the first pulse driver is connected to the input of the third pulse driver and the first input of the first trigger connected to the first input of the third trigger, the output of which is connected to the output terminal of the device and the second input terminal of the device through the second pulse shaper is connected to the input of the fourth pulse shaper and the first input of the second trigger connected in move to the second input of the third flip-flop, the outputs of the third and fourth pulse shapers connected to the second inputs of the first and second flip-flops 2, respectively. A disadvantage of the known device is the occurrence, when the phases of signals are equal, at the input, oscillations of the signal at the output of the device, since the device can only detect the phase difference of the input signal. Variations of the signal at the device output also occur when the phase difference of the input signals is sufficiently small. , which is especially noticeable when using the device as a sensor of the measuring system. The purpose of the invention is to improve the accuracy by ensuring the stability of the signal at the output of the device . The goal is achieved in that the device containing the first and second input terminals, which through the first and second driver, are connected to the first inputs of the first and second triggers, the third driver and the third trigger, the output of which is NOT connected, respectively. , the delay element is the four AND elements and the OR element, the output of the first trigger is connected to the second input of the second trigger, the output of which is connected to the first inputs of the first and second And elements and directly The NO element is with the first inputs of the third and fourth elements AND, the outputs of the first Q of the third elements AND via the OR element is connected to the input of the delay element connected by the output to the second inputs of the second and fourth elements AND, the KOTOIMX outputs are connected to the inputs of the third trigger connected the first and second outputs, respectively, with the inputs of the first and third elements AND, and the third driver connected to the input to the third input terminal of the device, and the output to the second input of the first trigger. The drawing shows a diagram of the proposed device. The device contains FoO irov.Teli 1-3 pulses, triggers 4-6, logic tape HE 7, AND 8 - 11 and OR 12 and the element 13 of the delay of the positive edge of the pulse, while the first and third input terminals of the device through the drivers 1 and 2 pulses are connected to inputs R and E of trigger 4, the second input terminal of the device is connected via pulse generator 3 to clock input C of trigger 5, information input D of which is connected to trigger output 4, and output 8 and 10 are directly and through the element NOT 7 - with the inputs of the element s and 9 and 11, the outputs of AND elements 8 and 9 through the element. OR 12 connected to the input element 13 of the delay of the positive edge of the pulse, the output of which is connected to the inputs of the elements And 10 and 11 connected by the outputs to the inputs R and 5 of the trigger 6, the first output of which is connected to the input of the element And 8, and (the second output is connected to the input element And 9 and the output terminal of the device, the device operates as follows: The third input terminal of the device receives a signal that sets the beginning of the calculation of the phase shifts of the monitored signals to the first and second input terminals of the device. The fourth pulse from the pulse shaper 1 is received, while the output of the flip-flop 4 sets the level O, the positive edge of the pulse coming from the shaper 2 im-; the pulses at the input of the trigger 4 set its output. The duration of the signal with the level at the output of the trigger 4 is proportional to the phase shift of the signal at the first input terminal of the device.At the positive edge of the pulse, nocTynaramet-w from the driver 3 pulses to the input C of the trigger 5, Hia to its output mouth navlivaets level corresponding to the signal level at the input D ttsiggera 5 supplied from the trigger .4. Thus, if the phase shift of the signal arriving at the first input terminal of the device exceeds the phase shift of the signal received only at the second input terminal, the output of the trigger 5 sets a signal with if it does not exceed the level H. In case the phase shifts of the monitored signals are the same or close to 0,. the signals appear at the output of the trigger 5. The frequency of these oscillations does not exceed the frequency of the monitored signals. In the steady state, the signal levels at the outputs of the triggers 5 and 6 coincide. Suppose that at the output of trigger b, connected to the device's high-voltage terminal, is a signal with a level of O, indicating that the phase shift of the signal at the first input terminal of the device exceeds the phase shift of the signal at the second input terminal of the device. From the trigger, inputs O of elements 7 and And 8 and 9 receive levels O, from trigger 6. The input of element I 9 receives level O, from elements I. 8 and 9 the inputs of element OR 12 receive levels OV, from element OR 12 To the input of the delay element 13, O arrives; from the delay element 13, to the inputs of the elements 10 and 11, O arrives; to the inputs of trigger B from the controllers 10 and 11, O arrives, not affecting the state of the trigger b. If the phase shift of the signal at the second input terminal of the device becomes greater than the phase shift of the signal at the first input terminal of the device,. at the input of the trigger 5 is set to CH, at the output of the element And 8 is set, at the output of the delay element 13 with a time delay T is set i, at the output of the element And 10 is installed, at the output of the trigger b connected to the output terminal of the device, set the Signal change on the output terminal devices from level 1 to level O are similar. Thus, when the change of the signal level at the output of the trigger 5, the change in the signal level at the output terminal of the device occurs with a delay T and if the residence time of the trigger 5 in the changed state does not exceed the time T, the signal level at the output terminal of the device does not change. The oscillations of the signal at the output of the trigger 5 occur in a certain range of values of the phase difference of the monitored signals, and with equal phase shifts of the monitored signals, the oscillations have a maximum frequency and an average duration of positive pulses T equal to the average duration of negative pulses T. In the range of values of the phase difference, where, the point with the maximum duration of negative impulses tnan in the range where, there is a point with the maximum value of the duration of positive impulses t t i F, t x t max The time delay of the positive front T delay element is assumed to be greater than ffffopt, which eliminates the signal fluctuations at the output of the device. Thus, the use of the proposed device provides a higher accuracy in determining the sign of the phase shift by increasing the stability of the output signal, which makes it possible to increase the performance indicators of measuring devices and to expand the field of application by using it as a sensor in measuring systems.

Claims (1)

УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЗНАКА РАЗНОСТИ ФАЗ, содержащее первую и вторую входные клеммы, которые через первый и второй* формирователи импульсов соединены соответственно с первыми входами первого и второго триггеров, третий формирователь и третий триггер/ выход которого соединен с выходной клеммой устройства/ о тл ичающеёс я тем, что, с целью повышения точностй путем обес- печения устойчивости сигнала на его | выходе, в него введены элемент НЕ, элемент задержки, четыре элемента И и элемент ИЛИ, при этом выход первого триггера соединен с вторым, входом второго, выход которого соединен с первыми входами первого и второго элементов И непосредственно и через элемент НЕ - с первыми входами третьего и четвертого элементов И, выхода первого и третьего элементов И через элемент ИЛИ соединены с входом элемента задержки, соединенного выходом со вторыми входами второго и четвертого элементов И, выхода которых соединены с входами третьего триггера,' соединенного первым и вто- § рым выходами соответственно со вто- v рыми входами первого и третьего / элементов И, третий формирователь* соединен входом с третьей входнойζ клеммой устройства, а выходом -со вторым входом первого триггера.ОDEVICE FOR DETERMINING A PHASE DIFFERENCE SIGN, containing the first and second input terminals, which are connected through the first and second * pulse shapers to the first inputs of the first and second triggers, the third driver and third trigger / output of which is connected to the output terminal of the device the fact that, in order to increase accuracy by ensuring the stability of the signal on its | output, the element is entered NOT, the delay element, four elements AND and the element OR, while the output of the first trigger is connected to the second input of the second, the output of which is connected to the first inputs of the first and second elements AND directly and through the element NOT to the first inputs the third and fourth elements AND, the output of the first and third elements AND through an OR element are connected to the input of the delay element connected by the output to the second inputs of the second and fourth elements AND, the outputs of which are connected to the inputs of the third trigger, 'connected first and second § outputs respectively with second v inputs of the first and third / AND elements, the third driver * is connected by the input to the third input ζ terminal of the device, and the output is connected to the second input of the first trigger.
SU823471439A 1982-07-14 1982-07-14 Device for determination of phase difference sign SU1065785A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823471439A SU1065785A1 (en) 1982-07-14 1982-07-14 Device for determination of phase difference sign

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823471439A SU1065785A1 (en) 1982-07-14 1982-07-14 Device for determination of phase difference sign

Publications (1)

Publication Number Publication Date
SU1065785A1 true SU1065785A1 (en) 1984-01-07

Family

ID=21022723

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823471439A SU1065785A1 (en) 1982-07-14 1982-07-14 Device for determination of phase difference sign

Country Status (1)

Country Link
SU (1) SU1065785A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 562778, кл. G 01 R 25/04, 1977. 2. Авторское свидетельство СССР 700843, кл. G 01 R 25/00, 1977. *

Similar Documents

Publication Publication Date Title
SU1065785A1 (en) Device for determination of phase difference sign
SU1121668A1 (en) Interface for linking transducer with computer
SU1758846A1 (en) Reference frequency generator
SU1104436A1 (en) Differential phase meter
SU1622832A1 (en) Digital phase meter
SU991329A2 (en) Phase comparison device
SU1328759A1 (en) Device for measuring speed
SU1277013A1 (en) Phase-meter with overlap
SU1725149A1 (en) Device for measuring ratio of frequencies of pulse sequences
SU1624678A1 (en) Rectangular pulse sequence generator
SU1277141A1 (en) Dividing device
SU1709234A1 (en) Digital phasemeter
SU504291A1 (en) Digital phase comparator
SU1465799A1 (en) Frequency deviation meter
SU1188759A1 (en) Differentiating device
SU1195278A1 (en) Digital phase-meter
SU1070573A1 (en) Parabolic interpolator
SU1597559A1 (en) Apparatus for measuring total consumption of liquids and gases
SU1046922A1 (en) Frequency standard
SU1280393A1 (en) Meter of root-mean-square value of velocity of random process
SU678666A1 (en) Phase shift-to-time interval converter
SU1716503A1 (en) Device for identification of function extremes
SU1495995A1 (en) Period-to-code converter
SU1441458A1 (en) Apparatus for inspecting permanent memory modules
SU663098A1 (en) Amplitude modulator with digital control