SU1121668A1 - Interface for linking transducer with computer - Google Patents

Interface for linking transducer with computer Download PDF

Info

Publication number
SU1121668A1
SU1121668A1 SU833599151A SU3599151A SU1121668A1 SU 1121668 A1 SU1121668 A1 SU 1121668A1 SU 833599151 A SU833599151 A SU 833599151A SU 3599151 A SU3599151 A SU 3599151A SU 1121668 A1 SU1121668 A1 SU 1121668A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
comparison circuit
integrator
decoder
Prior art date
Application number
SU833599151A
Other languages
Russian (ru)
Inventor
Альбертас Казио Ярмала
Антанас Юстино Микуцкас
Адольфас-Аполинарас Стяпоно Шюша
Римуальдас Пятро Эрингис
Original Assignee
Каунасский Политехнический Институт Им.Антанаса Снечкуса
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Каунасский Политехнический Институт Им.Антанаса Снечкуса filed Critical Каунасский Политехнический Институт Им.Антанаса Снечкуса
Priority to SU833599151A priority Critical patent/SU1121668A1/en
Application granted granted Critical
Publication of SU1121668A1 publication Critical patent/SU1121668A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДАТЧИКА С ВЫЧИСЛИТЕЛЬНОЙ МАШИНОЙ, содержащее генератор, первьи счетчик , выход которого через дешифратор соединен с входом коммутатора, схему сравнени , отличающеес   тем, что, с целью повышени  достоверности , в него введены группа источников эталонных сигналов, интегратор , формирователь импульсов и второй счетчик, причем выход генератора соединен с входами схемы сравнени  и второго счетчика, управл ющий вход устройства соединен с входами интегратора, первого и второго счетчиков, выходы источников эталонных сигналов группы через последовательно соединенные коммутатор , интегратор, схему сравнени  и формирователь импульсов соединены с входом первого счетчика, г выходы дешифратора непосредственно и через второй счетчик соединены с (Л выходами устройства, информащюнный вход которого соединен с входом схемы сравнени .A DEVICE FOR PAIRING A SENSOR WITH A COMPUTER MACHINE containing a generator, a first counter, the output of which is connected via a decoder to the input of a switch, a comparison circuit, characterized in that, in order to increase the reliability, a group of sources of reference signals, an integrator, a pulse shaper and a second are entered into it the counter, with the generator output connected to the inputs of the comparison circuit and the second counter, the control input of the device connected to the inputs of the integrator, the first and second counters, the outputs of the sources etal The signals of the group are connected via a serially connected switch, integrator, comparison circuit and pulse shaper connected to the input of the first counter, and the outputs of the decoder are directly connected to the L output of the device, the information input of which is connected to the input of the comparison circuit.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в информационно-измерительных системах дл  св зи объектов с ЭВМ.The invention relates to computing and can be used in information and measuring systems for the communication of objects with a computer.

Известно устройство, содержащее счетчик, дешифратор и схему сравнени  . l J .A device containing a counter, a decoder and a comparison circuit is known. l j.

Недостатком известного устройства  вл етс  его невысокое быстродействне .A disadvantage of the known device is its low speed.

Наиболее близким к предлагаемому  вл етс  устройство, содержащее генератор, первый счётчик, выход которого через дешифратор соединен с входом коммутатора, схему сравнени  2 .Closest to the present invention is a device comprising a generator, the first counter, the output of which is connected through the decoder to the input of the switch, the comparison circuit 2.

Однако достоверность работы известного устройства недостаточна .Цель изобретени  - повьшение достоверности устройства.However, the reliability of the known device is insufficient. The purpose of the invention is to increase the reliability of the device.

Поставленна  цепь достигаетс  тем, что в устройство дл  сопр жени  датчика с вычислительной машиной , содержащее генератор, первый счетчик, выход которого через дешифртор соединен с входом коммутатора, схему сравнени , введены группа источников эталонных сигналов, ингегратор , формирователь импульсов и второй счетчик, причем выход генератора соединен с входами схемы сравнени  и второго счетчика, управл ющий вход устройства соединен с входами интегратора, первого и второго .счетчиков, выходы источников эталонных сигналов группы через последовательно соединенные коммутатор, интегратор , схему сравнени  и формирователь импульсов соединены с входом первого счетчика, выходы дешифратора непосредственно и через второй счетчик соединены с вбкодами устройства информационньй вход которого соедине с входом блока сравнени . The delivered circuit is achieved in that the device for interfacing the sensor with the computing machine, comprising a generator, the first counter, the output of which is connected to the switch input through a decoder, the comparison circuit, is introduced a group of sources of reference signals, an inggrator, a pulse shaper, and a second counter, the output the generator is connected to the inputs of the comparison circuit and the second counter, the control input of the device is connected to the inputs of the integrator, the first and second meters, the outputs of the sources of reference signals of the black group of serially connected switch, an integrator, comparing circuit and pulse shaper connected to the input of the first counter, the outputs of the decoder directly and through a second counter connected to vbkodami An information input device which is connected to the input of the comparison unit.

На чертеже приведена блок-схема устройства.The drawing shows a block diagram of the device.

Устройство содержит генератор 1, интегратор 2, источники 3 эталонных сигналов группы, коммутатор 4, схему 5 сравнени , формирователь 6 импульсов , счетчики 7 и 8, дешифратор The device contains a generator 1, an integrator 2, sources 3 reference signals of the group, a switch 4, a comparison circuit 5, a driver 6 pulses, counters 7 and 8, a decoder

Устройство работает следующим образом .The device works as follows.

В начальный момент времени приходит импульс запуска, устанавливающий нулевое напр жение на интеграторе 2 и нулевое состо ние счетчиков 7 и 8 Нулевое состо ние счетчика 7 управл ет дешифратором 9, который через коммутатор 4 подключает к входу интегратора 2 один из источников 3 и устанавливает режим пр мого счета первой декаде счетчика 8.At the initial moment of time, a start pulse arrives that sets a zero voltage on integrator 2 and a zero state of counters 7 and 8 The zero state of counter 7 controls the decoder 9, which through switch 4 connects one of the sources 3 to the integrator 2 input my first decade counter 8.

Когда напр жение на интеграторе 2 превьшает заданное, по приходе импульса от генератора 1 на выходе схемы 5 сравнени  мен етс  значение логического уровн . Формирователь 6 вырабатывает импульс счетчику 7, со держание которого увеличиваетс  на единицу. Дешифратор 9 подключает к интегратору 2 через коммутатор 4 другой из источников 3 и разрешает обратный счет в счетчике 8.When the voltage on the integrator 2 exceeds the set one, the value of the logic level changes upon the arrival of a pulse from the generator 1 at the output of the comparison circuit 5. The former 6 generates a pulse to the counter 7, the content of which is increased by one. The decoder 9 connects to the integrator 2 through the switch 4, another of the sources 3 and allows the countdown in the counter 8.

Как только напр жение на выходе интегратора 2 становитс  меньше заданного в момент прихода тактового импульса из генератора 1 на схему 5 сравнени , его значение мен етс  и формирователь вырабатьгоает второй импульс счетчику 7.As soon as the voltage at the output of the integrator 2 becomes less than the value specified at the moment of arrival of the clock pulse from generator 1 to comparison circuit 5, its value changes and the driver generates a second pulse to counter 7.

Новое содержание счетчика 7  вл етс  условием, по которому дешифратор подключает к интегратору 2 следующий источник 3 и разрешает ПРЯМОЙ счет счетчику 8.New content of counter 7 is the condition that the decoder connects to the integrator 2 the following source 3 and allows DIRECT count to counter 8.

При превьш1ении напр жени  на интеграторе 2.заданного, следует импульс на счетчик 7, содержание которого служит признаком окончани  преобразовани . Дешифратор 9 останавливает счетчик 8, отключает источники 3 и сигнализирует о конце измерени .When the voltage on the integrator 2. is set, a pulse is given to the counter 7, the content of which indicates the end of the conversion. The decoder 9 stops the counter 8, turns off the sources 3 and signals the end of the measurement.

Таким образом, измерение производитс  за достаточно малое число измерений, что приводит к повышению достоверности работы устройства.Thus, the measurement is made for a sufficiently small number of measurements, which leads to an increase in the reliability of the device.

Claims (1)

УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДАТЧИКА С ВЫЧИСЛИТЕЛЬНОЙ МАШИНОЙ, содержащее генератор, первый счетчик, выход которого через дешифратор соединен с входом коммутатора, схему сравнения, отличающее- с я тем, что, с целью повышения достоверности, в него введены группа источников эталонных сигналов, интегратор, формирователь импульсов и второй счетчик, причем выход генератора соединен с входами схемы сравнения и второго счетчика, управляющий вход устройства соединен с входами интегратора, первого и второго счетчиков, выходы источников эталонных сигналов группы через последовательно соединенные коммутатор, интегратор, схему сравнения и формирователь импульсов соединены с входом первого счетчика, выходы дешифратора непосредственно и через второй счетчик соединены с выходами устройства, информационный вход которого соединен с входом схемы сравнения.DEVICE FOR PAIRING A SENSOR WITH A COMPUTING MACHINE, comprising a generator, a first counter, the output of which is connected to the input of the switch through a decoder, a comparison circuit, which, in order to increase reliability, introduces a group of reference signal sources, an integrator, a shaper pulses and a second counter, moreover, the output of the generator is connected to the inputs of the comparison circuit and the second counter, the control input of the device is connected to the inputs of the integrator, the first and second counters, the outputs of the reference sources with group latter is present via series connected switch, an integrator, a comparison circuit and pulse shaper connected to the input of the first counter, the outputs of the decoder directly and through a second counter connected to outputs of the device, an information input coupled to an input of the comparison circuit. WHZlIWHZlI
SU833599151A 1983-06-14 1983-06-14 Interface for linking transducer with computer SU1121668A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833599151A SU1121668A1 (en) 1983-06-14 1983-06-14 Interface for linking transducer with computer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833599151A SU1121668A1 (en) 1983-06-14 1983-06-14 Interface for linking transducer with computer

Publications (1)

Publication Number Publication Date
SU1121668A1 true SU1121668A1 (en) 1984-10-30

Family

ID=21066224

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833599151A SU1121668A1 (en) 1983-06-14 1983-06-14 Interface for linking transducer with computer

Country Status (1)

Country Link
SU (1) SU1121668A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР №666641, кл. Н 03 К 13/02, 1977. 2. Авторское свидетельство СССР № 983700, кл. q 06 F 3/04, 1981 (прототип). *

Similar Documents

Publication Publication Date Title
GB1005903A (en) Improvements in electrical integrating totalizer
GB1099928A (en) Speed detection
SU1121668A1 (en) Interface for linking transducer with computer
GB1493741A (en) Determination of processing losses or gains in a continuous liquid process
SU450955A1 (en) Measuring information system with data compression
SU892413A2 (en) Meter of intervals between pulse centers
SU1195261A1 (en) Strain-measuring digital device
SU1493955A1 (en) Digital meter of accelerations of a shaft
SU555342A1 (en) Device for measuring rotational speed
SU1065785A1 (en) Device for determination of phase difference sign
SU901905A1 (en) Speed ratio meter
SU1280600A1 (en) Information input device
SU1649574A1 (en) Meter of intensity of pulse stream
SU568904A1 (en) Digital frequency meter
SU940230A1 (en) Device for measuring magnetic tape speed
SU1377908A2 (en) Device for measuring digital maximum and minimum period of signal recurrance
SU1275314A2 (en) Digital frequency meter
SU720399A1 (en) Titration device
SU1640822A1 (en) Frequency-to-code converter
SU437967A1 (en) Device for measuring continuous physical quantities
SU857879A1 (en) Digital meter of speed and rotation speed ratio
SU406187A1 (en) DEVICE FOR MONITORING THE SENSITIVITY OF THE RELAY
SU1078610A1 (en) Device for measuring duration transient process
SU1183970A1 (en) Signature analyser
SU736138A1 (en) Indicator device